Многофункциональное запоминающее устройство3: 1 т вфон я и; фртгщ lt; ” tj j • i. • f s. „ j i, is i

Номер патента: 433541

Авторы: Балашов, Петров, Пузанков

ZIP архив

Текст

ОП ИСАНИЕИЗОБРЕТЕН ИЯ К АВТОРСКОМУ СВИДИТИЛЬСТВУ(11) 433541 Союз Советских Социалистицеских Республик) М, Кл.Я 11 С 15/00 вки Ю с присоединением з Гесударстаеншн квинтет Севвта 1 ееннетрев СССР ее делам нзеброеннй н еткрмтнй. А. Петров и Й. В. Пузвнко 71) Заявитея Ленинградский ордена Ленина электротехнический институт им. В. И, Ульяновв /Ленинв/НОГОфУНКЦИОНАЛЪНОЕ ЗА ПОМИНАУСТРОЙСТВО 54) устройствам,Известно многофункцюнвльное звпоминвюшее ус тройство, содержвшее накопительнв тороидвльных сердечниках с прямоугольной петлей гистереэиса, к рвэрядным шинвм чтения которого подключены усилители чтения; рвэрядные формироввтели эвписи и считывания, выхода которых подтлючены к соответствующим шинам записи исчйтыввния накопителя; регистр вдресв,выходы которого подсоединены к первымвходам соответствующих адресных вентилей,выходы которых через адресные формироввтели записи и считыввния юдключенык адресным шинам записи и считыввниясоответственно; регистр словв, разрядныевентили и схемы ИЛИ.Предлагаемое устрой ется отизвестного тем,что оно полнительные схемы ИЛИ, вы з которых через соответств е вентили соединены со входроввтелей записи и счи онате Хи выходы двух адрес-,звпоми ство отличв содержит до ходы двух и уюшие вдреснывми адресных тыввния по к других через формиордирес620 к и етение относится к эвпоминвюшим ные вентили подключены ко входам адресных формирователей записи и считыванияпо координате ; ко входвм схем ИЛИподключены соответствующие управляющие 5 шины. Это позволяет расширить функцюнвльные воэможности устройства.Нв чертеже изображена блок-схемв предлвгвемого многофункционвльноголающего устройства.10 Устройство содержит матричный нвкопитель 1 нв тороидвльных сердечниках 2с ЯПГ, пронизанных вдресными шинами 3записи и считыввния, рвзрядными шинвми 4записи и считывания, разрядными шинвми 5 1 чтения. В устройство входят разрядныеформироввтели 6 считывания, рвэрядныеформирователи 7 звписи, схемы 8 ИЛИ,разрядные вентили 9, триггеры 10 регистра 11 слом, адресные формирователи 121записи адресные формирователи И считы-ввния по строкам, адресные формирователи14 записи по столбцам, адресные формиро,ввтели 15 считывания по столбцам, вдные вентили 16, триггеры 17 регийь стра 18 строк, триггеры 19 регистрастолбцов, входы 21 регистров стро433541 Таблица 2 Возбужда- Г емая шинауправления Т Разрядный1 сигнал возбужде- ния начения аргументов ифункций Возбуждаемыеразрядные иадресные формирователи 1 Выполненная-Х Х 1 Х Уи 1 1;1,0 01 0 0 1 0операция 0 1 1 Р0 .0 0 1 Рр =КУи 28 6,15 х; РуООФ 01 РЙ Хю У 8 0 0 Р, =3 д Х, 0 0 Р;с = Х 6,15 Р; О 1Рсб 6,13 Х; 32 1 011 7,14 Х ч У 0 1 Р,:ТРУ;,Р, 1 11Р =ХУ Р;, О Хс 7,14 7,12 25 результату логической операции запрета=) ЬХ, Одновременно на каждой раз рядной шине 5 чтения появляется сигнал, соответствующий выполнению в данном разряде слов логической операции коньюнкции= Х Л). Эти сигналы постулают на входы усилителей чтения 41 и при наличии сигнала стробирования на шине 42 проходят на выходы 43. Аналогично выполняются и все другие двухместные логические операции, приведенные в табл. 1.Выполнение логической операции коньюнкции Ь 1= , л Хмежду -ым разрядом входйого слова и (,-ым разрядом слов, храняшихся в (,-ой строке накопителя, реализуется следующим образом, При подаче сигнала на шину 29 управления с выходов тех триггеров 10 регистрн 11 входного слова, которые находятся в состоянии "0, через разрядные вентили 9 и схемы 8 ИЛИ на входы разрядных формирователей 6 считывания проходят разрядные сигналы возбуждения Х =1. Одновременно через схему 39 ИЛИ и адресный вентиль 16 возбуждается адресный формирователь 13 считывания той строки матричного накопителя 1, триггер 19 регистра 20 строк которой находится в состоянии "1". Под действием адресного и разрядного полутоков считывания сердечники 2 тех разрядов, в которых К =О (т. е. Х - - 1), переходят в состояние "Оф, а сердечники 2 тех разрядов матричного 30 35 40 45 50 55 60 Работу устройства иллюстрируют примеры выполнения логических операций запрета Д.=ЬХ и коньюнкции 1=Х Лс а также логической операции коньюкции Р 1= ф Л Х;между-ым разрядом входного слова и -ым разрядом слов, хранящихся в-ой строке накопителя,При подаче сигнала на шину управления 26 с инверсных выходов тех триггеров 10, которые находятся в состоянии "0, через разрядные вентили 9 и схемы ИЛИ 8 на входы разрядных формирователей 7 записи проходят разрядные сигналы возбуждения Х =1Одновременно через схемы 36, 39 ФО ИЛИ и адресные вентили 16 возбуждаются адресные формирователи 13 и 15 считывания по строкам и столбцам тех ячеек строки и столбца, триггеры 19 и 17 признаков обращения которых находятся в состояниях ф 1". При этом в тех разрядах, в которых Х еО (т. е. Х=1), разрядный полуток запйси запрещает считывание информации под действием адресных полутоков считывания с сердечников 2 матричного накопителя 1, а в тех разрядах, в которых Х =1 (т. е. Х = 0) сердечники 2 переходят в состояние 0.Таким образом, под действием адресных. полутоков считывания и разрядных полу- токов записи сердечники 2 каждого разряда избранного слова матричного накопителя 1 принимают состояния, соответствуюшиенакопителя 1, в которых К=1 (т. е, ,Х =О ), остаются в исходном состоянии,Таким образом, в каждом из сердечников 2 -ой строки сформировался результат логической операции коньюнкции 9 = : у, лх.Аналогично выполняются другие логические операции в строках и столбцах предлагаемого ЗУ, которые приведены в табл. 2.Кроме того, в предлагаемом ЗУ возмож но выполнение приведенных в табл. 2 логических операций одновременно во многих столбцах или строках матрицы, что требует установки триггеров 17 регистра 18 столбцов или триггеров 19 регистра 20 строк 15 в состояние ф 1 ф. Таким же образом происходит выполнение других логических операций, приведенных в табл, 2, прн подаче сигналов в соответствующие шины управления 28-35. 20Предмет изобретения Многофункциональное запоминающее устройство, содержащее матричный нако 25питель на тороидальных сердечниках с прямоугольной петлей гистерезиса, разрядныешины записи и считывания которого черезпоследовательно соединенные разрядныеформирователи записи и считывания, схемы ИЛИ и разрядные вентили подключенык соответствующим выходам регистра слова, адресные шины записи и считывания покоординатам )( и у через соответствующиеадресные формирователи записи и счйтывания и вентили подключены в выходамсоответствуюших регистров, о т л ичаюш.ееся тем, что, с цельюрасширения функциональных возможностей устройства, в него введены дополнительные схемы ИЛИ, выходы двух дополнительных схем ИЛИ через вентилисоединены со входами адресных формирователей записи и считывания по координате Х, а выходы двух других через вентили подключены ко входам адресных формирователей записи и считывания по координате , причем ко входам схем ИЛИ под-ключены управляющие шины.

Смотреть

Заявка

1812867, 18.07.1972

Ленинградский ордена Ленина электротехнический институт В. И. Уль нова Ленина

Е. П. Балашов, Г. А. Петров, Д. В. Пузанков

МПК / Метки

МПК: G11C 15/02

Метки: вфон, запоминающее, многофункциональное, устройство3, фртгщ

Опубликовано: 25.06.1974

Код ссылки

<a href="https://patents.su/5-433541-mnogofunkcionalnoe-zapominayushhee-ustrojjstvo3-1-t-vfon-ya-i-frtgshh-lt-tj-j-i-f-s-j-i-is-i.html" target="_blank" rel="follow" title="База патентов СССР">Многофункциональное запоминающее устройство3: 1 т вфон я и; фртгщ lt; ” tj j • i. • f s. „ j i, is i</a>

Похожие патенты