Устройство синхронизации
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
Ьюл. У 8 ЮЛ.Козаченк 2 (088,8)свидетельство СССР Н 04 1, 7/04, 1981. о о заци электроя в фоточи сигнакусс твенени относит использо стемах п олос чер я к ать коррекамя л и блсвязи и тел егра и.Устройиемный ных лов газе ные спут з ики Земли, изобретени актовь я 4 фа цикло екции вляется ра озможносте л а перезаписгазетных 1 б а 7ого,ди 4 хЬ11 и тур ная синхтор10 ли нения,ГОСУДАРСТВЕННЫЙ КОМИТЕТПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯПРИ ГКНТ СССР НИЕ ИЗОБ(57) Изобретение относится к электросвязи и может использоваться в фототелеграфных системах передачи сигналов газетных полос через искусственные спутники Земли. Цель изобретения - расширение Функциональных возможностей, Устр-во синхронизациисодержит приемный регенератор 1,блок памяти 2, тактовый г-р 3, блоквыделения 4 Фазирующих импульсов,рение Функциональных в путем обеспечения режим плезиохронных сигналов полос,На фиг.1 представлена стр электрическая схема устройст ронизации; на Фиг,2 - вариан 1) Н 04 1. 7/08, 7/10 блок угловой синхронизации 5, блоккоррекции 6 частоты записи и блок выбора 7 режима Фазирования. Функционирование устр-ва основано на использовании особенностей передаваемогосигнала, имеющего циклическую структуру. Каждый цикл - одна строка сканирования - состоит из 20480 тактовыхинтервалов. В начале каждого циклапередается фазирующий импульс,. состоящий из 648 бестоковых посылок,в течение которого сканирующие лучипередающего и приемного фототелеграфных аппаратов, работающих синхронно,возвращаются в начало строки, Цельдостигается путем обеспечения режимаперезаписи плезиохронных сигналовгазетных полос. Устр-в тличаетсявыполнением блока памяти 2, 1 з.п.ф-лы, 2 ил. тво синхронизации содержит егенератор 1, блок памяти ж генератор 3, блок выдезирующих импульсов (ФИ), вой синхронизации 5, блок 6 частоты записи и блок ежима фазирования, в состав ходят ждущий мультивибра еренцирующий блок Д, ключи селектор 12 сигнала запол "состав блока памяти 2 вхо 3 163138дят первый, второй и выходной регистры 13-15, счетчик записи 16 блокоперативной памяти (БОП) 7, запоминающий блок 18, первый и второй коммутаторы 19 и 20, дешифратор 21,счетчик 22 и счетчик считывания 23.Функционирование устройства основано на использовании особенностейпередаваемого сигнала, имеющего циклическую структуру. Каждый цикл - одна строка сканирования - состоит из20480 тактовых интервалов. В началекаждого цикла передается фаэирующийимпульс, состоящий из 648 бестоковыхпосылок, в течение которого сканирующие лучи передающего и приемногофототелеграфных аппаратов, работающих синхронно, возвращаются в начало.строки. 20В начале работы передается последовательность Фазирующих импульсов,на Фоне сплошных токовых посыпок -режим "Пауза", После заправки оригинала газетной полосы в передающий 25аппарат и подтверждения готовностик работе иэ цеха приема газет 1,поотдельному служебному каналу) передается сигнал "Пуск", при которомвключаются передающий и приемный Фототелеграфные аппараты. В течениевосьми циклов при этой команде фазирующие импульсы заполняются тактовой последовательностью 1024 (или 512) кГц -сигнал заполнения. По окончании сигнала "Пуск" промежутки между Фазирующими импульсами(уже без заполнения) занимаются передаваемой информацией, получаемой врезультате сканирования оригиналагазетной полосы. Длительность передачи одной газетной полосы составляетоколо трех минутпосле чего сноваследует режим "Пауза", продолжающийся 5обычно не менее минуты, необходимыйдля перезаправки оригинала газетнойполосы на передаче и фотопленки наприемной стороне,Передача следующей полосы производится в уже описанной последовательности,Суть принципа работы предложенногоустройства состоит в том, что в режиме "Пауза" блок памяти 2 периодически55фаэируется под принимаемый сигнал,а во время передачи полосы - с момента команды "Пуск" Фазировка отключается. Принимаемый иэ наземного каналасвязи сигнал через линейный вход устройства поступает на вход приемногорегенератора 1, который преобразуетлинейный квазитроичный сигнал в униполярный сигнал с одновременным выделением тактового сигнала, Эти сигналы поступают на сигнальный и напервый тактовый входы блока памяти 2и посылки сигнала записываются в запоминающие ячейки, этого блока. Считывание информации из запоминающихячеек блока памяти 2 производитсятактовым сигналом, поступающим навторой тактовый вход блока памяти 2от тактовогогенератора 3. Считанныйсигнал с выхода блока памяти 2 поступает на выход устройства и затемизлучается к получателю,Блок выделения 4 Фазирующих импульсов вырабатывает на своем выходеотклик всякий раз, как в принимаемомиз наземного канала связи сигналепоявляется комбинация, соответствующая Фазирующему импульсу.Блок цикловой синхронизации 5выделяет периодически следующий фазирующий импульс и устанавливает цикловый синхронизм. В режиме цикловогосинхронизма на выходе блока циклэвойсинхронизации 5 вырабатывается местная последовательность фазирующих импульсов, совпадающая по форме и времени с принимаемой иэ наземного канала связи, но не подверженная действиюпомех, Под действием местной последовательности Фазирующих импульсов навторой вход селектора 12 сигнала заполнения через ключ 11 проходит сигнал, принимаемый только в течение Фазирующих импульсов,При отсутствии сигнала заполнения на выходе селектора 12 сигнала заполнения вырабатывается постоянный логический уровень, при котором ждущий мультивибратор 8 заторможен и на выход ключа 10 проходит местная последовательность фаэирующих импульсов, из задних Фронтов которой дифференцирующий блок 9 вырабатывает узкие управляющие импульсы, фазирующие блок памяти 2 один раз эа каждый цикл.Прием сигнала Пуск" селектором 12 сигнала заполнения вызывает срабатывание ждущего мультивибратора 8, сигнал с выхода которого на время передачи полосы запирает ключ 105 163и Фазировка блока памяти 2 в течениеэтого времени не производится.Ввиду кратности числа запоминающих ячеек и длительности цикла передачи Р=20480=20 М (или 40 И) максимально возможные однократные удлинения или укорочения цикла сигнала навыходе блока памяти 2 непревышаютодного тактового интервала. Периодичность изменения длительности циклазависит от действующего расхождениячастот и при его значении + 110составляет один раз за 50 циклов(строк),Такие искажения, действующие лишьв режиме Пауза", не вызывают перефаэировок приемного фототелеграфногоаппарата и не отражаются на качествепередаваемых сигналов, поскольку вовремя передачи газетной полосы переФазировки блока памяти 2 не производятся и удлинений (укорочений) циклане происходит.Блок эластичной памяти 2 относительно большой емкости (1024 бит),необходимый в данном устройстве,может быть выполнен на оперативныхзапоминающих схемах с раздельнойадресацией записи и считывания. Однако такие схемы имеют сравнительнонебольшое число запоминающих ячеек.Так микросхема типа 564-ИР 11 позволяет запоминать 8 четырехразрядных сло-.ев (32 бита). Для получения требуемого объема запоминающего блока необходимо 32 такие микросхемы,Блок памяти 2 работает следующимобразом.Принимаемый из наземного каналасвязи сигнал и сопровождающая еготактовая последовательность подаютсяна соответствующие входы первого регистра 13, в котором этот сигнал преобразуется в параллельную форму (4 разрядные слова) для последующей записи в оперативный запоминающий блок17 относительно небольшой емкости,Адресные сигналы записи вырабатываются счетчиком 16,1Тактовая последовательность оттактового генератора 3, поступающаячерез второй тактовый вход, подаетсяна вход счетчика 23,Выходные сигналы разрядов с третьего по десятый счетчики 23 являютсяадресными сигналами считывания иззапоминающего блока 18, Эти сигналыпоступают на первые входы первого17386 5 1 О 15 20 25 30 354550 55 коммутатора 19. Выходной сигнал второго разряда счетчика 23 управляетработой первого коммутатора 19 переключением режима работы запись -считывание запоминающего блока 18 изапускает счетчик 22,Выходные сигналы всех его разрядов являются адресными сигналами записи информации в запоминающий блок18 и поступают на соответствующиевторые входы первого коммутатора 19.Непосредственная запись и считываниеинформации в запоминающем блоке 18осуществляется выходным сигналомпервого разряда первого счетчика 12,Адресными сигналами считывания изоперативного запоминающего блока 17являются выходные сигналы первых трехразрядов счетчика 22.Ввиду плезиохронности тактовых частот, поступающих через первый и второй тактовые входы блока памяти 2,необходимо производить коррекцию частоты записи. С этой целью в блокекоррекции 6 определяется знак расхождения равных по номиналу частот, полученных в счетчиках 22 и 16.В зависимости от полученного результата однократно за цикл делениясчетчика 22 производится изменениеего коэффициента деления на +1, Одновременно одно информационное слово,считываемое с постоянным адресом изоперативного запоминающего блока 17переписывается во второй регистр 14фронтом сигнала с выхода последнего(восьмого) разряда счетчика 29. Приэтом потерь информации при коррекциикоэффициента деления счетчика 22 не происходит, Действительно, при увеличении коэффициента деления одно и то же слово с одним и тем же адресом записывается в запоминающий блок 18.При уменьшении коэффициента деления слово, не записанное в запоминающем блоке 18, хранится во втором регистре 14 и дешифратор 21, управляющий вторым коммутатором 20, проключаетэто слово на выход коммутатора 20. Управляющий сигнал для работы комму" татора 20 Формируется один раз эа цикл деления счетчика 23 и соответствует выбранному постоянному адресу,Суммарный сигнал с выхода второго коммутатора 20 иэ параллельной формы (4-разрядных слов) преобразуется в последовательную форму выходным регистром 15 с помощью вспомогательногоуправляющего сигнала с выхода дешифратора 21, имеющего частоту повторения, в четыре раза меньшую входной тактовой частоты. формула изобретения1. Устройство синхронизации, содер- жащее приемный регенератор, сигнальный выход и выход сигнала тактовой частоты которого подключены к соот" ветствующим входам блока памяти, к другому тактовому входу которого подключен выход тактового генератора, а также блок коррекции частоты записи и блок цикловой синхронизации, о тл и ч а ю щ е е с я тем, что, с целью расширения функциональных возможностей путем обеспечения режима перезаписи плезиохронных сигналов газетных полос, введены блок выделения фазирующих импульсов и блок выбора режима фазирования, при этом сигнальный выход приемного регенератора подключен к соответствующим входам блока выделения фазирующих 25 импульсов и блока выбора режима фазирования, а выход сигнала тактовой частоты подключен к соответствующим входам блока цикловой синхронизации, блока выделения фазирующих импульсов и блока выбора режима фазирования, выход которого через блок коррекции частоты записи подключен к установочному входу блока памяти, а выход блока выделения фаэирующих импульсов че З 5 реэ блок цикловой синхронизации подключен к входу управления блока выбора режима фазирования . ф 3 у 1 1 1 2, Устройство по п.1, о т л ич а ю щ е е с я тем, что блок памяти содержит соединенные по первому тактовому входу первый регистр и счетчик записи, выходы которых через блок оперативной памяти подключены к информационным входам запоминающего блока и второго регистра, выходы которых через первый коммутатор подключены к выходному регистру, к управляющему входу которого и к управляющему входу первого коммутатора подключены соответствующие выходы дешифратора, входы которого соединены с управляющими входами запоминающего блока и второго коммутатора и с выходами счетчика считывания, тактовый вход которого соединен с тактовым входом выходного регистра и является вторым тактовым входом блока памяти, тактовый выход счетчика считывания подключен к соответствующему входу счетчика, выходы которого подключены к входам считывания блока оперативной памяти, к тактовому входу второго регистра и к соответствующим входам второго коммутатора, выходы которого подключены к адресным входам запоминающего блока, причем сигнальный вход первого регистра является сигнальным входом, установочный вход счетчика - установочным входом блока памяти, выходами которого являются соответственно выходы выходного регистра, счетчика и тактовый выход счетчика считывания.КНТ СССР,оизводственно-издательский комбинат "Патент", г. Ужгород, ул. Гагарина, 131 акаНИИПИ У Тираж 389осударственного комитета и113035, Москва ЖПодписное изобретениям и открыти , Раушская наб., д, 4/
СмотретьЗаявка
4409925, 15.04.1988
ПРЕДПРИЯТИЕ ПЯ Р-6609
ЗЕНКИН ВАЛЕНТИН ФЕДОРОВИЧ, КОЗАЧЕНКО ЮРИЙ МИХАЙЛОВИЧ, АБУГОВ ГЕЛИЙ ПЕТРОВИЧ
МПК / Метки
МПК: H04L 7/08, H04L 7/10, H04N 1/36
Метки: синхронизации
Опубликовано: 28.02.1991
Код ссылки
<a href="https://patents.su/5-1631738-ustrojjstvo-sinkhronizacii.html" target="_blank" rel="follow" title="База патентов СССР">Устройство синхронизации</a>
Предыдущий патент: Устройство передачи и приема шумоподобных сигналов
Следующий патент: Способ приема широкополосного сигнала
Случайный патент: Устройство для приготовления строительных растворов