Устройство для обнаружения состязаний в синхронизируемых дискретных блоках
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 1298750
Авторы: Ананский, Богородченко, Корнеев, Кузьменко, Куценко
Текст
(2.1) 3986888/24-24 (22) 08. 10,85 (46) 23.03.87. Бюл (72) В.Н. Куценко, Е.В. Ананский, С.В и С,И. Богородченк (53) .681,3 (088,8) А,М. Кузьмен Корнеев етельство СССРР 11/00, 1976.ельство СССРГ 11/16, 1983 56) Авторское свид601696, кл. С 06Авторское свице1125628, кл. С 0(5) Изобретелительной и кной технике и к вычисотноси ьнтрольно-измерит может быть испол ов ГОСУДАРСТВЕННЫЙ НОМИТЕТ СССРПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИИ А ВТОРСНОМУ СВИДЕТЕЛЬСТ РОЙСТВО ДЛЯ ОБНАРУЖЕНИЯ СО В СИНХРОНИЗИРУЕМЫХ ДИСКРЕ но в автоматизированных комплексахпроверки логических блоков. Цельизобретения - повышение достоверности обнаружения состязаний, Устройство содержит два формирователя импульсов, которые формируют импульсы покаждому перепаду Ъходного напряжения.На вход первого формирователя импульсов поступают импульсы синхронизацииконтролируемого блока. Сигналы с выхода первого формирователя импульсовпоступают через элемент задержки наустановочный вход счетчика, на счетный вход которого поступают сигналыс выхода второго формирователя импульсов, вход которого соединен свыходом контролируемого блока. Еслив контролируемом блоке отсутствуетсостязания, то в интервале между началом и концом сигнала синхронизации а счетныи вход счетчика поступает дин импульс (если выходная информ ция изменится) или не поступит ниодного импульса (если выходная информация не изменилась). В этом случае все разряды, счетчика, кроме нулевого (младшего), находятся в нулевом состоянии. Поэтому на выходе элемента ИЛИ, входы которого соединеныс выходами этих разрядов, будет нулевой сигнал. Этот сигнал поступаетна информационный вход коммутатора,на двух выходах которого будут нулевые сигналы, независимо от состояниямладшего разряда счетчика, выход которого соединен с управляющим кодомкоммутатора. Таким образом, сигналс выхода первого формирователя им-пульсов, переписывая на первый ивторой триггеры состояние выходовкоммутатора, оставит их в нулевомсостоянии. При наличии состязаний вконтролируемом блоке на его выходев интервале между началом и концомсинхроимпульса появится несколькоперепадов напряжения, в результатечего на счетный вход счетчика поступит несколько перепадов напряжения,в результате чего на счетный входсчетчика поступит несколько импульсов. При статических состязаниях количество импульсов будет четным, присдинамических - нечетным, В этом случае сигнал с выхода элемента ИЛИпройдет на первый или второй выходыкоммутатора в зависимости от состояния нулевого разряда счетчика (четности импульсов). Сигнал с выходапервого формирователя импульсов установит в единичное состояние соответствующий триггер, указывая, какойвид состязаний обнаружен в контролируемом блоке. 3 ил, 1298750 2Изобретение относится к вычислительной и контрольно-измерительной технике и может быть использовано вавтоматизированных комплексах проверки логических блоков,Цель изобретения - повышение достоверности обнаружения состязаний.На фиг. 1 приведена функциональная схема устройства; на фиг.2 - временная диаграмма работы Формирователей импульсов; на фиг.3 - временнаядиаграмма динамического и статического состязаний,Схема содержит контролируемый блок1 и устройство для обнаружения состязаний в синхронизируемых дискретныхблоках, содержащее элементы 2 и 3инпикации, Формирователи 4 и 5 импульсов, элемент 6 задержки, счетчик7, элемент ИЛИ 8, коммутатор 9, триггер 10 и 11, выходы 12 и 13 статических и динамических состязаний устройства, установочный вход 14 устройства.Устройство обнаруживает два видасостязаний - статическое и динамическое.Устройство работает следующим образом.В начале работы по установочному входу 14 устройства устанавливаются в исходное .состояние триггеры 10 и 11. На их единичных выходах устанавливаются нулевые сигналы, тем самым снимаются сигналы наличия состязания с элементом 12 и 13 индикации.Если в контролируемом блоке отсутствуют состязания, то устройство работает следующим образом.Синхроимпульсы поступают на контролируемый блок 1 и на вход первого формирователя 4 импульсов. В зависимости от логической комбинации, присутствующей на входах контролируемого блока 1, после действия фронта (заднего или переднего) синхроимпульсов на его выходе, соединенном с входом второго Формирователя 5 импульсов устанавливается сигнал или " 1", или 1 ОЯПервый формирователь 4 импульсов формирует импульсы при переключении входа с "0" в "1" и наоборот. Временная диаграмма синхроимпульсов и импульсов, Формируемых формирователем 4 импульсов, приведена на фиг.2.Импульсы с выхода формирователя 4 импульсов поступают через элемент50 55 При возникновении в контролируемом блоке 1 состязаний в соответствии с приведенными определениями формирователь 5 импульсов Формирует последовательности импульсов (и ) 1), количество которых в интервале вре-: мени между импульсами, сформированными формирователем 4 импульсов (зтот интервал времени равен длительности импульса синхронизации или паузе 6 задержки на установочный вход счетчика 7, сбрасывая его в нулевое состояние,Сигналы с выхода контролируемогоблока 1 поступают на вход второгоФормирователя 5 импульсов, которыйработает аналогично Формирователю 4.Таким образом, на счетный вход счетчика 7 с выхода эдновибратора форми рователя 5 импульсов поступают импульсы, соответствующие переходам из"0" в "1" и наоборот на выходе контролируемого блока 1. Счетчик 7 осуществляет подсчет импульсов, поступающих на его счетный вход в пределах интервала времени между импульсами, формируемыми формирователем 4импульсов.В соответствии с изложенным, при 20 отсутствии состязаний в контролируемом блоке 1, в интервале между двумяимпульсами с выхЪда Формирователя 4импульсов на счетный вход счетчика7 с выхода Формирователя 5 импульсовпоступает не более одного импульса ина входы элемента ИЛИ 8 с выходов2 , 2, , 2" счетчика 7 поступают сигналы низкого логического уровня, при этом на выходе элемента ИЛИ8 также присутствует сигнал низкогологического уровня, который поступает на информационный вход коммутатора 9. При наличии на информационномвходе коммутатора 9 сигнала низкого 35 логического уровня, независимо отсигнала на его управляющем входе свыхода 2 (младшего .разряда) счетчик7, на выходах коммутатора 9 такжеприсутствуют сигналы низкого логи ческого уровня.Сигналы низкого логического уровня с выходов коммутатора поступаютна информационные входы триггера 10и 11. В этом случае при поступлении 45 на тактовые входы триггеров 10 и 11импульса с выхода формирователя 4 импульсов, триггеры 10 и 11 сохранятнулевое состоянию12983между ними), будет либо четным, чтосоответствует статическим состязаниям, либо нечетным - в случае динамических состязаний, но в обоих случа(ях на выходах счетчика 7 от 2 до2" присутствует логическая комбинация, содержащая хотя бы одну логическую единицу, которая через элемент ИЛИ 8 поступает на информационный вход коммутатора 9. 10При возникновении статических состязаний на управляющий вход коммуотатора 9 с выхода 2 (младшего разряда) счетчика 7 поступает сигналнизкого логического уровня вследствие того, что на счетный вход счетчика 7 с выхода поступило четное количество импульсов, а начальное со -стояние счетчика быпо нулевое.В случае, когда на управляющем 20входе коммутатора 9 присутствуетсигнал низкого логического уровня,логическая единица с его информационного входа через первый информационный выход поступает на информационный вход триггера 10. При этомимпульс с выхода формирователя 4 импульсов, поступая на информационныйвход триггера 10, приводит к переключению триггера 10 в единичное состояние и через время задержки, определяемое элементом 6 задержки, сбрасывает счетчик 7 в нулевое состояние.Требуемая величина элемента 6 задержки определяется максимальной задержкой в счетчик 7, элементе ИЛИ 8и максиМальным временем переключениятриггеров 10 и 11,При поступлении с выхода триггера10 сигнала высокого логического уровня срабатывает элемент 2 индикации,сигнализируя о статическом состязании в контролируемом блоке.При возникновении динамических состязаний на управляющий вход коммутатора 9 с выхода 2 счетчика 7 поступает сигнал высокого логического уровня. При этом логическая единица синформационного входа коммутатора 9через второй его информационный выход 50поступает на информационный вход триггера 11. Импульс с выхода формирователя 4 импульсов поступает на тактовый вход триггера 11, приводит к егопереключению в единичное состояние, 55 При поступлении с выхода триггера11 сигнала высокого логического уров-,ня срабатывает элемент 3 индикации,750сигнализируя о динамическом состязании в контролируемом блоке.С выхода 12 и 13 устройства сигналы обнаружения статических и динамических состязаний могут. передаваться в блок управления цифровой системы контроля для останова контролируемого блока и фиксации. такта, на котором произошло состязание.Формула и э о б р е т е н и яУстройство для обнаружения состязаний в синхронизируемых дискретных блоках, содержащее первый формирователь импульсов, элемент задержки, элемент ИЛИ, первый триггер и первый элемент индикации,. причем выход первого формирователя импульсов соединен с входом элемента задержки, прямой выход первого триггера соединен с входом первого элемента индикации и является выходом статических состязаний устройства, нулевой вход первого триггера является установочным входом устройства, о т л и ч а ю - щ е е с я тем, что, с целью повышения достоверности обнаружения состязаний, в него введены второй формирователь импульсов, второй триггер, второй элемент индикации, счетчик и коммутатор, причем, выход элемента задержки соединен с установочным входом счетчика, информационный выход младшего разряда которого соединен с управляющим входом коммутатора, первый и второй информационные выходы которого соединены с информационными входами соответственно первого и второго триггеров, тактовые входы которых соединены с выходом первого формирователя импульсов, нулевой вход второго триггера подключен к установочному входу устройства, прямой выход второго триггера соединен с входом второго элемента индикации и является выходом динамических состязаний устройства, информационные выходы всех разрядов счетчика, кроме младшего, соединены с соответствующими входами элемента ИЛИ, выход которого соединен с информационным входом коммутатора, входпервого формирователя импульсов является тактовым входом устройства для подключения к входу синхронизации контролируемого блока, вход второгоформирователя импульсов является информационным входом устройства дляподключения к выходу признака состояния контролируемого блока, выход втоВхОУ уормарада ля иЮИ дход рмиро еуи им СОР1 2987 О 6рого формирователя импульсов соединен со счетным входам счетчика,Жм Гйю Ву рормсраВагпнажатиияьаний лриСОСО Статачеси сасщяяаииу Гречн Сост телль орректор А. Ильи ехред М.Ходанич з 890 5 Тираж 673 арстзенного изобретенийж-ЗЗ, Ра исное НИЮЖ покомитета СССР лам откр 3035 б., д. сква,ска роизв о,цс твен но-полиг еское пр ти Ужгород,дактор Е. Па ДинаиацесниеСОсФЮИШЯ Проектная, 4
СмотретьЗаявка
3986888, 08.10.1985
ПРЕДПРИЯТИЕ ПЯ Р-6891
КУЦЕНКО ВИКТОР НЕСТЕРОВИЧ, КУЗЬМЕНКО АНАТОЛИЙ МИХАЙЛОВИЧ, АНАНСКИЙ ЕВГЕНИЙ ВИКТОРОВИЧ, КОРНЕЕВ СЕРГЕЙ ВЛАДИМИРОВИЧ, БОГОРОДЧЕНКО СЕРГЕЙ ИВАНОВИЧ
МПК / Метки
МПК: G06F 11/00
Метки: блоках, дискретных, обнаружения, синхронизируемых, состязаний
Опубликовано: 23.03.1987
Код ссылки
<a href="https://patents.su/5-1298750-ustrojjstvo-dlya-obnaruzheniya-sostyazanijj-v-sinkhroniziruemykh-diskretnykh-blokakh.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для обнаружения состязаний в синхронизируемых дискретных блоках</a>
Предыдущий патент: Устройство для контроля преобразования двоичного кода в код “1 из
Следующий патент: Многовходовой сигнатурный анализатор
Случайный патент: Картофелесортировщик