Устройство связи для вычислительной системы
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
)4 С 06 Р 1 ТОРСИ организ ыми мо явцель о ССР,под- слии в алам свя ключеш 72.СР77. ельным и ура ям, при этом стр озволяет принима мого ь из каналов связ х инередавать в формацию в с связь с вычи ществлять в нхронном реж лительными м м осудулямижиме. синхронно ы ГОСУДАРСТВЕННЫЙ НОМИТЕТ СССРПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ ИДЕТЕЛЬСТВУ,(21) 3892081/24-24(56) Авторское свидетельствоИф 444062, кл. С 06 Р 9/00,. 1Авторское свидетельство С11 734654, кл, С 06 Г 3/04, 1 54) УСТРОЙСТВО СВЯЗИ ДЛЯ ВЬИИСЛИЕЛЬНОЙ СИСТЕМЫ57) Изобретение может быть испольовано в вычислительных системах д ии связи между вычислит лями. Целью изобретения ляется повышение скорости и наности передачи сообщений в вычтельной системе. Поставленнаядостигается тем,что в устройствведена дополнительная группагистральных узлов со стандартнИзобретение относится к гзычислительной технике и может быть использовано В локальных вычислительныхсетях для организации связи между вычислительными модулями,Цель 1 о изобретеьц 1 я является повышецие быстродействия устройства и его надежности путем создация иерархической двухуровневой организациисвязи.Па фиг. представлег 1 а структурная схема устройства; ца Фиг,2структурная схема блока связи (дополнительного блока связи).Устройства содержит блок 1 синхронизации и блоки 2 связи (дополнительные блоки связи), каждый из которыхимеет первый 3 и второй 4 тактовыевходы, первые цнформациоццые вход 5и выход 6, подключенные у блоков связи к соответству 1 ощим ш 1 формаццоцному гзходу 7 и информационному выходу8 устройства, вторые ш 1 формациоццыевход 9 и выход 10, а также адресный вход 11, подктпочецць 1 й к адресной шцце 12 устройства,Блок 2 связи содержит входной 13регистр, первый 4 и второй 15 выходные регистры, регистр :6 адреса,блок 7 стековой памяти, схему 18сравнения, пять групп 19-3 элементов И, группу 24 элементов ИЛИ, г 1 ервый 25 и второй 26 элементы И, элемент ИЛИК 27, элемент И."И 28 итрц элемента 29-31 задержки.Ьг 1 ок стековой памяти представляет собой регистровую память магазин -ного тиг 1 а.Блок сш 1 хроцизацци вырабатываетдве иоследовательцост 11 тактовых импульсов, сдвинутых относительно друг друга ца время. прег 1 ы 111 а 1 п 111 ее длительность переходных процессог, в блоке 2связи.Устройство работает с 11 еду 1 он 1 им образом.В блоке 1 синхронизации вырабатываются две серии тактовых импульсов, сдвинутые друг отцос 1 ш ельца друга на время переходных процессов (прием ицформацпи, выдача информации, ретрансляция информации) в блоке 2 связи, Такто 1 зые импульсы г:оступают па 1 зсе блоки 2 и тем самым си 11 хроцизцруют процесс переда 111 ц 11 фор 1 зации,Передаваемая информация. поступая и блок 2 через ннфармациог:ный вход 9., размещается на входном регистре 887513. При этом ее формат имеет следующич вид: адрес; данные,Структура адреса: адрес дополнительцого блока связи (старшие разряды), адрес одного из группы блоковсвязи (младшие разряды), при этом вдополнительных блоках 2 связи анализируются лишь старшие разряды адреса, а в блоках 2 связи - все разряды1 О адреса, При несовпадении старших разрядов адреса информация передается кследу 1 ощему по порядку дополнительномублоку связи, при совпадении - к первому блоку 2 связи соответствующейгруппы. При несовпадении всего адреса в блоке 2 связи соответствующейгруппы информация г 1 ередается к следующему по порядку блоку 2 этой жегруппы, а при совпадении поступаетца ицформациойнь 1 г 1 вьгход устройства8. Информация, которую необходимопередать между блоками вычислительной системы, постугает через инфор 25мационный Входустройства.Информация, поступившая в блок 2по входу 9, размещается на регистре 3 в зависимости от результатасравнения ее адресной части на схеме18 сравнения, либо передается черезЗОгэуппу элементов И 9, ИЛИ 24, регистр4, группу элементов И 22 на выход 10блока 2; либо через группу элементовИ 20, регистр 15, группу элементовИ 23 на выход 6 блока 2. Выдача че 35 рез вь:ход 1 О происходит в случае не-.:совпадения ца схеме 18 сравнения адресной части поступившей информации иадреса, хранящегося в регистре 16;выдача через вход 5 - при совпадении,Одновременно с выдачей информации через выход б осуществляетсясчитывание информации из блока 17стековой памяти и передача ее че 5 рез группу элементов И 21, ИПИ 24,регистр 4, группу элементов И 22ца выход 10 блока 2 связи. Первичнаяинформация, подлежащая передаче повычислительной системе,.асинхронно"0 поступает в блоки 2 связи через вход5 и записывается в блок 17 с последующей выдачей описанным выше поряд"ком через выход 10.Синхронизация работы блока 2 осуществляется двумя сериями тактовых импульсов, поступающими соответственно по входам 3 и 4. По Входу 3 тактовые импульсы поступают одновре75 4синхронизации ц И блоков связи (Б - количество связываемых вычислительных модулей в системе), причем первый ц второй выходы блока синхронизации соответственно подключены к первым и вторым тактовым входам блоков связи, первые информационные вхо-,: ды и .первые информационные выходы блоков связи являются соответствующими информационными входами и выходами устройства соответственно, о т л и ч а ю щ е е с я тем, что, с целью повышения быстродействия уст ройства и его живучести за счет создания иерархической двухуровневой организации связи, блоки связи разделены на 1 е =Ы 7 групп (где 1символ округления), устройство содержит М дополнительных блоков связи, причем первый и второй выходы блока синхронизации соответственно подклю" чецы к первым и вторым тактовым входам дополнительных блоков связи, второй инФормационный вход первого блока связи -й группы (з.=М) подключен к первому информационному выходу х-го дополнительного блока связи, первыц информационный вход которого подключен к второму информационному выходу блока связи с наибольшим порядковым номером в (-1)-й группе, анторой информационный выход -го дополнительного блока связи (1=1 М-) подключен к второму цнформаццон" ному входу (+1)-го дополнительного блока связи, первый информационный вход первого доцолццтельного блока связи подключен к второму ицформацц"оцному выходу блока связи с наибольшим порядковым номером в М-й группе, второй информационный вход первого дополнительного блока связи подключеи к второму информационному выходу М-го дополнительного блока связи, второй информационный вход каждого блока связи, цачицая с второго, в каждой группе подключен к второму информационному выходу блока связи с на единицу меньшим порядковым номером в той же группе, адресные входы всех блоков связи подключены к адресной шине устройства.1 3. 2788 меццо ца вторые входы элементов И25 и 26 и элемент 29 задержки. Элемент 29 задержки задерживает тактовые импульсы на время, необходимое для передачи поступившей информации с входа 9 либо ца регистр 14,либо на регистр 5, после чего ониобнуляют содержимое регистра. 13. Споявлением инФормации ца регистре 13ца одном цз выходов схемы 8 сравцения -появляется сигнал, которыйпоступает либо ца первый вход элемента И 25, либо через элемент ИЛИ28 на первый вход элемента И 26,В первом случае, когда сравнение адресов дало несовпадение, на выходеэлемента И 25 появляется сигнал, открывающий группу элементовИ 9, вовтором случае, при совпадении, а также в случае, когда в регистр 3 не 20поступила информация (высокий потенциал на выходе элемента ИЛИ-ПЕ27), ца выходе элемента И 26 появля-ется сигнал, открывающий группы элементов И 20 и 2 и через элемент 30задержки асуществллющий последовательный сдвиг инФормации н блоке 17памяти, По гходу 4 тактовые импульсы второй серии, сдвинутые относительно первой серии на время, цеобходимое для завершения всех процессовпо приему информации, на регистры14 и 15.поступают одновременно цагруппы элементов И 22 и 23, тем са.мым разрешая вьдачу информации соответственцо ца выходы 10 и 6, а также - на элемецт 31 задержки, которыйзадерживает их на время, необходимоедля завершения вьдачи информации повыходам 10 и б. С выхода элементаа 31 40задержки тактовые импульсы поступают на регистры 4 и 15 и сбрасывают 1их в нулевое состояние. На этом завершается цикл работы блока 2 связи,Использование предлагаемого устройства связи для вычислительных систем по сравнению с известным позволяет реализовать на практике принциппеременной логической структуры, чтоповышает надежность системы, а именно выход из строя любого узла неприводит к отказу всей системы; существенно повысить скорость передачиинформации между вычислительными модулями системы при увеличении их числа,Формула изобретения1. Устройство связи для вычислительной системы, содержащее блок.2, Устройство по п. 1, о т л и -ч а ю щ е е с я тем, что блок связисодержит входной регистр, первый цвторой выходные регистры, регистрадреса, блок стековой памяти, схемусравнения, пять групп элементов И,278875 7 В Уд 7 В Фиг. 7 70 УЮ группу элементов ИЛИ, два элементаИ, элемент ИЛИ-НЕ, элемент ИЛИ итри элемента задержки, причем инор 1мационный вход входного регистра является вторым информационным входомблока, выходы разрядов входного регистра подключены к первым входамсоответствующих элементов И первойи второй групп, к соответствующимвходам элемента ИЛИ-НЕ и к соответ- Оствующим разрядам первого информационного входа схемы сравнения, разряды второго информационного входакоторой падключены к выходам соответствующих разрядов регистра адреса, вход которого является адреснымвходом блока связи, выход неравенства схемы сравнения подключен к первому входу первого элемента И, а выход равенства - к первому входу 20элемента ИЛИ, второй вход которогоподключен к выходу элемента ИЛИ-НЕ,а выход - к первому входу второгоэлемента И, вторые входы первого и,второго элементов И подключены к 25первому тактовому входу блока связии к входу первого элемента задержки, выход которого подключен к синхровходу входного регистра, выход первого элемента И подключен к вторым 30входам элементов И первой группы, вывыходы которых подключены к первымвходам соответствующих элементов ИЛИ группы, вторые входы которыхподключены к выходам соответствующихэлементов И третьей группы, первыевходы которых подключены к выходамсоответствующих разрядов блока стековой памяти, информационнъй вход которого является первым информационнымвходом блока связи, а вход сдвигаблока стековой памяти подключен квыходу второго элемента задержкивход которого подключен к выходу второго элемента И и к вторым входамэлементов И второй и третьей групп,выходы элементов ИЛИ группы подключены к соответствующим информационным входам первого выходного регист"ра, синхровход которого подключенк выходу третьего элемента задержки и к синхровходу второго выходногорегистра, информационные входы которого подключены к выходам соответствующих элементов И второй группы,выходы разрядов первого и второговыходных регистров подключены к первым входам соответствующих элементовИ четвертой и пятой групп соответстценно, вторые входы которых подключены к входу третьего элемента задержки и к второму тактовому входу блока связи, а выходы образуют соответствующие разряды соответственно второго и первого ин 3 ормационнь 1 х выходов блока связи./5 Производственно-полиграфическое предприятие, г.ужгород, ул.Проектца 1/й 9 БНИИПИ Госуда по делам и 3035, Маскв
СмотретьЗаявка
3892081, 26.04.1985
ВОЙСКОВАЯ ЧАСТЬ 25840
КРЫЛОВ НИКОЛАЙ ИВАНОВИЧ, НИКИФОРОВ БОРИС ПЕТРОВИЧ, ПОПОВ ВЛАДИМИР АЛЕКСАНДРОВИЧ, РАССОХИН ГЕННАДИЙ НИКОЛАЕВИЧ
МПК / Метки
МПК: G06F 15/173
Метки: вычислительной, связи, системы
Опубликовано: 23.12.1986
Код ссылки
<a href="https://patents.su/5-1278875-ustrojjstvo-svyazi-dlya-vychislitelnojj-sistemy.html" target="_blank" rel="follow" title="База патентов СССР">Устройство связи для вычислительной системы</a>
Предыдущий патент: Устройство для обмена данными
Следующий патент: Устройство для моделирования процесса обслуживания заявок с различными приоритетами
Случайный патент: Бензопасный полиспаст