Устройство для контроля последовательности импульсов и фильтрации помех

Номер патента: 1265775

Авторы: Гойхман, Добровинский, Фланчик

ZIP архив

Текст

СОЮЗ СОВЕТСКИХСОЦИАЛИСТИЧЕСКИХРЕСПУБЛИК йр 4 СО ДЕТЕЛЬСТ ПОСЛЕЬТРАЦИИ СТР 011 СТВОЛЬНОСТИ ОНТРООВ И кий инстииия и произ ровинский ство СССР 9, 1980, во СССР /00, 1983. ОСУДАРСТВЕННЬЙ КОМИТЕТ СССРО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТЮ ОПИСАНИ К АВТОРСКОМУ(54) У ДЛЯ К ЛЯ ДОВАТЕ ИМПУЛЬС ФИЛ ПОМЕХ,(57) Изобретение может быть использо." вано в вычислительных устройствах и4в устройствах автоматического управления. Цель изобретения - расширение функциональных возможностей устройства, Устройство контроля содержит блок 1 ввода, Ч элементов И 2 и 4, . триггеры 13 и 5, элементы ИЛИ 6 и.7, блок 8 памяти, блок 9 индикации, формирователи 10 и 11, элемент И 12. Введение в устройство элементов ИСКЗЮЧАЛЧЕЕ ИЛИ 14 и 15 и Я формиро" .вателей 21 в блок 1 ввода, а также образование новых функциональных связей между элементами устройства обеспечивает возможность записи сбойной ситуации т,е. фиксацию состояния входов устройства при сбое для последующего анализа. 1 з.п. ф-лы, 2 ил.15 40 Изобретение относится к импульсной технике и может быть использовано в вычислительных устройствах и в устройствах автоматического управления.Целью изобретения является расширение функциональных возможностей путем обеспечения возможности фильтрации помех и записи сбойной ситуации, т.е. возможности фиксации состояния входов устройства при сбое для последующего анализа.На фиг. приведена функциональная схема устройства для контроля последовательности импульсов и фильтрации помех; на фиг,2 - блок памяти.Устройство для контроля последовательности импульсов и фильтрации помех (фиг.1) содержит блок 1 ввода, И первых элементов И 2, выходы которых являются первыми выходами 3 устройства, Н вторых элементов И 4, выход каждого из которых соединен с информационным входом соответствующего основного триггера 5, входы обнуления которых соединены, первый 6 и второй 7 элементы ИЛИ, блок 8 памяти, блок 9 индикации, первый 10 и второй 11 формирователи, третий элемент И 12, дополнительный триггер 13, первый 14 и второй 15 элементы ИСКЛЮЧА 10- ЩЕЕ ИЛИ, первый вход первого из которых соединен с инверсным выходом догполнительного триггера 13, вход обнуления которого соединен с входами обнуления основных триггеров 5 и подключен к входу 16 обнуления устройства, тактовый вход подключен к тактовым входам основных триггеров 5, соединен с выходом первого элемента ИЛИ 6 и с входами первого 10 и второго 11 формирователей, прямой выход дополнительного триггера 13 соединен с первым входом третьего элемента И 12, второй вход которого соединен с выходом первого формирователя 1 О, а третий вход подключен к выходу второго элемента ИСКЛОЧА 0 ЩЕЕ ИЛИ 15 и к управляющему входу блока 8 памяти, информационные входы которого соединены с соответствующими входами блока 1 ввода и с первыми входамй соответствующих первых элементов И 2, вторые входы которых соединены с прямыми выходами соответствующих основ ных триггеров 5, инверсный выход каждого из которых подключен к первому входу соответствующего второго эле 5 О 20 25 35 45 50 55 мента И 4, второй вход каждого из которых соединен с соответствующим выходом блока ввода и с соответствующим входом второго элемента ИЛИ 7, выход которого соединен с первым входом второго элемента ИСКЛОЧА 0 ЩЕЕ ИЛИ 15, второй вход которого подключен к выходу второго формирователя 1, третий вход первого из вторых элементов И соединен с выходом первого элемента ИСКЗЮЧА 01 ЕЕ ИЛИ 14, третий вход каждого последующего из вторых элементов И соединен. с прямым выходом предыдущего основного триггера и с соответствующим входом блока 9 индикации, выход первого элемента ИСКЛ 0 ЧА 0 ЩЕЕ ИЛИ 14 соединен с дополнительным входом блока 9 индикации, выходы вторых элементов И соединены с соответствующими входами первого элемента ИЛИ 6, причем выходы блока 8 памяти являются вторыми выходами 17 устройства, выход третьего элемента И 12 является третьим выходом 18 устройства, выход второго элемента ИСКЛОЧА 10 ЩЕЕ ИЛИ 15 является четвертым выходом 19 устройства, а информационными входами устройства являются соответствующие входы 20 блока ввода, который содержит М формирователей 21, входы и выходы каждого из которых соединены соответственно с соответствующими входами и выходами блока 1 ввода.В состав устройства входит блок 8 памяти (фиг,2), который содержит регистр 22 с параллельным вводом информации и дифференцирующую цепь 23, вход которой соединен с управляющим входом блока 8 памяти, информационные входы регистра 22 соединены с информационными входами блока 8 памяти, выходы регистра 22 подключены к выходам блока 8 памяти, а выход диф- ференцирующей цепи 23 соединен с тактовым входом регистра 22.Устройство работает следующим об" разом.Исходное состояние устройства задается импульсом установки исходного состояния по шине сброса, устанавли- вающим в исходное состояние основные 5 и дополнительный 13 триггеры.Прямь:е выходы основных триггеров 5 блокируют прохождение входных сиг- налов через все вторые элементы И 4, кроме первого, что обеспечивается наличием в цени обратной связи от и-гоОдновременно с переключением первого из основных триггеров переключается и дополнительный триггер 13. Его прямой выход разблокирует третийэлемент И 12, а инверсный выход пере-водит первый элемент ИСКЛЮЧАЮЕЕИЛИ 14 в режим работы повторителя. При поочередном приходе входных импульсов на входы блока ввода про исходит последовательное переключение основных триггеров 5, она логичное описанному, что позволяет получить на выходах устройства последовательность импульсов, совпадающую с входной. Состояние основных триггеров 5 фиксируется блоком 9 индикации еПри несвоевременном приходе сигнала по какому-либо из входов он не может поступить на вход первого элемента ИЛИ 6 и соответствующую выходную шину, так как вторые элементы И 4 оказываются заблокированными соответствующими основными триггерами. Этот ложный сигнал, пройдя через второй элемент ИЛИ 7, вызывает появление на выходе второго элемента ИСКЛЮ" ЧАЮЩЕЕ ИЛИ 15 единичного сигнала, ин" формирующего о сбое в канале. Состоя" ние входов фиксируется в блоке 8 памяти. Однако сигнал "Прерывание" не вырабатывается до тех нор, пока не окончится блокирующее действие выходкого сигнала первого формирователя 10, запущенного предыдущим, своевременно пришедшим импульсом. Длительность сигнала первого формирователя 10 выбирается пользователем изусловия, что она больше максимально ожидаемого интервала. между входными импульсами соседних каналов.Если за.указанное время очереднойожидаемый импульс появляется, он снимает сигнал "Сбой." и подтверждает запуск первого формирователя 1 О на оче-редной период. В противном случае по окончании выходного сигнала формирователя на третьем выходе 18 "Прерывание" появляется сигнал, информирующий об устойчивом нарушении в контролируемой последовательности.В случае устойчивого отсутствия импульсов по одному из каналов устройство воспринимает следующие за иим импульсы как помеху, и происходит процесс, аналогичный описанному,Если в какой-либо момент времени в очередной канал приходит импульс,3 1265775 основного триггера 5 к первому из вторых элементу И 4.1 первого элемента ИСКЛЮЧА 10 ЕЕ ИЛИ 14, упраВляемого дополнительным триггером 13, В исходном состоянии этот элемент инвен тирует потенциал прямого выхода-го триггера. Первые элементы И 2 заблокированы потенциалами прямых выходов основных триггеров 5, поэтому на первых вьюодах 3 сигналы отсутствуют.До прихода импульса на первый вход блока 1 ввода импульсы, приходящие на остальные входы блока 1 ввода, не изменяют состояние основных и вспомогательных триггеров. В то же 15 .время они проходят через второй элемент ИЛИ 7, вызывают изменение потенциала на выходе второго элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 15 и соответственно на четвертом выходе 19 устройства, 20 тем самым информируя о наличии сбоя по входным шинам. Это, однако, не вы зывает появление сигнала Прерывание" на третьем выходе 18 устройства, так как третий элемент И 12 закрыт потея циалом с прямого выхода дополнительного триггера 13, В блоке 8 памяти происходит запись состояния входных шин по сигналу "Сбой". При приходе сигнала на первый вход блока 1 ввода 30 входной сигнал поступает на вход первого из вторых элемента И 4,1, с выхода которого он поступает на информационный вход первого из основных триггеров 5. Тот же сигнал,пРошейший через первый элемент ИЛЙ 6, поступает на тактовые входы основных триггеров. Таким образом, происходит установка первого из основных триггера 5.1 в состояние "1".40Сигнал с прямого выхода этого триггера разрешает прохождение входного сигнала через первый элемент И 2.1 на выход устройства и подготавливает к работе второй из вторых элемент И 4.2.Потенциал с инверсного выхода первого из основных триггера 5.1, перейдя из состояния "1" к "0", блокирует дальнейшее прохождение сигнала через 50первый из вторых элемент И 4,1.В момент прохождения полезного сигнала на четвертом выходе .19 устройства не вырабатывается сигнал "Сбой", так как на выходах второго 55 элемента ИЛИ 7 и второго формирователя 11 образуется одинаковый потенциал еустройство снимает сигналы "Сбой" и "Прерывание" и продолжает процесс контроля.. Анализ сбоя можно провести, сравнивая информацию из блока 8 памяти . с состоянием блока 9 индикации,Формула и з о б р е т Е н и я101, Устройство для контроля последовательности импульсов и фильтрации помех, содержащее блок ввода, И первых элементов И, выходы которых являются первыми выходами устройства, 15 Б вторых элементов И, выход каждого из которых соединен с информационным входом соответствующего основного триггера, входы обнуления которых соединены, первый и второй элементы 20 ИЛИ, блок памяти, блок индикации, первый и второй формирователи, третий элемент И и дополнительный триггер, о т л и ч а ю щ е е с я тем, что, с целью расширения функциональ ных возможностей путем обеспечения возможности фильтрации помех и фиксации сбойной ситуации, в него введены первый и второй элементы ИСКЛИЧА 10 ЩЕЕ ИЛИ, первый вход первого из которых соединен с инверсным выходом дополнительного триггера, вход обнуления которого соединен с входами обнуления основных триггеров и подключен к входу обнуления устройства, тактовый вход подключен к тактовым входам основных триггеров, соединен с выходом первого элемента ИЛИ и с входами первого и второго формирователей, прямой выход дополнительного триггера . соединен с первым входом третьего элемента И, второй вход которого со, единен с выходом первого формирователя, а третий вход подключен к выходу второго элемента ИСКЛЮЧАЮЩЕЕ ИЛИ и к управляющему входу блока памяти, информационные входы которого соединены с соответствующими входами блока ввода и с первыми входами соответствующих первых элементов И, вторые вхо. ды которых соединены с прямыми выходами соответствующих основных триггеров, инверсный выход каждого из которых подключен к первому входч соответствующего второго элемента И, второй вход каждого из которых соединен,с соответствующим входом блока ввода и с соответствующим входом второго элемента ИЛИ, выход которого соединен с первым входом второго элемента ИСКЛЮЧАВШЕЕ ИЛИ, второй вход которого подключен к выходу второго формирователя, третий вход первого из вторых элементов И соединен с выходом первого элемента ИСКЛИЧАИЩЕЕ ИЛИ, третий вход каждого последунш 1 его из вторых элементов И, кроме первого, соединен с прямыми выходами предыдущего основного триггера и с соответсующим входом блока индикации, выход первого элемента ИСКЛИЧАМЩЕЕ ИЛИ соединен с дополнительным входом блока индикации, выходы вторых элементов И соединены с соответствующими входами первого элемента ИЛИ, причем выходы блока памяти являются вторыми выходами устройства, выход третьего элемента И является третьим выходом устройства, выход второго элемента ИСКЛЮЧАЮЩЕЕ ИЛИ является четвертым выходом устройства, а информационными входами устройства являются соответствующие входы блока ввода.2. Устройство по п.1, о. т л и - ч а ю щ е е с я тем, что блок ввода содержит Я формирователей, входы и выходы каждого из которых соединены соответственно с соответствующими входами и выходами блока ввода.1265775 Ж 7 ЬОЗНЫЕ Шуб 77 г оставитель П.ехред М.Ходан в едактор И.Николайч Заказ 5666/47 тета СССРткрытийкая наб., д. 4/5 роизводственно-полиграфическое предприятие, г, Уж ул, Проектная, 4 Тираж 671 НИИПИ Государственного ко по делам изобретений и 13035, Москва, Ж, Рау

Смотреть

Заявка

3778595, 10.08.1984

НАУЧНО-ИССЛЕДОВАТЕЛЬСКИЙ ИНСТИТУТ АВТОМАТИЗАЦИИ УПРАВЛЕНИЯ И ПРОИЗВОДСТВА

ГОЙХМАН ПАВЕЛ АДОЛЬФОВИЧ, ДОБРОВИНСКИЙ МИХАИЛ ЕХИЛЕВИЧ, ФЛАНЧИК БОРИС СОЛОМОНОВИЧ

МПК / Метки

МПК: G06F 11/14

Метки: импульсов, помех, последовательности, фильтрации

Опубликовано: 23.10.1986

Код ссылки

<a href="https://patents.su/5-1265775-ustrojjstvo-dlya-kontrolya-posledovatelnosti-impulsov-i-filtracii-pomekh.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для контроля последовательности импульсов и фильтрации помех</a>

Похожие патенты