Умножитель числа импульсов
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 1211877
Авторы: Введенская, Задерихин, Лозовой, Сычев
Текст
СОЮЭ СОВЕТСКИХСОЦИАЛИСТИЧЕСКИХРЕСПУБЛИК 9) (11) 3 К 2 51) НИ л вного счетчи.Лозовой,кая дов 434, лик, ство 3/00 ебраичсскнх суммат рядов реверсивного ом "Вычитаниеп ста ов ших ра с вхо етч СР975. рших раз ход "Пе - ора кажервого. алге н к счетному вхо версивного счетч разряда подкл рших разрядов 2.У и уммат ретий ретий едьмоыертый элеменнос" авход ь о пятогочерез пе дами первоов И,уммаме и шесто о, второг ервый вхо ора Ьодкл торым вхо естого и алгебраичес.кого счен непосредственн етвертонтов И и м второго ого эле е ерез второй вторым лемент ОСУДАРСТВЕННЫЙ КОМИТЕТ СССРПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ ПИСАНИЕ ИЗОБРВТОРСКОМЪ( СВИДЕТЕПЬСТ(54) (57) 1. УМНЮЖТЕЛЬ ЧлСЛА ИМПУЛЬСОВ, содержащий и-разрядный реверсивный счетчик, разрядные выходы которого являются выходами устройства, информационный вход устройства соединен с входом синхронизации реверсивного счетчика, о т л и ч аю щ и й с я тем, что, с целью расширения функциональных возможност;й за счет обеспечения умножения числа импульсов на любое целое число, в него введены элемент НЕ, К - разрядный регистр, а каждый младший разряд реверсивного счетчика содержит ДК -триггер элемент НЕ и алгебраи 9ческий сумматор, выход которого соединен с входом триггера и через элемент НЕ с К -входом триггера, выход которого объединен с первым входом алгебраического сумматора и является выходом младшего разряда реверсивного счетчика, входы К -разрядного регистра являются входами устройства, а выходы К -разрядного регистра с первого по К -1-й подключены к вторым входам алгебраических сумматоров соответствующих младших разрядов реверсивного счетчика, выход К -го разряда регистра соединен с входом элемента НЕ, третьими входами алгебраических сумматоров адших разрядов реверси и с входом Сложение старших раз реверсивного счетчика, выход емента НЕ соединен с четвертымидов реверсивного счетчика нос" алгебраического сумм дого младшего разряда, кроме соединен с выходом Перенос ического сумматора предыдущего младшего разряда, выход "Перенос" алгебраического сумматора последнего младшемножитель поп.1,о т л и ч а с я тем, что алгебраический р содержит первый, второй и элементы НЕ, первый, второй, четвертый, пятый, шестой,восьмой и девятый элеменервый, второй, третий и четэлементы ИЛИ, выход первого а ИЛИ является выходом "Пере. гебраического сумматора, еренос" которого соединенрвыми входами непосредственно с петретьего, четвертогмого элементов И иэлемент НЕ с первыми1211877 10 входам первого, третьего и пятогоэлементов И, второй вход алгебраического сумматора подключен не осредственно к третьим вхоцам первого, четвертого, пятого и шестогоэлементов И и через третий элементНЕ к третьим входам второго, третьего и седьмого элементов И, выходпервого элемента И соединен с первыми входами второго и третьегоэлементов И 1 И, второй вход третьегоэлемента ИЛИ подключен к выходу второго элемента И, третий вход объединен с вторым входом второго элементаИЛИ и соединен с выходом третьегоэлемента И, четвертый вход объединенс третьим и первым входами соответст.пенно второго и четвертого элементовИЛИ и соединен с выходом четвертогоэлемента И, а выход третьего элеменИзобретение относится к вычислительной технике и может быть исполь -зовано в вычислительных устройствах, предназначенных дпя выполнения операции подсчета числа импульсов с одновременным умножением результата на произвольное наперед заданное число,Целью изобретения является расширение функциональных возможностей устройс,тва за счет обеспечения умножения числа импульсов на любое целое число.На фиг, 1 изображена функциональная схема умножитепя числа импульсов; на фиг. 2 в , функциональная элек 5 трическая схема алгебраического сумматора; на фиг, 3 - пример временной диаграммы, иллюстрирующей работуумножителя числа импульсов.Устройство содержит вход 1 синхро О низации, входы 2-2-К устройства, К - разрядный регистр 3 младшие разряды 4 реверсивного счетчика каждый из которых состоит из алгебраического сумматора 5, элемента НЕ 25 б, 3 К -триггера 7, старшие разряды 8, элемент ЫЕ 9, выходы 10-1 - 10- .младших разрядов 4 реверсивного счетчика и выходы 10 - ь + 1 - 10старших разрядов Ь реверсивного счет- ЗО чика. та ИЛИ является выходом алгебраического сумматора, выход пятого элемента И соединен с вторым входом четвертого элемента ИЛИ и четвертымвходом второго элемента ИЛИ, выходкоторого соединен с первым входомвосьмого элемента И, второй входкоторого подключен к четвертому входу алгебраического сумматора, а выход - к первому входу первого элемента ИЛИ, второй вход которого соединен с выходом девятого элементаИ, .первый вход которого подключен ктретьему входу алгебраического сумматора, а второй вход - к выходучетвертого элемента ИЛИ, третий ичетвертый выходы которого Подключены к выходам соответственно шестого и седьмого элементов И. 2Алгебраический сумматор 5 содержит элементы НЕ 11-13, элементы И 14-22, элементы ИЛИ 23-26,На фиг. 3 обозначены пачки импульсов П 1, П 2, ПЗ; значения коэффициентов умножения К 1,К 2, на которые умножается число импульсов в пачках П 1,П 2,ПЗпри этом число импульсов в пачках П 1 и П 2 умножается на коэффициент К 1, а число импульсов в пачке ПЗ - на коэффициент К 2; время ограничиваемое переходным процессом установки регистра в устойчивое состояние; время С ,, 8 следования пачек импульсов П 1,112, ПЗ соответсгвенно; интервал времени з между пачками импульсов П 1 и П 2; интервал времени 1: между изменением значений коэффициентов умножения К 1 и К 2; времяограничиваемое переходнымьпроцессом установки триггера 7 в устойчивое состояние; интервал времени Т между прохождением послед 8него импульса в пачке и снятием значения коэффициента умножения.Алгебраический сумматор 5 позволяет производить арифметическое суммирование и вычитание прямых кодов чисел.Функционально алгебраический сумматор 5 решает задачу сложения, опи 12санную формулами (1).и задачу вычи- тания, описанную формулами (2). где а - логическое значение первокго слагаемого;о - логическое значение второКго слагаемого;С - логическое значение сигнаК ла переноса из предыдущегоразряда;С - логическое значение сигнала5переноса в последующииразряд;Ь - логическое значение суммы.кВ=С а 1+С а 1 С Ь+Ск кк к к-"к к.1 ок-к к.дк"к(2)к к С- С к где Е - логическое значение разности;С - логическое значение сигнаКла переноса в последующийразряд.Алгебраический сумматор 5 вырабатывает выходные сигналы суммы и переноса, определяемые комбинацией цифр слагаемых, одновременно поданных на входы.Работа устройства в исходном состоянии.На входы 2 устройства подается код коэффициента умножения, на который умножается число импульсов в пачках импульсов П 1,П 2, (в нашем примере значение коэффициента умножения К 1). Поданный код запоминается в регистре 3 и передается на входы алгебраических сумматоров 5. На первые входы алгебраических сумматоров 5 с прямых выходов 3 К -триггеров 7 поступает код с соответствующих разрядных выходов 10 (в данном случае он равен нулю). На выходах алгебраических сумматоров 5 формируется код суммы или разности в зависимости от кода, поданного на старший 11874"знаковый" разряд 2-К, равный кодукоэффициента умножения.В динамике работа умножителячисла импульсов происходит вследующей последовательности.На вход 1 синхронизации подаетсяпачка импульсов (в примере это пачка П 1), число импульсов в пачке импульсов П 1 должно быть умножено на1 О коэффициент умножения К 1.По первому импульсу пачки импульсов П 1 ЛК -триггеры 7 устанавливаются в состояние, определяемое кодомсуммы ЕЯ или разности , Кккоторый поступает на разрядные выходы 10-1 - 10-п устройства, Код соот,ветствует значению коэффициента умножения, умноженному на 1 (одинимпульс пачки импульсов П 1),С разрядных выходов 10-1 - 10-иустройства этот код передается напервые входы алгебраических. сумматоров 5, на выходах которых сформируется код суммы Т Кг= К 1 + К 1 =2 К,25 или разностик в-К 1 - К 1 = -2 КгВ случае переполнения разряднойсетки на алгебраическом сумматореэ в последнем младшем разряде будет сформирован импульс переноса,ЗОкото.:ый с выхода "Перенос" алгебраического сумматора 5 поступит навход старших разрядов 8 реверсивного счетчика,По второму импульсу пачки импульсов П 1, поступившему на вход 1синхронизации, описанный цикл повторится, при этом на Л -триггерах 7,разрядных выходах 10-1 - 10-и ипервых входах алгебраических сумматорах 5 будет записан код суммыК = 2 К или разности Т й = -2 КЯйстарьие разряды 8 просчитают импульспереноса, а на выходах алгебраических сумматоров 5 будет сформирован4 код суммыК,= ЗК, или разности К = -ЗК1211877 СодьтиЯ Жени и каях ЖРНУЯ Тираж 818 сударственн лам изобрет ква, Ж,50/60 ВНИИПИ Подписноеого комитета СССении и открытииРаУшскаЯ наб д 5 13035, М Филиал ППП "Патент 1, г. Ужгород, ул, Проектн Составитель О.Тюринаедактор Л.Лежнина Техред З.Палий Корректор С.Шек
СмотретьЗаявка
3766343, 20.07.1984
ПРЕДПРИЯТИЕ ПЯ А-7160
ЗАДЕРИХИН ЮРИЙ КОНСТАНТИНОВИЧ, ЛОЗОВОЙ АЛЕКСЕЙ ГРИГОРЬЕВИЧ, СЫЧЕВ ЮРИЙ АНТОНОВИЧ, ВВЕДЕНСКАЯ АЛЛА ИВАНОВНА
МПК / Метки
МПК: H03K 23/00
Метки: импульсов, умножитель, числа
Опубликовано: 15.02.1986
Код ссылки
<a href="https://patents.su/5-1211877-umnozhitel-chisla-impulsov.html" target="_blank" rel="follow" title="База патентов СССР">Умножитель числа импульсов</a>
Предыдущий патент: Управляемый делитель частоты
Следующий патент: Управляемый делитель частоты следования импульсов
Случайный патент: Запальное устройство