Многомодульная коммутационная система для асинхронных цифровых сигналов
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 1125766
Автор: Чуркин
Текст
(19) 00 СОЮЗ СОВЕТСКИХСОЦИАЛИСТИЧЕСКИХРЕСПУБЛИК зов Н 04 М 3/00 ОПИСАНИЕ ИЭОБРЕТК АВТОРСКОМУ СВИДЕТЕЛЬСТВУ ИЯ ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССРПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТЮ"Связь", 1976, с. 263.2. Авторское свидетельство СУ 949839, кл. Н 04 М 3/00, 1978(54)(57) МНОГОМОДУЛЬНАЯ КОММУТАЦИОННАЯ СИСТЕМА ДЛЯ АСИНХРОННЫХ ЦИФРОВЫХ СИГНАЛОВ, состоящая из М модулей, каждый из которых содержит 3входных преобразователей кода, блоки фиксации времени, причем выходкаждого входного преобразователя.кода соединен с первым входом соответствующего блока фиксации времени,формирователь кода времени, блок памяти адресов, блок первичной памяти, причем выход формирователя кодавремени соединен с вторыми входамиблоков фиксации времени и с первымвходом блока памяти адресов, выхо- .ды блоков фиксации времени соединены между собои, второй вход блокапамяти адресов каждого из М модулейявляется управляющим входом коммутационной системы, а также содержитблоки блокировки записи, блоки вторичной памяти, блоки сравнения кодоввремени и 6 выходных преобразователейкода, причем первый .вход блока вторичной памяти соединен с выходом соответствующего блока блокировки записи, а вторые входы блоков блокировки записи и блоков вторичной памяти соединены с выходом блока первичной памяти, первый выход каждогоблока вторичной памяти соединен спервым входом соответствующего выходного преобразователя кода черезблок сравнения кодов времени, второйвход которого соединен с выходомформирователя кода времени и третьимвходом блока вторичной памяти, второй выход каждого блока вторичнойпамяти соединен с вторым входом соответствующего выходного преобразователя кода, о т л и ч а ю щ а я с ятем, что, с целью повышения номехозащищенности коммутационных цепейсистемы, в нее введены .в каждый из Ммодулей блоки анализа адреса, блокизаписи информации и дешифраторы,при этом выход блока памяти адресови выходы блоков фиксации времени соединены с входами соответствующихблоков анализа адреса и соответствующими входами блока первичной памяти,выход каждого блока анализа адресасоединен с входом соответствующего.блока записи информации, выход которого соединен с дополнительным входом блока первичной памяти, выходкоторого соединен с входами дешифраторов, выход каждого дешифраторасоединен с.четвертым входом блокавторичной памяти,Изобретение относится к технике связи и может йспользоваться в системах цифровой коммутации.Известна коммутационная. система, содержащая входные и выходные преобразователи кода, последовательно соединенные блок управления, блок памяти и блок коммутации, а также считывающее устройство и распределитель, причем первый и второй выходы 10 блока коммутации соединены с входами считывающего устройства,и распре-делителя соответственно, выходы, входных преобразователей кода соединены с соответствующими входами 15 считывающего устройства, а входы выходных преобразователей кода соединены с соответствующими выходами распределителя И .Недостатками данной системы яв; 20 ляется низкая пропускная способность и низкая помехозащищенность группового тракта.Наиболее близкой к изобретению.является многомодульная коммутационная система для асинхрокных цифровых сигналов, состоящая из М мо,дулей, каждый из которых содержит 3входных преобразователей кода,блоки фиксации времени, причем вы- .ход каждого .входного преобразователя кода соединен с первым входомсоответствующего блока фиксациивремени, формирователь кода времени,, блок памяти адресов, блок первичной памяти, причем выход формирователя кода времени соединен с вторыми входами блоков фиксации времени и с первым входом блока памяти адресов, выходы блоков Фиксациивремени соединены между .собой, второй вход блока памяти адреса каждогоиз И мадулей является управляющимвходом коммутацнонной системы, атакже содержит блоки блокировкизаписи, блоки вторичной памяти, блоки сравнения кодов времени и 3.выходных преобразователей кода, причем первый вход блока вторичной па-,мяти соединен с выходом соответствующего блока блокировки записи, авторые входы блоков блокировки записи и блоков вторичной памяти соединены с выходом блока первичнойпамяти,. первый выход каждого блока55вторичной памяти соединен с первымвходом соответствующего. выходногопреобразователя кода через блок сравнения кодов времени, второй вход которого соединен с выходом формирователя кода времени и третьим входомблока вторичной памяти, второй выход каждого блока вторичной памятисоединен с вторым входом соответствующего выходного преобразователякода 2 .Недостатком известной системыявляется низкая помехозащищенностьцепей коммутации системы,Цель изобретения - повышение помехозащищенности коммутационных цепей системы,Цель достигается тем, что в многомодульную коммутационную систему для асинхронных цифровых сигналов, состоящую из М модулей, каждый из которых содержит 1 входных преобразователей кода, блоки фиксации времени, причем выход каждого входного преобразователя .кода соединен с пер- вым входом соответствующего блокафиксации времени, формирователь кода времени, блок памяти адресов, блок первичной памяти, причем выход формирователя кода времени соединен с вторыми входами блоков фиксации времени и с первым входом блока памяти адресов, выходы блоков фиксации времени соединены между собой, второй вход блока памяти адресов кажцого из И модулей является управляющим входом коммутационной системы, а также содержит блоки блокировки записи, блоки вторичной памяти блоки сравнения кодов времени и 1 выходных преобразователей.кода, причем первий вход блока вторичной памяти соединен с выходом соответствующего блока блокировки записи, а вторые входы блоков блокировки записи и блоков вторичной памяти соединены с выходом блока первичной памяти, первый выход каждого блока вторичной памяти соединен с первым входом соответствующего выходного преобразователя кода через блок сравнения кодов времени, второй вход которого соединен с выходом формирователя кода времени и третьим входом блока вторичной памяти, второй выход каждого блока вторичной памяти соединен с вторым входом соответствующего выходного преобразователя кода, введены в каждый из М модулей блоки анализа адреса, блоки записи информации и дешифраторы, при этом выход блока памяти адресов и3 11257выходы блоков Фиксации времени соединены с входами соответствующихблоков анализа адреса и соответствующими входами блока первичной памя"ти, выход кажцого блока анализа 5адреса соединен с входом соответствующего блока записи информации, выход которого соединен с дополнительным входом блока первичной памяти,выход которого соединен с входами 10дешифраторов, выход каждого дешифратора соединен с четвертым входомблока вторичной памяти,На чертеже представлена структурная электрическая схема многоуголь-. 15ной коммутационной системы дляасинхронных цифровых сигналов.Многоугольная коммутационная система для асинхронных цифровых сигналов содержит М модулей 1, содержащих 1 входных преобразоватлей 2кода, блоки 3 фиксации времени,блок 4 памяти .адресов, блоки 5 анализа адреса, формирователь 6 кодавремени, блоки 7 записи информации, 25блок 8 первичной памяти, блоки 9вторичной памяти, дешифраторы 10,блоки 11 блокировки записи, блоки12 сравнения кодов времени, ь вы.ходных преобразователей кода 13, , З 0Многомодульная коммутационнаясистема для асинхронных цифровыхсигналов работает следующим образом.Блок 4 получает из устройствауправления коммутационной системы35номера (адреса) линий связи, которыенеобходимо скоммутировать между со- рбой и записывает их в свои ячейкипамяти. При этом каждая входящаялиния связи модуля коммутационнойсистемы имеет свою ячейку памяти вблоке 4 в которую записывается адрес коммутируемой с ней исходящейлинии связи из числа линий, обслуживаемых коммутационной системой вцелом.Входные преобразователи кода 2получают коммутируемые сигналы, определяют изменение полярности сигналов и кодируют передний Фронт 50 сигналов кодом "1", а задний - 1 Ън,Входные преобразователи кода 2 обслуживают по е линий связи. Код коммутируемых сигналов (" 1", "О") извходных преобразователей 2 кода 55выдается далее в сопровождении адресов входящих линий связи, покоторым поступили передний или зад 66 4ний фронт коммутируемых сигналов,в блоки 3,в которые поступают такжеи код времени из формирователя 6.Блоки 3 записывают в свои ячейкипамяти код сигнала и код времени.При этом каждая входящая линия связи модуля 1 имеет свою ячейку памяти в блоках 3, Код времени, записываемый в ячейки 3, фиксирует моменты времени поступления кода сигнала в блоки 3. Формирователь 6 представляет собой электронный счетчик, который вырабатывает код времени и сигналы, синхронизирующие работу всех блоков своего модуля 1. Для того, чтобы формирователи 6 всех М модулей 1 коммутационной системы работали синхронно, на них подается одна и та же последовательность импульсов 1 о от генератора станции.С помощью синхронизирующих сигналов Формирователя 6 информация из блоков 3 и 4 циклически считывается и выдается в соответствующие блоки 5 и блоки 8 всех модулей 1 коммутационной системы, Каждая ячейка памяти блоков 3 и 4 считывается в определенном.интервале времени работы группового тракта модуля 1 коммутационной системы. В этом интервале производится также передача кода сигнала и кода времени из блоков 3 и адреса исходящей линии связи, ко-.торой принадлежит эта информация, из блока 4 в блоки 5 и 8 коммутационной систейы. С помощью адреса исходящей линии связи блок 5 контролирует этот адрес по вой 2, а затем, сравнивая его с адресом своего модуля 2, определяет принадлежит ли поступившая информация данному модулю, Если поступивший адрес передан правильно и старшие его разряды соответствуют разрядам адреса модуля 1, то блок 5 вырабатывает сигнал1, который поступает в блок 7,разрешая принять поступившую информацию в блок 8, Блок 7 обеспечивает запись поступившего кода сигнала и кода времени в ячейку памяти блока 8, адрес. которой определяется младшим разрядом поступившего из блока 4 адреса исходящей линии связи, При этом каждая исходящая линия связи модуля 1 имеет. свою ячейку памяти в блоке 8, При записи информации в блок 8 она выдается также вместе с адресом на выход блока 8. Кроме опев блок 9. А вместо операции записи производится считывание информации, Если же коды отличаются друг от друга, то операция записи не блокируется. Запись информации в ячейки памяти блоков 9 производится с одновременной выдачей этой информации, а также адреса ячейки, в которую записывается информация, на входы выходных преобразователей кода 13. Приэтом кбд времени выдается на входы блоков 12. На другой вход блоков 12 поступает код времени с выхода формирователя 6. В блоках 12 производится сравнение этих кодов времени. Если коды одинаковые, то вырабатывается сигнал К = 1, а если , различные, то Ю, = О, Сигнал Ф, = 1 обеспечивает распределение с помощью выходных преобразователей 13 кода кодов коммутируемых сигналов . в исходящие линии связи. Блоки 9 вторичной памяти имеют число ячеек памяти, соответствующее числу исходящих линий связи, которые они обслуживают, т.е. п, Номера ячеек ,памяти и исходящих линий совпадают. Информация из ячеек блоков 9 считывается циклически с помощью адреса, поступающего со счетчика формирователя 6. При записи информации в блок 9 операция считывания запрещается. Предложенная коммутационная система для асинхронных цифровых сигналов позволяет практически в М раз повысить помехозащищенность коммутационных цепей, системы. Предложенная система позволяет также отказаться от резервирования модулей, так как при подключении линий связи исходящих пучков равномерно ко всем модулям выход из строя одного модуля незначительно увеличивает потери на этих пучках. Э. 1125766рации записи, блоки 7 обеспечиваюттакже и считывание информации изячеек блока 8, При этом каждый блок7, вырабатывая сигналы "Запись","Считывание" и "Чтение", обеспечивает запись и считывание информациил, фв своем интервале времени ь, (1.,2 М), Таким образом блоки 7л,каждый в своем интервале. обеспечивают либо запись информации в 1 Облок 8 при= 1, либо считываниеприО. Адрес ячейки памяти, изкоторой необходимо считывать информацию, определяется счетчикомблока 8. На вход счетчика блока 8 15подаются сигналы "Чтение" из всехблоков 7 модуля 1. После каждогосчитывания информации из ячеек блока 8 содержимое его счетчика увеличивается на единицу. При записи информации в блок 8 содержимое егосчетчика не изменяется.Код коьвкутируемого сигнала, кодвремени из ячеек памяти блока 8 иадрес исходящей. линии связи, кото-.рой принадлежит эта информация, изсчетчика блока 8 поступают. на входыдешифраторов 10, блоков 9 и блоков11, Дешифраторы 10 определяют принадлежит ли поступившая информация ЗОсвоему блоку 9, дешифрируя старшие. разряды поступившего адреса. Еслиадре соответствует номеру данногоблока 9, то дешифратор -10 выдаетсигнал разрешения записи кода ком- дмутируемого сигнала и кода временив ячейку памяти блока 9 с адресом,определяемым младшими разрядами цо"ступившего адреса. Блок 11 сравнивает ко коммутируемого. сигнала с 40кодом состояния исходящей линии свя-.зи, используя при этом поступившийадрес из блока 8. Если эти кодыодинаковые, то производится блокиповка записи поступившей информации 4 З1125766 Составителв Н. ЛебедянскаяПатрушева ТехредЛ.Иикеш . . КорректорГ, Решетннк едекто акаэ 8558/44 ПодписиСР 4/5 ал ЛПП "Патент", г. Уагород, ул. Проектная, 4 Тира ВНИИПИ Госуд по делам и 113035, Москва, 634ственного комитетабретеиий и открытий
СмотретьЗаявка
3520906, 09.12.1982
ПРЕДПРИЯТИЕ ПЯ М-5308
ЧУРКИН ВЛАДИМИР ПАВЛОВИЧ
МПК / Метки
МПК: H04M 3/00
Метки: асинхронных, коммутационная, многомодульная, сигналов, цифровых
Опубликовано: 23.11.1984
Код ссылки
<a href="https://patents.su/5-1125766-mnogomodulnaya-kommutacionnaya-sistema-dlya-asinkhronnykh-cifrovykh-signalov.html" target="_blank" rel="follow" title="База патентов СССР">Многомодульная коммутационная система для асинхронных цифровых сигналов</a>
Предыдущий патент: Устройство для преобразования входного двоичного сигнала в телеграфный сигнал
Следующий патент: Устройство контроля соединения между приборами ступеней искания электромеханических атс
Случайный патент: Способ получения n, n -азиридинометиламинов