Устройство тактовой синхронизации регенератора ( +1) уровневого цифрового биполярного сигнала

Номер патента: 1099401

Авторы: Артеев, Саакян, Щитников

ZIP архив

Текст

СОЮЗ СОВЕТСКИХсаицаюитиРЕСПУБЛИК ЗШ Н ВЕННЫЙ КОМИТЕТ ССС ГОС(54)(57) НИЗАЦИИ Р ВОГО ЦИФ содержащ ные врем зовращдовател а такжсигналцепей которых оединен та запре раничите расширит го подсо элемента вого огр снизу пе подключе биполярн сигнал,УСТРОЙСТВО ТАКТОВОЙ СИНХРО ЕГЕНЕРАТОРА (2 п+1)-УРОВНЕОВОГО БИПОЛЯРНОГО СИГНАЛА, е последовательно соединеннной сумматор, фильтр, фаль и формирователь после- остей тактовых импульсов, реобразователь биполярногооднополярный сигнал и иаботки сигнала, каждая иэ остоит из последовательно ых блока задержки и элемена, а также порогового огля уровня сигнала снизу и еля импульсов, выход котороединен к запрещающему входу запрета, причем вход порого аничителя уровня сигнала рвой цепи обработки сигнала н к выходу преобразователя ого сигнала в однополярный а два входа преобразователя биполярного сигнала в однополярный сигнал и два выхода формирователя последовательностей тактовых импульсов являются соответственно входами и выходами устройства, о т л ич а ю щ е е с я тем, что, с целью повышения точности синхронизации, введена и-я цепь обработки сигнала, состоящая из последовательно соединенных порогового ограничителя уров, ня сигнала снизу и блока задержки, а в каждую иэ ицепей обработки сигнала введен пороговый ограничитель уровня. сигнала сверху, при этом в каждой иэ ицепей обработки сигнала выход порогового ограничителя уровня сигнала сверху подсоединен к входу расширителя. импульсов, а выход порогового ограничителя уровня сигнала снизу подсоединен к входу блока за держки, причем входы пороговых ограничителей уровня сигнала сверху каждой из ицепей обработки сигнала подключены к выходам пороговых ограничителей уровня сигнала снизу соответствующих цепей обработки сигнала, входы пороговых ограничителей уровня сигнала снизу соответствующих цепей обработки сигнала подключены к выходу преобразователя биполярного сигнала в однополярный, а выходы элементов запрета каждой из и цепей обработки сигнала подсоединены к и входам временного сумматора.10Изобретение относится к электросвязи и может быть использовано врегенераторах (2 п+1)-уровневого цифрового биполярного сигнала для синхронизации тактовых импульсов.Известно устройство тактовойсинхронизации регенератора многоуровневого цифрового биполярного сигнала,содержащее последовательно соединенные пороговый ограничитель уровнясигнала снизу, дифференцирующий блок.двухполупериодный выпрямитель, блокзадержки, временной сумматор ифильтр,.последовательно соединенныепороговый ограничитель уровня сигналасверху, дополнительный дифференци"рующий блок и дополнительный двухполупериодный выпрямитель, при этомвыход дополнительного двухполупериодного выпрямителя подсоединенк другому входу временного сумматора 1 3,Недостатком устройства тактовойсинхронизации регенератора многоуровневого цифрового биполярногосигнала является низкая точность синхронизации.Наиболее близким техническим решением к изобретению является устройство тактовой синхронизации регенератора (2 п+1)-уровневого цифрового биполярного сигнала, содержащее последовательно соединенные временной сумматор, фильтр, фаэовращатель и формирователь последовательностей тактовых импульсов, а также преобразователь биполярного сигнала в однополярный сигнал и ицепей обработки сигнала, каждая из которых состоит из последовательно соединенных блока задержки и элемента запрета, а также порогового ограничителя уровня сигнала снизу и расширителя импульсов, выход которого подсоединен к запрещающему входу элемента запрета, причем вход порогового ограничителя уровня сигнала снизу первой цепи обработки сигнала подключен к выходу преобразователя биполяр ного сигнала в однополярный сигнал, а два входа преобразователя биполярного сигнала в однополярный сигнал и два выхода формирователя последовательностей тактовых импульсов являются соответственно входами и выходами устройства, а выход преобразователя биполярного сигнала в однополярный сигнал подсоединен к входу элемента задержки первой цепи обра 99401 2ьотки сигнала, в первой цепи обработки сигнала выход пороговогоограничителя уровня сигнала подсоединен к объединенным входам расширителя импульсов и дополнительногоблока задержки, выход которогоподсоединен к входу временного сумматора, другой вход которого подключен к выходу элемента запрета, 1 О при этом во второй и каждой последующей цепи обработки сигнала входблока задержки объединен с входомпорогового ограничителя уровня сигнала снизу, выход которого подсоединен к объединенным входам расширителя импульсов и дополнительногоблока задержки, выход которого подсоединен к входу временного сумматора, другой вход которого подключен к выходу элемента запрета,выходы временных сумматоров с первойпо и-й цепей обработки сигналаподсоединены к объединенным входампороговых ограничителей уровня сигр 5 нала снизу и блоков задержки соответствующих цепей обработки сигнала 2Недостатком известного устройства тактовой синхронизации регенератора (2 п+1)-уровневого цифровогобиполярного сигнала является низкаяточность синхронизации.Цель изобретения - повьваение точности синхронизации.Поставленная цель достигается Э 5тем, что в устройство тактовой синхронизации регенератора (2 П+1)-уровневого цифрового биполярного сигнала,содержащее последовательно соединенные временной сумматор, фильтр,фазовращатель и ЬорМирователь после"довательностей тактовых импульсов,атакже преобразователь биполярногосигнала в однополярный сигнал и и цепей обработки сигнала, каждая изкоторых состоит из последовательносоединенных блока задержки и элемента запрета, а также пороговогоограничителя уровня сигнала снизу 50и расширителя импульсов, выход которого подсоединен с запрешающемувходу элемента запрета, причем входпорогового ограничителя уровня сигнала снизу первой цепи обработкисигнала подключен к выходу преобразователя биполярного сигнала в однополярный сигнал, а два входа преобразователя биполярного сигнала воднополярный сигнал и два выхода1099 3формирователя последовательностейтактовых импульсов являются соответственно входами и выходами устройства, введена и-я цепь обработкисигнала, состоящая из последовательно соединенных порогового ограничителя уровня сигнала снизу и блока задержки, а в каждую из ицепей обработки сигнала введен пороговый ограничитель уровня сигнала сверху,при этомОв каждом из ицепей обработки сигна.ла выход порогового ограничителя уровня сигнала сверху подсоединен к входурасширителя импульсов, а выход порогового ограничителя уровня сигнала снизу5подсоединен к входу блока задержки,причем входы пороговых ограничителейуровня сигнала сверху каждой иэ и цепей обработки сигнала подключены квыходам пороговых ограничителей уровнясигнала снизу соответствующих цепей20обработки сигнала, входы пороговыхограничителей уровня сигнала снизусоответствующих цепей обработки сигнала подключены к выходу преобразо 25вателя биполярного сигнала в однополярный,а выходы элементов запретакаждой из и-цепей обработки сигнала подсоединены к и входам временного сумматора,На чертеже представлена структурная электрическая схема устройстватактовой синхронизации регенератора(2 и+1)-уровневого цифрового биполярного сигнала.Устройство тактовой синхронизации регенератора (2 и+1)-уровневогоцифрового биполярного сигнала содержит преобразователь 1 биполярногосигнала в однополярный сигнал, пороговые ограничители 2-5 уровня сигнала 40снизу, блоки 6-9 задержки, пороговыеограничители 10-12 уровня сигналасверху, расширители 13-15 импульсов,элементы 16-18 запрета, временнойсумматор 19, фильтр 20, фазовращатель 21 и формирователь 22 последовательностей тактовых импульсов.Устройство тактовой синхронизации регенератора (2 и+1)-уровневогоцифрового биполярного сигнала работает следующим образом.Входной и-уровневый цифровой биполярный сигнал в прямом и инверсномвиде поступает на входы преобразователя 1. 55На выходе преобразователя 1образуется последовательностьоднополярных импульсов разного 401 4уровня (выпрямленный многоуровневый цифровой сигнал), амплитуда каждого из которых соответствуетодному из и уровней х = 1,2,3,и, и, используемых в данном цифровом сигнале, Выпрямленный многоуровневый цифровой- сигнал подается на входы пороговых ограничителей 2-5,пороги срабатывания которых установлены такими, чтобы выделенные вершины импульсных посылок разных уровней были равны между собой и составляли одну и ту же долю амплитуды посылок минимального (единичного) уровня. В предложенном устройстве тактовой синхронизации регенератора(2 и+1)-уровневого цифрового биполярного сигнала выделенные вершины посылок различных уровней составляют 0,3 от амплитуды посылки единичного уровня, а пороги пороговых ограничителей 3-5, установлены согласно выражению Р= х,3, т,е. 0,7, 1,7, 2,7, ,и,3, и,3 соответственно. Поясним работу устройства тактовой синхронизации регенератора (2 и+1)-уровневого цифрового биполярного сигнала на примерах поступления посылок максимального (и-го) минимального (едикичного, 1-го) уровня и одного иэ средних, например (и)-го уровня. При появлении во входном сигнале импульсной посыпки максимального уровня и срабатывают все пороговые ограничители 2-5, формируя на выходах импульсы с амплитудой и,7, и,7, и,7 1,3, 0,3 соответственно. Импульс с амплитудой 0,3, соответствующий в данном случае вершине входной посылки максимального уровня и, с выхода порогового ограничителя 5 через блок 9 задержки и временной сумматор 19 поступает на вход фильтра 20. Кроме того, импульсы указанных амплитуд с выходов пороговых ограничителей 3-5 поступают через соответствующие пороговые ограничители 10-12 и расширители импульсов 13-15, на запрещающие входы элементов 16-18 запрета, При этом импульсы с амплитудой более 0,3, поступающие с пороговых ограничителей 10-12 на информационные входы элементов 16"18 запрета не проходят на входы временного сумматора 19 и далее на вход фильтра 20.Уровни ограничения для пороговых ограничителей 10-12, предназначен 1099401ных для нормализации режима работырасширителей 13-15 импульсов, установлены одинаковыми (0,25),менееамплитуды выделенных вершин импульсных посылок многоуровневого 5цифрового сигнала,Когда сигнал на выходе преобразователя 1 представляет собой импульсную посылку (и)-го уровня,срабатывают пороговые ограничители 02"4 и не срабатывает пороговый огра-ничитель 5,отсутствие выходногосигнала с которого разрешает прохождение импульсов с амплитудой 0,3,представляющих в этом случае вершины посылок (и)-го уровня, черезэлемент 18 запрета и временной сумматор 19 на вход фильтра 20. Запретпоступления выходных сигналов поро-говых ограничителей 2 и 3 с амплитудой более 0,3 на вход фильтра 20осуществляется аналогично описанно.му вьппе случаю обработки посылокмаксимального (и-го) уровня, посред,.ством элементов 16 и 17 запрета. 25Когда в выходном сигнале преобразователя 1 появляется импульснаяпосылка минимального (1-го единичного) уровня, срабатывает толькопороговый ограничитель 2, обеспе- З 0чивая прохождение импульсов амплитуды 0,3, представляющих собойпри этом вершины посылок минимального (1"го) уровня, через элемент 16запрета и временной сумматор 19на вход фильтра 20. При этом на выходах элементов 16-18 запрета иэлемента 9 задержки образуются последовательности импульсов с амплитудой0,3,представляющих собой соответ"ственно выделенные вершины импульсных посылок 1-го, 2-го, З-го,(и)-го и и-го уровня многоуровневого цифрового сигнала, а с выходавременного сумматора 19 на входфильтра 20 подается суммарная последовательность импульсов равной амплитуды (0,3) и длительности,фазовыеположения которых совпадают с вершинами импульсных посылок каждого извозможных уровней в информационномсигнале. Дальнейшая обработка, обеспечивающая формирование последовательности тактовых импульсов, производится посредством соединенныхпоследовательно фильтра 20, фазовращателя 21 и формирователя 22. Таким образом, в предлагаемом устройстве тактовой синхронизации регенератора (2 и+1)-уровневого цифрового биполярного сигнала за счет уменьшения числа блоков задержки в тракте передачи входного сигнала (по сравнению с известным) повьппается фазовая стабильность выделения вершин посылок многоуровневого сигнала, что повьшиет фазовую стабильность выделяемых тактовых импульсов, а следовательнообеспечивает повьппение точности синхронизации.1099401 Составитель Техред О.Не лов дактор А. Ш рректор Г.Огар каз 4399/4 от ая Патент", г. Ужгород, ул. Проектна Филиал Тираж 635 ВНИИПИ Государственног по делам изобретений 035, Москва, Ж, Рауш

Смотреть

Заявка

3517627, 22.11.1982

ПРЕДПРИЯТИЕ ПЯ М-5619

АРТЕЕВ ВЛАДИМИР МИХАЙЛОВИЧ, СААКЯН ДАВИД СААКОВИЧ, ЩИТНИКОВ ВЛАДИМИР ИСААКОВИЧ

МПК / Метки

МПК: H04L 7/02

Метки: биполярного, регенератора, сигнала, синхронизации, тактовой, уровневого, цифрового

Опубликовано: 23.06.1984

Код ссылки

<a href="https://patents.su/5-1099401-ustrojjstvo-taktovojj-sinkhronizacii-regeneratora-1-urovnevogo-cifrovogo-bipolyarnogo-signala.html" target="_blank" rel="follow" title="База патентов СССР">Устройство тактовой синхронизации регенератора ( +1) уровневого цифрового биполярного сигнала</a>

Похожие патенты