Синтезатор частот
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
9) (1) СОЮЗ СОВЕТСНИХСОЦИАЛИСТИЧЕСКИХРЕСПУБЛИН 3 2 ОБР А един опор рато ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССРПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ СКОМУ СВИДЕТЕЛЬСТВУ(54)(57) СЙНТЕЗАТОР ЧАСТОТ, содержащий последовательно соединенныепервый накопительный регистр,цифроаналоговый сумматор и перестраиваемый генератор, выход которогосоединен с тактовым входом первогонакопительного регистра и с первым тактовым входом цифроаналогового сумматора, к второму кодово, увходу которого подключей выходвторого накопительного регистра,и опорный генератор, выход которого подключен к тактовому входувторого накопительного регистраи к второму. тактовому входу цифроаналогового сумматора, первый ивторой импульсные входы которогосоединены соответственно с выходом импульсов переполнения первого и второго накопительного регистров, о т л и ч а ю щ и й с ятем, что, с целью расширения диапазона выходных частот, между выходом )мпульсов переполнения первого накопительного регистра и кодовьм входом второго накопительного регистра введены последовательно соединенные цифровой частотный компаратор, блок управления и первый реверсивный регистр а также введены второй реверсивный регистр и блок сравнения, первый и второй кодовые входы которого соединены соответственно с кодовыми входом и выходом второго реверсивного регистра, кодовый выход которого также соединен с кодовым, входом первого накопительного регистра, знаковые входы первого и второго реверсивных регистров объединены и подключены к знаковому выходу блока управления, второй импульсный выходкоторого соединен с тактовым входом второго реверсивного регистра, другой вход цифрового частотного компаратора подключен к выходу импульсов переполнения второго накопительного регистра, выход блока сравнения соединен с входом блокировки блока управления, первый ц второй сигнальные входы которого соены соответственно с выходаминого и перестраиваемого гене 1067603Изобретение относится к радио"технике и может быть использовано для синтеза частот в радиопередаю- щих и радиоприемных устройствах, а также в измерительной технике.Известен синтезатор частот, содержащий петлю фазовой автоподстройки, .включающую в себя перестраиваемый генератор (ПГ), делитель частоты с переменным коэффициентом деления (ДПКД), .Фазовый детектор (ФД), Фильтр нижних частот и схему поиска, включающую в себя после-, довательно соединенные цифровой час. тотный компаратор (ЦЧК), счетчик и цифроаналоговый преобразователь (ЦАП), причем входы ФД и ЦЧК попарно соединены друг с другом и подключены к выходу ДПКД и.опорному входу устройства, а выход ЦАП подключен к другому управляющему входу ПГ СП .Недостатком данного синтезатора частот является то, что параметры схемы поиска, определяющие скорость перестройки синтезатора, выбираются для каждой системы отдельно в зависимости от инерционных свойств основной петли автоподстройки. Это создает неудобства и приводит к дополнительным затратам при разработке синтезатора, повышает вероятность неоптимального (с точки зрения быстродействия) выбора его параметров. Наиболее близким к предлагаемому изобретению является синтезатор частот, содержащий последовательно соединенные первый накопительный регистр, цифроаналоговый сумматор и перестраиваемый генератор, выход которого соединен с тактовым входом первого накопительного регистра и с первым тактовым входом цифроаналогового сумматора, к второму кодовому входу которого подключен выход второго накопительного регистра, и опорный генератор, выход которого подключен к тактовому входу второго накопительного регистра и к второму тактовому входу цифроаналогового сумматора, первый и второй импульсные входы которого соединены соответственно с выходом импульсов переполнения первого и второго накопительных регистров (.22Однако известный синтезатор. частот имеет недостаточный диапазон выходных частот из-за того, что полоса пропускания автоподстройки выбирается исходя иэ необходимой степени Фильтрации помех, и поэтому.полоса захвата оказывается меньше полосы удержания.Цель изобретения - расширение диапазона выходных частот. Поставленная цель. достигаетсятем, что в синтезатор частот, содержащий последовательно соединенные первый накопительный регистр,цифроаналоговый сумматор и .перестраиваемый генератор, выход которого соединен с тактовью входом первого накопительного регистра и сйервии, тактовьм вхоЯом цифро-"аналогового сумматора к вто О рому кодовому входу которого подключен выход второго накопительного регистра, и опорный генератор,выход которого подключен к такто-вому входу второго накопительного 15 регистра и к второму тактовомувходу циФроаналогового сумматора,первый и второй импульсные входыкоторого соединены соответственно с выходами импульсов переполне ния первого и второго накопительных регистров, между выходом импульсов переполнения первого накопительного регистра и кодовымвходом второго накопительного регистра введены последовательносоединенные ЦЧК, блок управленияи первый реверсивный регистр, а также введенЫ второй реверсивный регистр и блок сравнения, первыйи второй кодовые входы которого соединены соответственно с кодовыми входом и выходом второго реверсивногорегистра, кодовый выход котороготакже соединен с кодовым входом первого накопительного регистра, энаковые входы первого и второго реверсивнык регистров объединены иподключены к знаковому выходу блокауправления, второй импульсный выходкоторого соединен с тактовым вхо дом второго реверсивного регистра,другой вход цифрового частотного компаратора подключен к выходу импульсов переполнения второго накопительного регистра, выход блокасравнения соединен с входом блокировки блока управления, первый ивторой сигнальные входы которогосоединены соответственно с выходами.опорного и ПГ.На фиг, 1 представлена структурная схема предлагаемого синтезатора; .на Фиг. 2 и 3 - варианты выполнения цифроаналогового сумматораи блокауправления.55Синтезатор частот содержит первый накопительный регистр 1, второйнакопительный регистр 2, цифроаналоговый сумматор 3, перестраиваемый генератор 4, ЦЧК 5, блок 6 управления, первый реверсивный регистр 60 7, второй реверсивный регистр 8,блок 9.сравнения и опорный генератор 16Цифроаналоговый сумматор содержит первый триггер 11, второй триг гер 12, третий триггер 13, суммируЗО Первый и второй реверсивные регистры 7 и 8 преобразуют числа Ф. 50 и б. поступающие на их входы, вУсоответствующие им числа б йиО 1 С, Число Ы на выходе второго реверсивного регистра 8 сравнивается в исходньм числом О. в блоке 9 срав нения, который выдает сигнал в блок 6 управления при условии о(О., В блок 6 управления поступает также сигнал с выхода цифрового частотного компаратора 5, который в случае неравен ства частот импульсов переполнения.низацни вырабатывает импульсы А.рК) с разностной частотой. Блок 6 управления тактируется импульсами 3 А (1) перестраиваемого генератора 4 и импульсами Я (1)опорного генератора 10.Если в синтезаторе нет синхронизма, выходные импульсы цифрового частотного компаратора 5 преобразуются блоком 6 управления в сигнал на знаковом выходе, переводящий первый и второй реверсивные регистры 7 и.8 в режим сдвига .чисел Ьи Ж вправо. Под действием тактовых импульсов с первого и второго импульсных выходов блока 6 управления числа Ьи а уменьшаются, крутизна характеристики фазового детектирования падает до тех пор, пока коэффициент усиления системы не входит в сост" ветствие с инерционностью цифроаналогового сумматора 3, определяемой расположенньм в нем Фильтром нижних частот 15. Происходит синхронизация системы, импульсы на выходе цифрового частотного комйаратора 5исчезают, и блок 6 управления переводит первый и второй реверсивные регистры 7 и 8 в режим сдвига чисел6 и о влево. Сдвиг чисел влево происходит до выполнения условия О,=о,при котором сигнал СО( СЛ принимает значение фнулье, и поступление импульсов с первого и второго импульсных выходов блока 6 управления прекращается.Один из вариантов выполнения цифроаналогового сумматора (фиг.2)включает первый и второй триггеры 11 и 12, в которые записывают импульсы переполнения рА(е) и ре(-) с помощью соответствующих тактовыхимпульсов ЫА и Яб Ю ,чем обеспечивается задцржка на один такт переключений третьего тригге-. ра 13 относительно переполнения на-, копительных регистров 1 и 2. Кодовые .сигналы аИ.) и Ьпоступают на входы суммирующего цифроаналогового преобразователя 14, к входу старшего разряда которого подключен выходтретьего триггера 13.Иа фиг. 3 показан пример выполнения блока управления.При неравенстве частот импульсных последовательностей рА (1) и рй Й) на выходе цифрового частот, ного компаратора 5 появляются им: пульсы др с разностной частотой Р-(аЧдь)/с. Иа выходе амплитудного детектора 16 появляется приэтом сигнал, устанавливающий первый и второй реверсивные регистрыи 8 в режим уменьшения чисел а и 6. Этот же сигнал запирает мультивибратор 17. Импульсы др(1) поступают также на входы третьего и четвертого РЗ-триггеров 29 и 32.и переводят их в состояние, разрешающее прохождение импульсаМ Гэ И и 8 ) соответственно на выходыПри равенстве частот импульсных последовательностей рА(+) и р(1) импульсыАр(1) на выходе цЧК 5 отсутствуют, на выходе амплитудного 2510676ф четвертого и пятого элементов И 30 и 33, после чего третий и четвертый ЙЗ -триггеры 29 и 32 возвращаются в исходное состояние. Пятый и шестой элементы задержки 31 и 34 служат для предотвращения сбоев триггеров при совпадении импульсовьр (1) с импульсами 8 и 8,Далее через первый элемент ИЛИ 22 и второй элемент 23 задержки, а также через второй элемент ИЛИ 27 и четвертый элемент 28 задержки полученные импульсы поступают на тактовые входы реверсивных регистров 7 и 8. Второй и четвертый элементы задержки 23 и 28 служат для пре-. 15 дотвращения сбоев накопительных регистров 1 и 2. Это достигается разделением во времени момента записи нового числа в накопительный регистр и момента завершения пе О реходного процесса в накопительном регистре. 03 детектора 16 появляется сигнал, отпирающий мультивибратор 17.Импульсы мультивибратора 17 поступают на один из входов первого элемента И 18. Если на другом входе этого элемента присутствует сигнал СЖ(ОД,то импульсы проходят на вход . первого и второго й 3 -триггеров 19 и 24. При этом формирование тактовых импульсов идентично вышеописаннрму. При достижении равенства :о. поступление импульсов прекращается, и система автоподстройки переходит в режим удержания.В предлагаемом синтезаторе )частот устранено противоречие между полосой захвата и фильтрующими свойствами системы автоподстройки, При сколь угодно узкой полосе пропускания системы полоса захвата равна полосе удержания, При заданной полосе пропускания обеспечивается максимальное быстродействие, посколь ку при отсутствии синхронизации коэффициент усиления автоматически снижается до максимального возможного значения, удовлетворякщего условию синхронизации.Тираж 868осударственного комитета ССС елам изобретений и открытий ква, Ж, Рауюская наб., д. ород, ул. Проектная, 4
СмотретьЗаявка
3446030, 27.05.1982
КОЗЛОВ ВИТАЛИЙ ИВАНОВИЧ, БОБОРЫКИН БОРИС СЕРГЕЕВИЧ, МИКРЮКОВ АНАТОЛИЙ ПАВЛОВИЧ, ЧЕЧЕНЯ ИГОРЬ ЕВГЕНЬЕВИЧ, ШУМИХИН ГЕННАДИЙ ДМИТРИЕВИЧ
МПК / Метки
МПК: H03L 7/22
Метки: синтезатор, частот
Опубликовано: 15.01.1984
Код ссылки
<a href="https://patents.su/5-1067603-sintezator-chastot.html" target="_blank" rel="follow" title="База патентов СССР">Синтезатор частот</a>
Предыдущий патент: Перестраиваемый синхронизируемый генератор
Следующий патент: Устройство раздельного приема двух сигналов с угловой модуляцией
Случайный патент: Способ получения очистного полимерного поршня-разделителя