Устройство для контроля логических схем
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
СОЮЗ СО 8 ЕТСКИХСОЦИАЛИСТИЧЕСЙИРЕСПУБЛИН 10484 3(51) Р 11/О ГОСУДАРСТ 8 ЕННЫЙ КОМИ ПО ДЕЛАМ ИЗОБРЕТЕНИЙ Т СССР ТНРЫТИ ОПИСАНИЕ ИЗОБРЕТЕ ЕТЕЛЬСТВУ двторсном с я(21) 3348029/18-24 ратор, группа вторых элементов И,(22) 23. 10,81 второй блок совпадения и третийэле(46) 07. 10.83, Бюп.38мент И, второй вход которого подклю 72) .Н Н. Новиков, А. Г. Жоров чен к выходу элемента ИЛИ, а выход.и Ю. А. Романенко к входу блока индикации, управляюцвй(53) 681.326.7 (088. 8) вход которого соединен с управляющи(56) 1Авторское свидетельство СССР ми входами обоих коммутаторов и со526834, кл.06 Р 11/00, 1975, вторым выходом пульта управления,2. Авторское свидетельство СССР третий выход которого подключен ко661552, кл. С 06 Р 11/00, 1976 вторым входам вторых элементов И,(прототип). группы,а четвертый выход - к управ 54) (57) УСТРОЙСТВО ЙЛЯ КОНТРО-. ляюшим входам первых элементов ИЛЯ ЛОГИЧЕСКИХ СХЕМ, содержащее группы, информационные входы которыхпульт управления, блок ввода исходной, соединены со вторыми выходами. блокаинформации, первые выходы которого . ввода исходной информации, а выходысоединены с информационными входамиподключены ко входам соответствуюпервого регистра, вторые регистры, вхо щих вторых регистров выходы котоды сброса которых подключены к перво-рых соединены с первыми входами сому выходу пульта управления и входу, ответствующих первых блоков совпадесброса первого регистра, блок выделе- ния, вторые входы которых соединеныния неисправностей, элемент ИЛИ и с выходами вторых элементов И группы,блок индикации, о т л и ч а ю щ е е а выходы первых блоков совпадениятем, что, с целью повыщения эффек- подключены к первым входам блока выдетивности контроля, в устройство введе- ления неисправностей, вторые входы коны первые блоки совпадения по числу торого подключены к выходам первоговторых регистров, группы первых эле- коммутатора, а выходы - ко входамментов И по числу вторых регистров, элемента ИЛИ, вторые входы коммутатопервый коммутатор и последовательноров являются информационными входасоединенные второй коммутатор, дешиф- ми устройства,Изобретение относится к вычислительной технике и может быть использованопри функциональном циагностировенииаппаратуры.Известно устройство цпя контроля 5и поиска неисправностей комбинационныхсхем, соцержащее источник питания, блокфиксации неисправностей, коммутаторпеременных логических функций, коммутатор переменных инверсных логических 10функций. Эти коммутаторы выполненыматричными с цвумя группами выхоцных шин. Шины оцной группы являютсяобщими цпя обоих коммутаторов и соециняются с соответствующими вхоцными 15шинами в оцном из включенных положений коммутирующих элементов черезэлектронные ключи. Управляющие вхоцыэлектронных ключей через схемы ИЛИпоцкпючены к входам шагового коммутатора и к выхоцным шинам цругой группыценного коммутатора, соединяющихся свхоцными шинами в цругом включенном.;опожении тех же коммутирующих эпе.ментов, которые соецинены с управляющими вхоцами циагностируемой схмы, Нагрузкой циагностируемой схемыявляется бпок фиксации неисправностей.Вхоцы блока фиксации неисправностейчерез коммутирующие элементы коммута- З 0тора конъюнкций подключены к оцноименным вхоцам шагового коммутатора В кажцом попожении шагового коммутатораисточник питания поцкпючен оцновременно к оцной из вхоцных шин оцного коммутатора совместно со всеми вхоцнымишинами и входами всех схем ИЛИ цругого коммутач ора 1Н ецостатком указанного устройстваявляется невозможность применения его 40цпя контропя дискретного устройства впроцессе выполнения рабочей программы,Наиболее бпизким к предлагаемомуявляется устройство контропя логическихсхем, содержащее блок управления,.блок ввода денных, подключенный к регистрам,управляющие входы которых подключены к выходублока управления, блок выделения неисправностей,элемент ИЛИИ блок индикации 2,Оцнако в цанном устройстве контроль 50аппаратуры произвоцится только во времяее остановки, т, е. в промежутки межцувыпопнениями рабочей программы что непозволяет выявить неисправности, возникающие в процессе выполнения рабочей 55программы,Цепь изобретения - повышение эффективности контроля, т, е. обнаружение неисправностей в реапьном масштабевремени, на основании вычисленных проверяющих тестов цля комбинационных погических схем,Поставленная цель достигается тем,что в устройство цпя контроля логических схем,. соцержашее пульт управления,блок ввоца исхоцной информации, первыевыхоцы которого соецинены с информационными вхоцами регистра, вторые регистры, вхоцы сброса которых подключенык первому выхоцу пульта управления ивхоцу сброса первого регистра, блок выцепения неисправностей элемент ИЛИи блок инцикации, введены первые бпокисовпацения по чиспу вторых регистров,группы первых эпементов И по числувторых регистров, первый коммутатори поспецоватепьно соециненные второйкоммутатор, цешифратор, группа вторыхэлементов И, второй блок совпацения итретий элемент И, второй вхоц которогопоцключен к выхоцу элемента ИЛИ, а выхоц - к вхоцу инцикации, управляющийвхоц которого соединен с управляющимивхоцами обоих коммутаторов и со вторыми выхоцами пульта управления, третийвыхоц которого поцкпючен ко вторымвхоцам вторых эпементов И группы, ачетвертый выхоц - к управпяющим вхоцам первых элементов И группы, информационные вхоцы которых соецинены совторыми выхоцами блока ввоца исхоцнойинформации, а выходы поцкпючены ковхоцам соответствующих вторых регистров,выхоцы которых соединены с первымивхоцами соответствующих первых блоковсовпацния, вторые вхоцы которых соецинены с выхоцами вторых элементов Игруппы, а выхоцы первых блоков совпацения поцкпючены к первым вхоцам блокавыцепения неисправностей, вторые вхоцыкоторого поцкпючены к выхоцам первогокоммутатора, а выхоцы - к вхоцам элемента ИЛИ, вторые вхоцы коммутаторовявпяются информационными вхоцами устройства.тНа фиг, 1 прецставпена функциональная схема устройства.Устройство соцержит контропируэмую схему 1, второй коммутатор 2, первый коммутатор 8, цешифратор 4, вторые эпементы И 5, второй блок 6 совпацения первый регистр 7, цешифратор 8, пульт 9 управления, цешифратор 10, первые элементы И 11, вторые регистры 12, первые блоки 13 совпацения, элементы И 14, элемент ИЛИ 15, третий элемент И 16,еблок 17 инцикации, вхоцные шины 18,выхоцные шины 19, узел 20 ввода исхоцных цанных, узел 21 пуска, узеп 22 сброса, узеп 23 выбора коптропируемойсхемы, узел 24 выбора контролируемой 5точки, блок 25 ввоца исхоцной информации, бпок 26 выделения неисправностей.На фиг. 2 представлена функциональная схема коммутатора 2, который соцержИт элементы ИЛИ 27, первую группу, элементов И 28 и вторую группуэлементов И 29.На фиг. 3 прецставпена функционапьная схема блоков совпацения, соцержащихгруппу эпементов И 30 и элемент ИЛИ 31, 15Устройство работает спецующим образом.Дпя контропя комбинационной схемыпрецваритепьно вычисляется оцням из метоцов (табпичным ипи аналитическим), 20проверяющий тест. С помощью узла ввоца исхоцных цанных 20 через цешифратор 8 в первый регистр 7 поспецовательно записываются ециницы,которыесоответствуют весам состояний входныхтестовых возцействий.Так, если проверяющий тест содержитвхоцные наборы с весовым состояниемТ = 4 6 7, то в 4,6 и 7-е разряцыпервого регистра 7 поспецоватепьно за- ЗОписываются ециницы, что содействуетвыбранному тесту.С помощью узла 23 выбора контропируемой схемы происхоцит через коммутатор 2 и 3 поцкдючение проверяемой схемы 1 к устройству контроля,Выхоцные сигналы с первого регистра 7 поступают в блок 6, поцготавливая его к работе. Блок 6 предназначен цпя40 выцепения множества вхоцных наборов, таких наборов, которые входят в выбранный проверяющий тест. При этом бпок 6 выдает сигнал, который поступает на . элемент И 16, обеспечивающий выцачу45 сигнала неисправности в блок инцика-, пии 17, только при наличии сигнала с. блока 6.С помощью узда 24 выбора контро пируемой точки элементов И 11 выбирается один из вторых регистров 12, соответствующий определенной контроль ной выхоцной точке контролируемой схе-мы,1.В выбранный второй регистр 12 с помощью узда 20 ввоца исходных цанных, используя цешпфратор 10, залисываются ециницы в те разряды выбранного регист-, ра 12, соответствукщие входным тестовым наборам, на которых выхоцная функцияпринимает ециничное значение, Так, еслипри ввоце Тлр = 4 6 7 выходная функцияпри ввоце тестовых наборов с весовымсостоянием 4 и 7 принимает ециничноезначение, то в 4 и 7 разряцы этого регистра 12 записываются ециницы, а востальные разряды нули, Для остальныхконтрольных точек в регистры 12 вводится эталонное значение выходной функции на 4,6 и 7 наборах,Дпя пуска устройства необхоцимо спомощью узда 21 пуска поцать комвнцуна группуэпементов И 5, попготавпиваяих к открытию, При реализации рабочейпрограммы, поступающей по вхоцнымшинам 18 выбранной схемы 1, с помощьюузпа 23 поцаются рабочие возцействия,среци которых есть и вхоцные наборы,которые вхоцят в проверяющий тест.Рабочие возцействия оцновременнопоступают на вхоц контролируемой симы 1 и на вхоц.цешифратора 2. Выхоцной сигнал с цешифратора 4 через группу эпементов И 5 поступает на,вхоцблока 6 и на блоки 13,В случае, еспи вес состояния вхоцного набора вхоцит в проверяющий тест,залисанный в первом регистре 7, то сблока 6 поступает сигнап на элемент И 16,В то ке время выхоцной сигнал с цешифратора 4 через группу элементов И 5,поступает на бпоки 13, гце цля кажцойконтролируемой точки записаны эталонныевыхоцные значения выхоцной функции,соответствующие входным наборам проверяющего теста, С выхоца 13 снимаетсяэталонное значение выхоцного сигналаконтрольной точки блока 4, соответствующего вхоцному набору. Выхоцные сигналы с блоков 13 поступают на эпементы 14, гце сравниваются с выходнымисигнапами, поступающими с контропируьмой схемы 1 через коммутатор 3. Еслизначение выходного сигнала контропируемой схемы 1 отпичается от эталонногозначения, записанного в регистрах 12,то на выходе элемента 14 появляетсясигнал, который через элемент ИЛИ 15поступает на элемент И 16. Элемент И 16при наличии сигнала с блока 6 выдает сигнал на блок индикации 1 7, где такжезафиксирован номер проверяемой схемы 1по информации поступающей с узда 23,Для поцкпючения и проверки цругойконтролируемой схемы необхоцимо поцатьуправляющее ьозцействие с узда 23 выбора контропируемой схемы коммутато3 1048476 ры 2 и 3. С помощью узла сброса 22 необкоцимо сбросить информацию, запи.- санную в первом 7 и втором 12 регист- рах и записать аналогично новую тесто- гц вую информацию, соответствующую новой 5 контролируемой скеме. Далее процесс контроля аналогичен,Преимуществом разработанного устройства является воэможность опрецеления текнического,состояния контролируемой аппаратуры в процессе выполнения ее ра бочей программы, т. е, проиэвоцить в реальном масштабе времени. Это позволчет исключить распространение неисп правности по системе, что позволит ло.".апнэовать место неисправности с точ" костью цо контролируемого блока, а это лает воэможность сократить время отыскания и устранения неисправности, так 20 к время отыскания и замены неисправго блока опрецеляется= фгфзе с 1 - время реализации циагности- время цешифрапии результатовтестового контроля:" время замены нейсправногоблока.При использовании разработанного устройства время Т в основном опрецеляется временем заменынеисправ ного блока. Кроме того, устройство использования цля опрецепения эпектричес ки неразличимых неисправностей на уъовне контролируемых блоков сокращает время отыскания неразличимых неиспраьностей, так как нужно буцет произвоцить блочную замену блоков с цепью отысканиянеисправного блока,
СмотретьЗаявка
3348029, 23.10.1981
СЕРПУХОВСКОЕ ВЫСШЕЕ ВОЕННОЕ КОМАНДНОЕ УЧИЛИЩЕ ИМ. ЛЕНИНСКОГО КОМСОМОЛА
НОВИКОВ НИКОЛАЙ НИКОЛАЕВИЧ, ЖОРОВ АНДРЕЙ ГЕОРГИЕВИЧ, РОМАНЕНКО ЮРИЙ АЛЕКСАНДРОВИЧ
МПК / Метки
МПК: G06F 11/25
Метки: логических, схем
Опубликовано: 15.10.1983
Код ссылки
<a href="https://patents.su/5-1048476-ustrojjstvo-dlya-kontrolya-logicheskikh-skhem.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для контроля логических схем</a>
Предыдущий патент: Сигнатурный анализатор
Следующий патент: Устройство для обнаружения ошибок в регистре сдвига
Случайный патент: Устройство для сбора насекомых с растений