Устройство для контроля сбоев псевдослучайного испытательного сигнала
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 1035822
Автор: Смирнов
Текст
СОЮЗ СОВЕТСНИСОЦИАЛИСТИЧЕСНРЕСПУБЛИН 0350 у)4 Н 04 Ь. 11/О 2, о т л и"то блок иноследовя тельижних частот ГОСУДАРСТВЕННЫЙ НОМИТЕТ СССР ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТ(71) Ленинградский электротехнический институт связиим. пр А,М.А.Бонч-Бруевича(54)(57) 1. УСТРОЙСТВО ДЛЯ КОНТРОЛЯСБОЕВ ПСЕВДОСЛУЧАНОГО ИСПЬЗТАТЕЛЬНОГО СИГНАЛА, содержащее генератортактовой частоты, выходы которого подключены к синхрониэирующему входу генератора псевдослучайного ; сигнала в параллельном коде и к управляющим входам выходного коммутатора, о т л и ч а ю щ е е с ятем, что, с целью повьппения точности контроля при увеличении тактовой частоты псевдослучайного испытятельного сигнала и уменьшения уровня собственных помех, в него введены сумматоры по модулю два и входной коммутатор, выходы кото ого подключены к сигнальным входам генератора всевдослучайного сигнала в параллельном коде, соединенным с входа"ми соответствующих сумматоров по модулю два, другие входы которых ВЗАИЕН РАНЕЕ ИЗДАННОГО соединены с выходаии генератора псендослучайного сигнала я параллельномкоде, а выходы подключены к сигнальным входам выходного коммутатора,причем выходы генератора тактовойчастоты подключены к управляющимвходам входного коммутатора.2. Устройство по и. 1, о т л ич а ю . в , е е с я тем, что, с цельюуменьщения искажений структуры пачексбоев, между каждым иэ выходов входного коммутатора и соответствующимсигнальным входом генератора псевдослучайного сигнала в параллельном коде включена введенная цепь из последовательно соединенных блока эядерж"ки и дополнительного сумматора помодулю два, а между выходом каждо"го сумматора по модулю два и соот"ветствуищим сигнальным входом выходного коммутатора включен введенныйД-триггер, ко входу сброся кяждогоиэ которых подключен выхсд введен"ного блока интегрирования, вход которого соединен с выходом одногоиэ сумматоров по модулю два, приэтом синхрониэирующие входы блоковзадержки и 1) -триггеров соединены содним из выходов генератора тяктовой частоты.3. Устройство по и.а ю щ е е с я тем, чтегрирования содержит ино соединенные фильтр ни пороговый элемент, 103582250 Изобретение относится к техникеизмерений в пцФроных линиях связии может использоваться для выявлениясбоев испытательного псевдослучай-,ного сигналя поступающего навходлинии связи, я такжена выходе линиисвязи.Целью изобретения является повышение точности контроля при увеличении тактовой частоты псевдослучайного испытательного сигнала и уменьшение уровня собственных помех, атакже уменьшение искажений структуры пачек сбоев.На чертеже приведена структурная электрическая схема устройствадля контроля сбоев псевдослучайногоиспытательного сигнала.Устройство для контроля сбоев.псевдослучайного испытательного 10сигнала содержит блок 1 интегрирования, состоящий из Фильтра 2 нижнихчаст т и порогового элемента 3, выходной коммутатор 4, сумматоры 5 и 6по модулю два, блоки 7 и 8 задержки,дополнительные сумматоры 9 и 10 по модулю два, У -триггеры 11 и 12, вход"ной коммутатор 13, генератор 14 такто.вой частоты, генератор 15 псевдо-.случайного сигнала в параллельном 30копе, состоящий из двух ветвей, впервой из которых имеются Р -триггеры16, и сумматор 17 по модулю двя, аво второй ветви 3 -триггеры 18 исумматор 19 по подулю два.Э 5Устройство работает следующимобразом.Исследуемый сигнал в виде М-последовательности поступает на входвходного коммутатора 13, который 0осуществляет преобразование изпоследовательного кода на входе вдвухразрядный бинарный параллельныйкод на своих выходах. При этом накаждом выходе входного коммутато- дра 13 длительность кодового импульсаранна двум тактовым интервалам,причем сигнал, поступающий на входсумматора .5, соответствует сигналу5, в первой половине предыдущегодвухтактного интервала, а сигнал,поступающий на вход сумматора бсигналу 5 во второй половине предыдущего двчхтяктового интервалапреобразования иэ последовательного кода ця входе в параллельныйкод на выходе входного коммутатора 13,Чячяло двухтактоного интервала эядяется напряжением полутяктовой частоты с выхода генератора 14 тактовой частоты. Генератор 14 входит в состав регенерационной аппаратуры исследуемой линии связи, либо является специальным выделителем тактовой частоты в данном устройстве, подобным выделителем тактовой час-. тоты регенераторов. Обозначим Б и 5 соответственно, коды сигналов на выходах Э -триггеров 11 и 12 аналогично кодам э и 9 в пер вой и второй половинах двухтактового интервала, задаваемого напряжением полутяктовой частоти с выхода генератора 14 тактовой частоты. Выразим, 5 и э через 5, и 5 и оператор зядержкй 3. Поскольку задержка в каждом иэ элементов, составляющих генератор 15, ранна двум такто, - выминтервалам, то оператор задержки для каждого из Д .-триггеров 11 и. 12 выражается в Форме МУстройство для контроля сбоев всевдослучайного испытательного сигнала может работать в двух режимах:режим синхронизации, когда 2 -трио геры 11 и 12 сброшены в нулевое состояние импульсом, сФормированным на выходе порогового элемента 3 блока интегрирования 1режим измерения сбоев, когда логические уровни напряжения ца выходах 1)-триггеров 11 и 12 изменяются в соответствии с сигналами на входах сумматоров 5 и 6, поскольку логический уровень напряжения на выходе порогового элемента 3 равен нулю. Получим выражение для кодов 5Ии 5 на выходах сумматоров 5 и 6 в первой и второй полонинах двухтактового интервала в режиме синхронизации, при котором с выхода сумматора 6 на вход блока 1 интегрирования поступает непрерывный поток импульсов ошибок, Ла выходе .блока 1 интегрирования вырабатывается при этом сигнал уровня логической единицы 1 который сбрасывает в нулевое состояние 3 -триггеры 11 и 12. Укаэанный поток импульсов ошибок образуется дотому что сигнал, эяписянный в 2 -триггерах 16 и 18 генератора 15 в момент включения устройства, не соответствует по структ уре всевдослучайной последовательности(20) р(вх в) м) х, (1 х) 5(вх в,1 кф(мхф) х, / где 5 , 5- сигналы,на выходахпоследйих Р -триггеров 18 и 16 обоихветвей генератора 15.Иэ системы уравнений (10) " (13)могут быть получены следующие урав"нения для 5 1 и ,откуда следует, что с учетом (4) Умножение йа образующий полином 1. + )(1 ь Х в,уравнениях,(16), (17), означает выделение ошибок;Еп Г 1 (7) и (8) из принятой М-йоследовательности. Поэтому уравнения (16), (17) для сбоев Е Е могут быть после соответствующих преобраэова ннй записаны в следующей форме гдес - сигналы ошибок (сбоев) на сигнальных входах выходного коммутатора 4.Уравнение (18) показывает., что сигнал ошибок на выходе выходного коммутатора 4 задержан на два тактовьа интервала по отношению к сигналу ошибок (сбоев) во входной последовательности, однако, структура пач" ки сбоев на выходе полностью соответствует структуре пачки сбоев на входе.Таким образом, благодаря тому, 10 что имеющиеся в предложенном устройстве дополнительные сумматоры 9, 10 по модулю два, а также сумматоры 17, 19 нигде не соединяются непосредственно друг с другом, поскольку раэ делены Р -триггерами, сумма задержекв сумматоре 5 по модулю два Г и в )-триггере 11 должна быть меньше двой.ного тактового интервала 2 Т, т.е Если Г74 нс то максиэ 39мальное значение тактовой частоты1/Т равно 250 МГц, что в 5 раэ25 превышает соответствующее значение,достижимое в прототипе,Поскольку основной тракт работаетна полутактовой частоте, уменьшается уровень собственных помех в выходЗО ном сигнале.При необходимости дальнейшего.повышения быстродействия следуетувеличить количество параллельныхветвей предложенного устройстваКроме того, из-эа отсутствия ис- .кажений структуры пачек сбоев повышается точность контроля сбоевпсевдослучайного испытательногосигнала и позволяется воэможностьпроводить Исследования статистики6сбоев и их корреляционных характеристик.1035822 Составитель Е. ГолуРедактор П. Горькова техред С.Мигунова Корректор Е, Сирохиан Подписи Зака лиал ШП "Патент", г. Ужгород, ул. Проектная, 4 650/4ВНИИПИ Госудпо делам и113035, Москва тираж 65 рственногобретений Ж, Ра о комитета СССР и открытийушскаянаб., д, 4
СмотретьЗаявка
3286960, 18.05.1981
ЛЕНИНГРАДСКИЙ ЭЛЕКТРОТЕХНИЧЕСКИЙ ИНСТИТУТ СВЯЗИ ИМ. ПРОФ. М. А. БОНЧ-БРУЕВИЧА
СМИРНОВ ЮРИЙ КОНСТАНТИНОВИЧ
МПК / Метки
МПК: H04L 11/08
Метки: испытательного, псевдослучайного, сбоев, сигнала
Опубликовано: 15.08.1983
Код ссылки
<a href="https://patents.su/5-1035822-ustrojjstvo-dlya-kontrolya-sboev-psevdosluchajjnogo-ispytatelnogo-signala.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для контроля сбоев псевдослучайного испытательного сигнала</a>
Предыдущий патент: Устройство для контроля параметров знакосинтезирующего узла печатающего механизма
Следующий патент: Способ измерения временных и фазовых искажений фазоманипулированного сигнала
Случайный патент: Способ очистки канифоли