Устройство приема дискретных однополосных сигналов

Номер патента: 966921

Авторы: Державина, Калмыков, Королева, Лопатин

ZIP архив

Текст

(7 ) Заявитель Ленинградский электротехнический инст им. проФ,М,А.Бонч-Бруевича) УСТРОЙСТВО ПРИЕМА ДИСКРЕТНЫХ ОДНОПОЛОСНЫХ СИГНАЛОВ Изобр связи и устройст редачи двтобок,соедикорильтужлькциых еной ение относится к электжет быть использованох для высокоскоростнойных. Известно устройство приема дискретных однополосных сигналов, содержащее последовательно соединенные приемник с автоматической регулировкой усиления, первый перемножитель, первый фильтр, первый стробирующий блок, а также регулируемый Формирователь опорных сигналов, регулируе-. мый Формирователь тактовых сигнал ов, линейный корректор, решающий блок и блок вычисления ошибок, причем первый выход регулируемого Формирователя опорных сигналов соединен с вторым входом первого перемножите" ля., первый выход регулируемого Форми рователя тактовых сигналов соединен с вторым входом первого стробирующего блока, вход блока вычисления ошибок соединен с входом решающего. блока, выход которого соединенрым входом блока вычисления овыход блока вычисления ошибокнен с первым входом линейногоректора 1 .Однако в данном устройствеобеспечивается согласованная Фрация после однополосной демодляции, а также невозможно испо1 Озование линейных методов коррепри наличии амплитудно-частотнискажений в канале связи, чтопозволяет достигнуть потенциалпомехоустойчивости приема. Целью изобретения является повышение помехоустойчивости.Поставленная цель достигается тем, что в устройство приема дискре ных однополосных сигналов, содержащее последовательно соединенные при емник с автоматической регулировкой усиления, первый перемножитель, пер вый фильтр, первый стробирующий45 3 96692 блок, а также регулируемый формирователь опорных сигналов,. регулируемый формирователь тактовых сигналов, линейный корректор, решающийблок и блок вычисления ршибок, причем первый выход регулируемого формирователя опорных сигналов соединен с вторым входом первого пере- множителя, первый выход регулируемого Формирователя тактовых сигна лов соединен с вторым входом первого стробирующего блока, вход блока вычисления ошибок соединен с входом решающего блока, выход которогосоединен с вторым входом блока вы числения ошибок, выход блока вычисления ошибок соединен с первым входом линейного корректора, введены последовательно соединенные второй перемножитель и первый сумматор, после О довательно соединенные треТий пере- множитель, второй фильтр, второй стробирующий блок и четвертый пере- множитель, а также второй сумматор, нелинейный корректор, декодер, при чем выход первого стробирующегоблока соединен с первым входомвторого перемножителя, второй вход которого соединен с вторым выходом регулируемого формирователя тактовых сигналов, выход первого сумматора соединен со вторым входом линейного корректора, первый выход которого соединен с первым входом регулируемого формирователя опорных сигналов, второй выход регулируемого формирователя опорных сигналов соединен с вторым входом. третьего перемножителя, первый вход которого соединен с выходом приемника с автоматической регулировкой усиления, выход первого фильтра соединен с первым входом регулируемого Формирователя тактовых сигналов, второй вход которого соединен с выходом второго фильтра, а третий выход которого соединен с вторым входом второго стробирующего блока, четвертый выход регулируемого Формирователя тактовых сигналов соединен с вторым входом четвертого перемножителя, выход которого соединен свторым входом первого сумматора,второй выход линейного корректора соединен с первым входом второго сумматора, выход которого соединен с входом решающего блока, второй вход второго сумматора соединен с вторым выходом нелинейного корректора,первый вход нелинейного корректора соединен с выходом решающего блока,второй его вход соединен с выходом блока вычисления ошибок, а первый выходнелинейного корректора соединен совторым входом регулируемого формирователя опорных сигналов, выходрешающего блока соединен с входомдекодера, выход которого соединен стретьим входом регулируемого формирователя тактовых сигналов.На чертеже представлена принципиальная электрическая схема предложенного устройства,Устройство приема дискретных однополосных сигналов содержит приемник 1 с автоматической регулировкойусиления, первый перемножитель 2,первый фильтр 3, первый стробирующийблок 4, регулируемый формировательопорных сигналов 5, регулируемыйФормирователь тактовых сигналов 6,линейный корректор 7, решающий блок8, блок 9 вычисления ошибок, второйперемножитель 1 О, первый сумматор 11,третий перемножитель 12, второйФильтр 13, второй стробирующий блок14, четвертый перемножитель 15,второй сумматор 16, нелинейный корректор17, декодер 18.Устройство работает следующимобразом.Принятый сигнал поступает на входприемника 1 с автоматической регулировкой усиления и направляетсяв два подканала ( синфазный и квадратурный ), где перемножаются в первомперемножителе. 2 и третьем перемножителе 12 с сигналом регулируемого Формирователя опорных сигналов 5. Далеесигналы синфазного и квадратурногоподканалов фильтруются первым 3 ивторым 13 Фильтрами и стробируютсяпервым 4 и вторым 14 стробирующимиблоками, после чего перемножаютсяс сигналами регулируемого Формирователями тактовых сигналов во втором10 и четвертом 15 перемножителях.С переносом спектра сигналов в рабочую полосу частый полученный сигнал суммируется в первом сумматоре11 и поступает в линейный корректор7, далее через второй сумматор 16 нарешающий блок 8, в который выноситсяпоэлементное решение принятого символа. Затем, проходя через нелинейный корректор 17, сигнал подается надругой вход второго сумматора 16,После решающего блока 8 сигнал де21 б Устройство приема дискретных однополосных сигналов, содержащее последовательно соединенные приемник с автоматической регулировкой усиления, первый перемножитель, первый фильтр, первый стробирующий блок, а также регулируемый формирователь опорных сигналов, регулируемый фор- мирователь тактовых сигналов, линей-. ный корректор, решающий блок и блок .вычисления ошибок, причем первый выход регулируемого формирователя опорных сигналов соединен с вторым входом первого перемножителя, первыи выход регулируемого формирователя тактовых сигналовсоединен с вторым входом первого стробирующего блока, вход блока вычисления ошибок соединен с входом решающего блока, выход которого соединен с вторым входом блока вычисления ошибок, выход блока вычисления ошибок соединен с первым входом линейного корректора, о т л и ч а ю щ е е с я тем, что, с целью повышения помехоустой- фв чивости, введены последовательно соединенные второй перемножитель и первый сумматор, последовательно соединенные третий перемножитель,5 9669 кодируется в декодере 18 и поступает на выход устройства.Одновременно с описанными процес-. сами сигналы с входа и выхода ренающего блока 8 поступают в блок 9 вычисления ошибок, предназначенный для управления линейного 7 и нелиней- ного 17 корректоров, сигналы с выходов которых поступают одновременно на вход регулируемого формировате Ф ля опорных сигналов 5, Для получения сигнала подстройки фазы регулируемого формирователя тактовых сигналов 6 используются декодированные сигналы с выхода декодера 18 и сигналы с 13 выходов первого 3 и второго 13 фильтров.Таким образом,использоание предложенного изобретения позволяет снизить вероятность ошибки не менее,чем на 2 порядка, увеличивая таким образом эффективность средств связи. Формула изобретения второй фильтр, второй стробирующийблок и четвертый перемножитель, а также второй сумматор, нелинейныйкорректор, декодер, причем выход первого стробирующего блока соединенс первым входом второго перемножителя, второй вход которого соединен с вторым выходом регулируемого формирователя тактовых сигналов, выход первого сумматора соединенс вторым входом линейного корректора, первый выход которого соединенс первым входом регулируемого формирователя опорных сигналов, второй выход регулируемого формирова- .теля опорных сигналов соединен с вторым входом третьего перемножителя,первый вход которого соединен с выходом приемника с автоматической регулировкой усиления, выход первого фильтра соединен с первым входом регулируемого формирователя тактовыхсигналов, второй вход которого соединен с выходом второго фильтра, атретий выход которого соединен свторым входом второго стробирующегоблока, четвертый выход регулируемого формирователя тактовых сигналовсоединен с вторым входом четвертогоперемножителя, выход которого соединен с вторым входом первого сумматора, второй выход линейного корректора соединен с первым входом второго,сумматора, выход которого соединенс входом решающего блока, а второй вход второго сумматора соединей с вторым. выходом нелинейного корректора, первый вход нелинейного корректора, первый вход нелинейного корректора соединен с выходом решающего блока, второй еговход соединен с выходом блока вы,числения ошибок, а первый выход нелинейного корректора соединен с вторым входом регулируемого формирователя опорных сигналов, выход решающего блока соединен с входом декодера, выход которого соединен с третьим входом регулируемого формировате-ля тактовых сигналов.Источники, информации,принятые во внимание при экспертизе1, Авторское свидетельство СССРпо заявке й 256058 ч/09,кл, Н 04 . 25/40, 29,06.79 (прототип).966921Составитель М.ОвчаренкоРедактор А.Гулько Техред М. КощтураКорректор Н,КорольЗаказ 7903/78 Тираж 688 Подписное9ВНИИПИ Государственного комитета СССРпо делам изобретений и открытий113035, Москва, Ж, Раушская наб., д. 4/5филиал ППП "Патент", г, Ужгород, ул. Проектная, 4

Смотреть

Заявка

2923961, 13.05.1980

ЛЕНИНГРАДСКИЙ ЭЛЕКТРОТЕХНИЧЕСКИЙ ИНСТИТУТ СВЯЗИ ИМ. ПРОФ. М. А. БОНЧ-БРУЕВИЧА

ДЕРЖАВИНА ВЕРА ВЛАДИМИРОВНА, КАЛМЫКОВ БОРИС ПЕТРОВИЧ, КОРОЛЕВА ВАЛЕНТИНА ВАСИЛЬЕВНА, ЛОПАТИН СЕРГЕЙ ИВАНОВИЧ

МПК / Метки

МПК: H04B 3/04

Метки: дискретных, однополосных, приема, сигналов

Опубликовано: 15.10.1982

Код ссылки

<a href="https://patents.su/4-966921-ustrojjstvo-priema-diskretnykh-odnopolosnykh-signalov.html" target="_blank" rel="follow" title="База патентов СССР">Устройство приема дискретных однополосных сигналов</a>

Похожие патенты