Устройство измерения временной задержки
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
ОП ИСАНИЕИЗОБРЕТЕНИЯК АВТОРСКОМУ СВИДЕТЕЛЬСТВУ Союз Советск икСоцивяистичесникРеснубиии//Н 04 3, 7/02 ЬаударстаеыЯ квнктет СССР ав делам вэабретееЯ н етаЯытвй(72) Авторы изобретения В.Н. Кочемасов и В. С. Юдин Всесоюзный заочный электротехнический ин титу%:;Связи(7 ) Заявитель 54) УСТРОЙСТВО ИЗМЕРЕНИЯ ВРЕМЕННОЙ ЗАДЕРЖКИ 1Изобретение относится к техникесвязи, радиолокации, гидролокации и может быть использовано в приемниках различных радиотехнических систем для измерения временной5 задержки, определения дальности и выделения синхронизирующих импульсов из смеси полезного сигнала и помех.Известно устройство измерения временной задержки, содержащее блок преобразования фурье и блок вычисле" ния задержки, к управляющим входам которых подключены соответственно первый и второй выходы синхронизатооа Г 1. Однако у .известного устройства недостаточно высокая тоцность изме рения временной задержки при малых го отношениях сигнал/шум.Цель изобретения - повышение точности измерения при малых отношениях сигнал/шум. 2Для этого в устройство измерения временной задержки, содержащее блок преобразования фурье и блок вычисления задержки, к управляющим входам которых подключены соответственно первый и второй выходы синхронизатог ра, введены блок вычисления фазы гармоник сигнала, анализатор знака разности фаз и последовательно соединенные накопитель и блок коррекции входного сигнала, при этом выходы блока преобразования фурье через блок вычисления фазы гармоник сигнала подключен к первому входу блока вычисления задержки, к второму входу которого подключен выход анализатора знака разности фаэ, к входу. которого подключен один из выходов блока вычисления задержки, другой выход ко" торого подключен ко входу накопителя, причем второй выход синхронизатора подключен к управляющим входам блока вычисления фазы гармоник сигнала, анализатора знака разности фаэ943597 Определение искомой задержки вустройстве осуществляется по этойФормуле, но с той лишь разницей,что в блоке 2 вычисления фазыгармоник хранятся числаТ ьгс 1Ы ЯТа не числа С 1 - 1 . Эта особеЬЬ 7 ь 1 б,ность делает необходимым введениев устройство анализатора 5 знака,алгоритм работы которого зависитат знака разностиьд = огсз =-с 1 гс 1 й,й д, С 1 ф,П ри условии, чтой 0, задержкавычисляется по формулериф тЬт - - .С:", = С 1 ГСЬ - "- В,ЯИ с 11,бГС 1( л -- 1ь,)а при д с 0 по формуле ции 7 в соответствии с кодом временной задержки Формирует периодическиповторяющиеся импульсы 1 стробы )с длительностьюи периодомТ,5 временное положение которых соответствует положению периодическихимпульсов, содержащихся во входномсигнале,Предложенное устройство обладаетн-О в сравнении с известным более высо-.кой точносТью, так как процессизмерения временной задержки осуществляется на основании фазовогоспектра и усреднение выполняетсяпо всем гармоническим составляющимсигнала,Формула изобретения Т:Я 1 с,дм 6 Гс Знак разности ь определяется в первой части каждого такта анализатором 5 знака по знаковому выходу блока 4 вычисления задержки. Если он отрицательный, то в старший разряд входа блока 4 вычисления задержки записывается единица, а если он положительный - записывается нуль. Во второй части каждого такта число, соответствующее задержке 7 1 записывается в накопитель б,Таким образом, результат вычисления в любом случае совпадает с алгоритмом (12 ) . После накопления результатов вычисления по К=2 гармоникам, на которое требуется К тактов, с выхода накопителя 6 снимается код временной задержки 7 Деление записанного в накопителе 6 числа на К осуществляется простым сдвигом на 0 разрядов. Блок коррекУстройство измерения временной.задержки, содержащее блок преобразования Фурье и блок вычисления за"ержки, к управляющим входам которыхподключены соответственно первыйи второй выходы синхронизатора,о т л и ч а ю щ е е с я тем, что,с целью повышения точности измеренияпри малых отношениях сигнал/шум;введены блок вычисления фазы гармоник сигнала, анализатор знака раз"ности фаз и последовательно соединенные накопитель и блок коррекциивходного сигналапри этом выходыблока преобразования Фурье черезблок вычисления фазы гармоник сигна. ла подключены к первому входу блокавычисления задержки, к второму входукоторого подключен выход анализаторазнака разности Фаз, к входу которогоподключен один из выходов блока вычисления задержки, другой выход которого подключен к входу накопителя,причем второй выход синхронизатораподключен к управляющим входам блокавычисления фазы гармоник сигнала,анализатора знака разности Фаз и накопителя, а дополнительный выходсинхронизатора подключен к управляющему входу блока коррекции входногосигнала. Источники информации,принятые во внимание при экспертизе 1, Патент США Р 4065665,55 кл. 6 01 Р 25/00, 1977 ( прототип).943597 Составитель В. ЕвдокимоваРедактор Л. Авраменко Техред Е, Харитончик Коррек Муск Зак писное П Патент, г, Ужгород, ул ктная или 099/50ИИПИ Государстпо делам изоб13035, Москва,Тираж 717енного комитета ССетений и открытийЖ, Раушская наб
СмотретьЗаявка
2894546, 11.03.1980
ВСЕСОЮЗНЫЙ ЗАОЧНЫЙ ЭЛЕКТРОТЕХНИЧЕСКИЙ ИНСТИТУТ СВЯЗИ
КОЧЕМАСОВ ВИКТОР НЕОФИДОВИЧ, ЮДИН ВЛАДИМИР СЕРГЕЕВИЧ
МПК / Метки
МПК: G01R 25/00
Опубликовано: 15.07.1982
Код ссылки
<a href="https://patents.su/4-943597-ustrojjstvo-izmereniya-vremennojj-zaderzhki.html" target="_blank" rel="follow" title="База патентов СССР">Устройство измерения временной задержки</a>
Предыдущий патент: Анализатор спектра
Следующий патент: Цифровой корреляционный фазометр
Случайный патент: Установка для рафинирования жидкого металла