Множительно-делительное устройство

ZIP архив

Текст

ОПИСАНИЕИЗОБРЕТЕНИЯК АВТОРСКОМУ СВИ ЕТЕЛЬСТВУ Сфюэ Сфввтскиа Сфциадистичасник Республин(22) Заявлено 250280 (21) 2885423/18-24с присоединением заявки Мо(51)М. Кл6 06 С 7/16 Государственный комитет СССР по делам изобретений и открытий(72) Авторы изобретения В.А. Афаиасаен, Л.И. Инаиана, В.В. КалЬлий,"З;Ил- НануГин В.А. Овчеренко и В.И. Соболе Новосибирский электротехнический инстигут(54)МНОЖИТЕЛЬНО-ДЕЛИТЕЛЬНОЕ УСТРОЙСТВО Изобретение относится к области вычислительной техники и может быть использовано в качестве множитЕльноделительного устройства в гибридных вычислительных машинах.По основному авт. св. 9.674042 известно множительно-делительное устройство содержащее реверсивный счетчик, прямой и реверсивный входы которОго связаны с соответствующими выходами переключателя, вход которого подключен к выходу элемента И, первый, вход которого соединен с выходом тактового генератора, а второй - с соответствующим выходом генератора15 синхроимпульсов, управляющий вход переключателя подключен .к выходу компаратора, выходы разрядов реверсивного счетчика соединены с соответствующими входами цифроаналогового преобразователя, аналоговый вход которого через первый и второй ключи связан соответственно с входами первого сомножителя и делителя, выход цифроаналогового преобразователя связан с первым входом компаратора и через третий ключ - с входом первого элемента памяти, через четвертый к " в"од перво" элемента пж ти 30 соединен с аналоговым входом цифроаналогового преобразователя, второй вход комнаратора соединен через пятый. ключ с входом второго сомножителя,а через шестой ключ - с выходом первого элемента памяти, выход цифроаналогового преобразователя через седьмой ключ связан с входом второго элемента памяти, входы начальной установки реверсивного счетчика являются цифро". выми входами устройства, выходы элементов памяти являются аналоговыми выходами, а выходы реверсивного счетчика являются цифровым выходом устройства, управляющие входы ключей и реверсивного счетчика подключены к соответствующим выходам генератора синхроимпульсов 1Это устройство позволяет выполнить не более двух множительно-делительных операций эа 1 цикл, т.е. вычисляХ 1 Х Х.ют функции вида - ", или ХЦель" изобретения - расширение функциональных воэможностей устройства за счет обеспечения вычислений Функций вида (.ХхдУЪ 1-. -ЧтоПоставленная цель достигается тем, что в множительно-делительное устрой 3 8839205 0 15 20 25 ЗО ма множительно-делительного устройства,Иножительно-делительное устройство содержит реверсквный счетчик 1, прямой и реверсквный входы которого связаны с соответствующими выходами переключателя 2, вход которого подключен к выходу элемента И 3, первый вход которого. соединен с выходом тактового генератора 4, а второй вход -с соответствующим выходом генератора синхроимпульсов 5, управляющийвход переключателя 2 подключен к выходу компаратора 6, выходы разрядовреверсивного счетчика 1 соединены ссоответствующими входами цифроаналогового преобразователя 7, аналоговый вход которого через первый ключ 8 и второй ключ 9 связан соответственно с входом первого сомножителя (делителя) с опорным напряжением, а через первый дополнительный ключ 10 -с выходом первого элемента памяти 11, выход цифроаналогового преобразователя 7 связан с первым входом компара"тора 6 и с входами первого и второгоэлементов памяти 11 и 12. Второйвход компаратора 6 соединен черезтретий ключ 13 с входом второго сомножителя и через второй дополнительный ключ 14 с выходом первого элемента памяти 11. Входы начальной установкк реверсивного счетчика 1 являются цифровыми входами устройства, выходы элементов памяти 11 и 12 являются аналоговыми выходами, а выходы реверсивного счетчика 1 являются цифровым выходом устройства.Сигнальные входы четвертого и пятогоключей 15 и 16 объединены и .подсоедииены к выходу второго элемента памяти 12, выход четвертого ключа 15 соединен с аналоговым входом цифроаналогового преобразователя 7, выход пятого ключа 16 соединен со вторым входом компаратора 6, управляющие входы всех ключей элемектов памяти и рзверсквного счетчика 1 подключены к соответствующим выходам генератора синхроимпульсов 5,Множительно-делительное устройство работает следующим образом.Генератор синхроимпульсов 5 через ключи 8, 9 к 10 к ключ 15 подключает к аналоговому входу преобразователя 7 в соответствующем поряд". 35 40 45 50 55 60 ство введены два дополнительные ключа, управляющие входы которых подсоединены к соответствующим выходам генератора синхроимпульсов, информационные входы объединены и подключенык выходу второго элемента памяти,выход первого дополнительного ключаподключен к аналоговому входу цифроаналогового преобразователя, а выход второго дополнительного ключаподключен ко второму входу компарат.ора,На чертеже представлена блок-схеке Е .входные сигналы сомножителей делимого Х 1 (делителя У) или промежуточный результат преобразования, хранящийся в одном иэ элементов в памяти 11 и 12. Через ключи 13, 14 и 16 ко входу компаратора 6 генератор 5 подключает в соответствующем порядке входные сигналы сомножителей делимого Х (делителя У) или -промежуточный результат преобразования, хранящийся в одном из элементов памяти 11 и 12.Рассмотрим работу устройства для случая, когда необходимо получить произведение величины2=Х 1 ХЯХЬХ йХ "Хп Х 2 хъгде Х 4;,ХЩ.ХЗ; - сигнал сомножителей но первому, второму, третьему входам устройства соответственно.На вход компаратора 6 подается сигнал первого сомножителя Х 1 на аналоговый вход преобразователя 7 подается Е . На тактовый вход счетдйчика 1 поступают импульсы и производится цикл преобразований аналогового сигнала ХФк выходной двоичный .код счетчика 1 Й.Затем подключается сигнал второго сомножителя Х 9.,к аналоговому входу преобразователя 7. Результат преоб" разования2=МХ 9=Х 1 Х 11 (2)заполняется элементом памяти 11.Следующий сомножитель Х в цифровом коде заносится через входы начальной установки в реверсивный счетчик 1.На аналоновый вход преобразователя 7 подается результат преобразования по Формуле (2) с элемента памяти 11. Результат преобразования по формуле2 =г О 1=Х 1 Х 1 М(3) заносится в элемент памяти 12.Затем подается следующий сомножитель Х 11 на вход компаратора 6, к ана- логовому входу преобразователя 7 подключается Ез, Производится цикл преобразований аналогового сигнала Х 1 в выходной двоичный код счетчика 1, после чего на аналоговый вход преобразователя 7 подключается результат преобразования по Формуле (3), хранящейся в элементе памяти 12. Результат преобразования по формулег:г, Х=хХа, е 1 ХЪ (4) запоминается элементом памяти 11.Затем подается следующий сомножитель Х 2 и т.д. до получения результата по формуле (1).Рассмотрим работу устройства для случая, когда необходимо произвести вычисления по Формуле2 лЖу В - ГЪПромежуточный результат вычисле" ний 2 хранится в элементе памяти 11.Сомножнтвль делителя У подается на аналоговый вход преобразователя 7, делимое 2из элемента памяти 11 через ключ 14 подается на вход компаратора 6. Резельтаты преобразования по формулеЪ 5зЬ(6) на выходе счетчика 1 преобразуется затем в аналоговую форму, для чего на аналоговый вход преобразователя 7 подается Ес через ключ 9. После Е цикла преобразований кода й 1 в аналоговую величину получена на выходе преобразователя 7 результат по формеле25 оп (7)1 э который запоминается элементом памяти 12,.Затем сигнал второго сомножите-. ля делителя У 31 з цифровом коде 2 через входы начальной установки заносится в реверсивный счетчик 1.Подается на аналоговый вход преобразователя 7 Еа, цифровой код УЗпре" образуется в аналоговую величину и запоминается в элементе памяти 12.Затем делимое 2 из элемента памяти 12 через ключ 16 подается на вход компаратора б, а делитель УЪ из элемента памяти 11 через ключ 10 подается на аналоговый вход . преобразователя 7.Результат деления2 у ХИ,=ц-,щ; - (8) преобразуется затем в аналоговую Форму, для чего на аналоговый вход преобразователя 7 подключается Е и анаОд логовый результат запоминается в элементе памяти 11.Следукщий сомножитель делителя 40 УЙ поступает через ключ 8 на аналоговый вход преобразователя 7 проме-. жуточный результат предыдущего преобразования по формуле (8).через ключ 13 поступает на вход компаратора 6, после преобразования по формулеЪ Чй аЬ.Ч 1(9) цифыфвой код ИЗсчетчика 1 преобраз ется в аналоговую величину и .,запоминается элементом памяти 12.Затем подав. ся следующий сомножитель делителя Э и т.д. до получения конечного зультата по формуле (5).Таким образом, множительно-двлительное устройство позволяет выполнять умножение и деление без ограни" чения количества сомножителей и делителей.формула изобретенияиножительно-.делительное устройство по авт.св. 9 674042; о т л ич а ю щ е е с я тем, что, с целью расширения функциональных возможностей эа счет обеспечения вычислений,х,х"-"х,функций вида , . , в негоЯвведены два дополнительные ключа, управляющие входы которых подключены к сбответствуащим выходам генератора синхроимпульсов информационные входы обаединеиы и подключены к выходу второго элемента памяти, выход первого дополнительного ключа подключен к аналоговому входу цифроаналогового преобразователя, выход второго дополнительного ключа подключен ко второму входу компаратора.Источники информациипринятые во внимание при экспертизе1. Авторское свидетельство СССР ю 674042, кл. С 06 С 7/16, 1976 (прототип) ./75 Тираж 748 Государственного комитета С по делам изобретений и открытий 13035, Москва, Ж, Раушская наб.

Смотреть

Заявка

2885423, 25.02.1980

НОВОСИБИРСКИЙ ЭЛЕКТРОТЕХНИЧЕСКИЙ ИНСТИТУТ

АФАНАСЬЕВ ВАЛЕРИЙ АНДРЕЕВИЧ, ИВАНОВА ЛЮДМИЛА НИКОЛАЕВНА, КАЛУГИН ВЯЧЕСЛАВ ВАЛЕНТИНОВИЧ, ЛАЧУГИН ВИКТОР ИВАНОВИЧ, ОВЧЕРЕНКО ВЛАДИМИР АЛЕКСАНДРОВИЧ, СОБОЛЕВ ВЕНИАМИН ИВАНОВИЧ

МПК / Метки

МПК: G06G 7/16

Метки: множительно-делительное

Опубликовано: 23.11.1981

Код ссылки

<a href="https://patents.su/4-883920-mnozhitelno-delitelnoe-ustrojjstvo.html" target="_blank" rel="follow" title="База патентов СССР">Множительно-делительное устройство</a>

Похожие патенты