Цифровой умножитель частоты сле-дования импульсов
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
ОПИСАНИЕИЗОБРЕТЕНИЯК АВТОУСКОМУ СВИДЕТЕЛЬСТВУ Союз Советских Социалистинеских Республик(51)М. Кл,З Н 03 К 23/00 Государственный комитет СССР по делам изобретений и открытий(088.8) Дата опубликования описания 230481 И.Ф,Зеньков, М,С.Буянский, А.Н.Дороженко и коТЕЛЬ ЧАСТОПУЛЬСОВ ервом д ает апаустройства ь, так как30 Изобретение относится к вычислительной и измерительной технике и может быть использовано в цифровых измерителях частоты и фазы, а также в качестве согласукщего блока в автоматических системах управления испытаниями тепловых двигателей, в частности двигателей внутреннего сгорания.Известно устройство для умножения частоты следования импульсов, содержащее формирователь входной частоты, выход которого через дифференцирующую схему подключен к,третьему счетчику, выход которого соединен с пер вым счетчиком, на вход которого через первый делитель поступает частота опорного генератора, при этом выходы первого счетчика соединены с входами схемы запоминания, выходы коТо рой соединены со схемой совпадения, а выход опорного генератора через второй делитель подключен ко входу второго счетчика импульсов, выходы которого соединены со входами схема совпадения, выход которой подключен к шине сброса второго счетчика импульсов 11.Недостатком известногоявляется невысокая точност не учитывается остаток в и елителе частоты, который суж ди зон работы умножителя.Наиболее близким по технической сущности к предлагаемому является умножитель частоты следования импульсов, содержащий счетчики импульсов, делитель частоты, опорный генератор, запоминающий блок, сравнивакщий блок, элемент ИЛИ, линию задержки,.преобразователь код-напряжение, дополнительный запоминаюций блок, источник колебаний умножаемой частоты, формирователь коротких импульсов, выход которого подключен к запоминающему блоку, к дополнительному запоминающему блоку и через линию задержки к элементу ИЛИ 1 к первому счетчику и к делителю частоты, а выход опорного генератора, соединен со вторым счетчиком импульсов и с делителем частоты, один выход которого соединен с первым счетчиком импульсов, а второй выход с дополнительным запоминакщим блоком, выход которого подключен к преобразователю код-напряжение, выход которого соединенс опорным генератором, при этом выходы первого счетчика импульсов подключены к запоминакщему блоку, выходы которого поданы на од( ени входы Сравнивающего блока, на вторые входы которого поданы выходы второго счетчика импульсов 2,Недостатком данного устройстваявляется низкая точность и ограниченные функциональные воэможности всвязи с тем, что коэффициент умножения является постоянной величиной,Цель изобретения - повышение точности при одновременном расширенииФункциональных возможностей.Указанная цель достигается тем,что в цифровой умножитель частотыследования импульсов, содержащий делитель частоты, первый счетчик импульсов, разрядные выходы которогоподключены к соответствующим входамзапоминающего блока, выходы которого подключены к первой группе вхо-дов элемента сравнения, вторая группа входов которого подключена к разрядным выходам второго счетчика импульсов, первый вход которого соединен с выходом опорного генератора,формирователь коротких импульсов,первый и второй выходы которого соединены соответственно с дополнительными входами запоминающего блока идополнительного запоминающего блока,элемент ИЛИ, линию задержки и форми"ронатель импульсов, введены элементыИ, дополнительный делитель частоты,элемент совпадения, элементы задержки, блок переноса, мультиплексоры,переключатель, третий счетчик импульсов и триггер, вход которого соединен с выходом Формирователя импульсов, а прямой и инверсный выходы -соответственно с первым и вторымвходами Формирователя коротких импульсов и с первыми входами первогои второго элементов И, вторые входыкоторых соединены с выходом опорного генератора, третий вход первогоэлемента И - с выходом элемента совпадения, а выходы первого и второгоэлементов И - с входами элементаИЛИ, выход которого соединен,с перным входом делителя частоты, второйвход которого соединен с третьимвыходом формирователя коротких импульсов, третий вход - с четвертымвыходом Формирователя коротких импульсов и первым, входом первогосчетчика импульсов, второй вход ко"торого подключен к пятому выходуФормирователя коротких импульсов,четвертый вход - с выходом первого.элемента задержки, а выходы с управ"лякщими входами первого мультиплексора и группой входов блока переноса, дополнительный вход которогосоединен с,дополнительным входомзапоминающего блока,.а выходы - сустановочными входами третьего счет.чика импульсов, счетный вход которого соединен с выходом дополнительного делителя частоты, первый входкоторого подключен к выходу первого элемента И, первый вход - с шестымвыходом Формирователя коротких импульсов и вторым входом дополнительного делителя частоты, а выходы -со входами элемента совпадения, при-,чем информационные входы первогомультиплексора подключены к выходампереключателя, а выход - ко входупервого элемента задержки и счетномувходу первого счетчика импульсов, разрядные выходы которого подключены кгруппе входов дополнительного запоминающего устройства, выходы которого соединены с управляющими входамивторого мультиплексора, информационные входы которого соединены с выходами, линии задержки, дополнительныйинформационный вход - с выходом элемента сравнения и входом линии задержки, а выход - через второй элемент задержки со вторым нходом второго счетчика импульсов.На чертеже представлена структурная схема устройства,Устройство содержит формирователь1 импульсов, триггер 2, элементы И 3и 4, элемент ИЛИ 5, генератор б опорный, делители 7 и 8 частоты, переключатель 9, элементы 10 и 11 задержки,мультийлексоры 12 и 13, элемент 14совпадения, Формирователь 15 коротких импульсов, счетчики 1 бимпульсон, элемент 19 сравнения, запоминающие блоки 20 и 21, линия 22 задержкисекционная, блок 23 переноса.Устройство работает следующим образом.Умножаемая частота поступает на формирователь 1, где преобразуется н импульсы, поступающие на счетный вход триггера 2, Триггер 2 Формирует. строб, равный периоду входной частоты. Этот строб заполняется импульсами генератора б, которые через элемент 3 и элемент 5 поступают в делитель 7, Делитель 7, мультиплексор 12, переключатель 9 и элемент 10 представляют собой делитель с переменным коэффициентом деления. КоэФФициент задается оператором через переключатель 9. Переключателем 9 выбирается один из информационных входов мультиплексора 12 и, когда код, поступающий с делителя 7 на упрааляющие входы мультиплексора 12, подключит этотвход на выход мультиплексора 12, то через элемент 10 происходит установка в пО" делителя 7, затем процесс повторяется, Выбирая переключателем 9 другой информационный вход мультиплексора 12, мы меняем коэффициент пересчета. Импульсы с выхода мультиплексора 12 поступают в счетчик 16. Число поступивших импульсов равноР ВХ.Даеко Техред Н,ИайорошКорректор В. Синицк ак 49/83 Тираж 988 ВНИИПИ Государственного к по делам изобретений и 113035, Иосква, И, РаушПодпис оьатета СССР открытий окая наб. д.к филиал ППП "Патентф, г. Ужгород, ул. Проектная,рователя коротких импульсов, четвертый вход - с выходом первого элемента задержки, а выходы с управляющимивходами первого мультиплексора и группой входов блока переноса, дополниельный вход которого соединен с дополнительным входом запоминаиЩегоблока, а выходы - с установочными,входами третьего счетчика импульсов,счетный вход которого соединен с выходом дополнительного делителя частоты, первый вход которого подключен ЙК выходу первого элемента И, первыйвход - с шестым. выходом формирователя коротких импульсов и вторым входом дополнительного делителя частоты,а выходы - со входами элемента совпадения, причем информационные входыпервого мультиплексора подключены квыходам переключателя, а выход - ко входу первого элемента задержки исчетному входу первого счетчика импульсов, разрядные выходы которогоподключены к группе входов дополнительного эапоминаищего устройства,выходы которого соединены с управляюцнми входами второго мультиплексора,информационные входы которого соединены с выходами линии задержки, дополнительный информационный вход - с выходом элемента сравнения и входомлинии задержки, а выход - через второй элемент задержки со вторым входом второго счетчика импульсов.Источники информации,принятые во внимание при экспертизе1. Патент США 9 3753125,кл. 328-38, 1975.2. Авторское свидетельство СССР9 468375, кл, Н 03 К 23/00,06.08,73,
СмотретьЗаявка
2772496, 28.04.1979
ХАРЬКОВСКИЙ ОРДЕНА ЛЕНИНА ПОЛИТЕХ-НИЧЕСКИЙ ИНСТИТУТ ИМ. B. И. ЛЕНИНА, ПРЕДПРИЯТИЕ ПЯ B-8748
ЗЕНЬКОВ ИГОРЬ ФЕДОРОВИЧ, БУЯНСКИЙ МИРОСЛАВ СТАНИСЛАВОВИЧ, ДОРОЖЕНКО АЛЕКСАНДР НИКОЛАЕВИЧ, ДЕМИДЕНКО ВАЛЕРИЙ АНТОНОВИЧ
МПК / Метки
МПК: H03K 23/00
Метки: импульсов, сле-дования, умножитель, цифровой, частоты
Опубликовано: 23.04.1981
Код ссылки
<a href="https://patents.su/4-824440-cifrovojj-umnozhitel-chastoty-sle-dovaniya-impulsov.html" target="_blank" rel="follow" title="База патентов СССР">Цифровой умножитель частоты сле-дования импульсов</a>
Предыдущий патент: Преобразователь двоичного кодав двоично-десятичный код
Следующий патент: Вычитающий параллельный счетчик
Случайный патент: Устройство для индикации напряжения