Устройство для визуального контроля за состоянием цифровых элементов электронной вычислительной машины

Номер патента: 786595

Авторы: Иванов, Попова, Прудников, Сороколетов

ZIP архив

Текст

ОПИСАНИЕИЗОБРЕТЕН ИЯК АВТОРСКОМУ СВИДЕТЕЛЬСТВУ Союз Советских иц 286595 Социалистических Реалуолик45) Дата опубликова описания 07.02.8271) Заявите 54) УСТРОЙСТВО ДЛЯ ВИЗУАЛЬНОГО КОНТРОЛ ЗА СОСТОЯНИЕМ ЦИФРОВЫХ ЭЛЕМЕНТОВ ЭЛЕКТРОННО-ВЫЧИСЛИТЕЛЬНОЙ МАШИНЫ 2 Изобретенной техникепри визуальнцифровых элеИзвестноменты И - ИЛконтролируетсределяемыхции 11. сится к вычет быть испотроле за соустройств.ство, содержаммутаторы, вржание регисючателями ислитель льзован стояние ие отн и мож ом кон ентов строй И, ко щее элекотором ров, опиидикасоде ерекл Недостатком устроиства является значительное оборудование и число связей от контролируемых элементов.Наиболее близким по технической сущности и достигаемому эффекту является устройство индикации, содержащее блок переключателей, группу элементов И - ИЛИ, группу элементов ИЛИ, усилители лампами индикации, причем, выход блока переключателей соединен с первыми входами элементов И - ИЛИ, вторые входы которых соединены контролируемыми элементами, выходы элементов И - ИЛИ соединены с входами элементов ИЛИ, выходы которых соединены с входами усилителей с лампами индикации 2.Недостатком устройства является значительное оборудование и число связей от контролируемых элементов,Целью изобретения является сокращение оборудования,Поставленная цель достигается тем, чтоустройство для визуального контроля за состоянием цифровых элементов в ЭВМ, содержащее первый и второй регистры, 5 первый и второй блоки индикации, первыйи второй элементы И, причем выходы первого и второго регистров соединены со входами соответственно первого и второго блоков индикации, введены счетчик, пре образователь параллельного кода в последовательный, третий регистр, дешифраторы и мультиплексоры, причем вход счетчика является тактовым входом устройства, информационный вход преобразователя 16 параллельного кода в последовательныйявляется первым информационным входом устройства, первый, второй, третий, четвертый и пятый выходы счетчика соединены соответственно с управляющим входом пре образователя параллельного кода в последовательный с первыми входами первого, второго и третьего дешпфраторов и с управляющими входами первого и второго мультиплексоров, выходы которых соеди непы с первыми входамн первого и второрого элементов И, шестой выход счетчика соединен с первыми входами четвертого и пятого дешифраторов, выходы которых соединены соответственно с управляющиЗ 0 ми входами первого и второго регистров,О 15 выход преобразователя параллельного кода в последоаательный соединен с информационным входом третьего регистра, выход которого соединен с информационными входами первого и второго регистров, первый выход третьего дешифратора соединен со вторыми входами первого и второго элементов И, выходы которых соединены соответственно со вторыми входами четвертого и пятого дешифраторов, второй выход третьего дешифратора соединен со вторым входом первого дешифратора, выход которого соединен с управляющим входом третьего регистра, выход второго дешифратора подключен к третьему входу второго элемента И, третий вход первого элемента И является управляющим входом устройства, информационные входы первого и второго мультиплексоров являются соответственно вторым и третьим информационными входами устройства.На чертеже приведена схема устройства для визуального контроля за состоянием цифровых элеменпов ЭВМ,Устройство содержит первый дешифратор 1, второй дешифратор 2, третий дешифратор 3, четвертый дешифратор 4, пятый дешифратор 5, счетчик 6, преобразователь 7 параллельного кода в последовательный, третий регистр 8, первый регистр 9, второй регистр 10, первый блок индикации 11, второй блок индикации 12, первый мультиплексор 13, второй мультиплексор 14, первый элемент И 15, второй элемент И 16, тактовый вход устройства 17, первый информационный вход устройства 18, управляющий вход устройства 19, второй информационный вход устройства 20, третий информационный вход устройства 21,Устройство работает следующим образом.На информационный вход преобразователя 7 параллельного кода в последовательный поступает состояние контролируемых элементов, где под управлением сигналов от счетчика 6 происходит преобразование поступившей информации в последовательный код, которая поступает на информационный вход третьего регистра 8, на управляющие входы триггеров этого регистра поступают разрешающие сигналы от первого дешифратора 1, на входы которого поступают управляющие сигналы от счетчика 6 и управляющая метка от третьего,дешифратора 3. С помощью третьего регистра 8 осуществляется преобразование поступающего последовательного кода в параллельный по байтам, который поступает на информационные входы восьми байтовых первого 9 и второго 10 регистюв. На управляющие входы этих же пегистров поступают сигналы от третьего 3 и четвертого 4 дешифратора, на первые входы которых поступают сигналы от счетчика 6, так что информация последова 20 25 30 35 40 45 50 55 60 65 тельно байт за байтом запоминается в регистрах, Для того, чтобы в этих регистрах было зафиксировано выбранное двойное слово, на вторые, управляющие входы третьвго и четвертого дешифраторов должен быть подан разрешающий потенциал на время формирования двойного слова, Этот потенциал формируется следующим образом. В зависимости от положения переключателя (первого и второго), на соответствующий информационный вход первого 13 или второго 14 мультиплексоров подается разрешающий потенциал. С помощью сигналов от счетчиков 6, поступающих на управляющие входы этого мультиплексора, осуществляется преобразование положения переключателя во временный интервал, длительность которого равна времени формирования выбранного, двойного слова, Выходной сигнал от первого мультиплексора 13 поступает на вход первого элемента И 15, на другие входы которого поступает управляющая метка от третьего дешифратора 3 и временной интервал от управляющего входа устройства 19, который определяет время формирования информации для индикации на первом переключателе, Выходной сигнал от второго мультиплексора 14 поступает на вход второго элемента И 16, на другие входы которого поступает управляющая метка от третьего дешифратора 3 и временной интервал от второго дешифратора 2, который определяет время формирования информации для индикации на втором переключателе.Временные метки от третьего дешифратора 3 необходимы для организации продвижения преобразованной информации, которое начинается в этом случае только после того, как окончились переходные процессы в мультиплексорах съема контролируемой информации.Сигнал с выхода первого элемента И 15 поступает на управляющий вход четвертого дешифратора 4, а сигнал с выхода второго элемента И 16 поступает на управляющий вход пятого дешифратора 5,Выходы первого 9 и второго 10 регистров поступают на входы первого 11 и второго 12 блоков индикации. Блок индикации представляет собой усилители, натрузкой которых являются лампы индикации. Через тактовый вход устройства 17 поступают импульсы на вход счетчика 6, который управляет и синхронизирует работу всего устройства. Выходы 15-разрядного двоичного счетчика 6 разделены на 5 групп по 3 разряда ФО - Ф 4, при этом, самая младшая группа ФО поступает на вход третьего дешифратора 3, Ф 1 - на вход первого дешифратор а 1, Ф 2 - на входы четвертото 4 и пятого 5 дешифраторов, ФЗ - на управляющие входы первого 13 и второго 14 мультиплексоров, Ф 4 - на вход второго дешифратора 2. На управ 786595.ляющий вход преобразователя параллельного кода в последовательный 7 поступают группы Ф 1 - Ф 4.Использование предложенного устрой,ства позволяет более экономно осуществлять визуальный контроль за состоянием значительного информационного массива, причем, при увеличении его объема оборудование возрастает меньше, чем при использовании схемы прототипа,Формула изобретенияУстройство для визуального контроля .за состоянием цифровых элементов электронной вычислительной машины, содержащее первый и второй регистры, первый и второй блоки индикации, первый и второй элементы И, причем выходы первого и второго регистров соединены со входами соответственно первого и второго блока .индикации, о т л и ч а ю щ е е с я тем, что, с целью сокращения оборудования, устройство содержит счетчик, преобразователь параллельного кода в последовательный, третий регистр, дешифраторы и мультиплексоры, причем вход счетчика является тактовым входом устройства, информационный вход преобразователя параллельного кода в последовательный является первым информационным входом устройства, первый, второй, третий, четвертый и пятый входы счетчика соединены соответственно с управляющим входом преобразователя параллельного кода в последовательный с ;первыми входами первого, второго и третьего дешифраторов и с управляющими входами первого и второго мультиплексоров, выходы которых соединены с первыми входами первого и второго элемента И, шестой выход счетчика соединен с первыми входами четвертого и пятого дешифраторов, выходы которых соединены соответственно с управляющими входами первого и второго регистров, выход преобразовате ля параллельного кода в последовательныйсоединен с информационным входом третьего регистра, выход которого соединен с информационными входами первого и второго регистров, первый выход третьего де шифратора соединен со вторыми входамипервого и второго элементов И, выходы которых соединены соответственно со вторыми входами четвертого и пятого дешифраторов, второй вход третьего дешифратора 20 соединен со вторым входом первого дешифратора, выход которого соединен с управляющим входом третьего регистра, выход второго дешифратора подключен к третьему входу второго элемента И, третий вход 2 Б первого элемента И является управляющимвходом устройства, информационные входы первого и второго мультиплексоров являются соответственно вторым и третьим информационным входами устройства, 30Источники информации, принятые вовнимание при экспертизе;1. Электронная вычислительная машина ЕС. - Под ред. А. М. Ларионова. Зб М Статистика, 1977, с. 85 - 88,2. Электронная вычислительная машина ЕС-ТО 5, Ц 38.057,001 (прототип).Тип. Харьк. фил. пред. Патент Заказ 25/ЗЗНПО Поиск Изд. Мо 104 Тираж 73осударственного комитета СССР по делам 113035, Москва, 7 К, Раушская наб., д Подписноеобретений и открытий

Смотреть

Заявка

2786403, 04.07.1979

ПРЕДПРИЯТИЕ ПЯ М-5769

ИВАНОВ Ю. Ф, ПОПОВА И. А, ПРУДНИКОВ В. В, СОРОКОЛЕТОВ А. И

МПК / Метки

МПК: G06F 11/32

Метки: визуального, вычислительной, состоянием, цифровых, электронной, элементов

Опубликовано: 07.02.1982

Код ссылки

<a href="https://patents.su/4-786595-ustrojjstvo-dlya-vizualnogo-kontrolya-za-sostoyaniem-cifrovykh-ehlementov-ehlektronnojj-vychislitelnojj-mashiny.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для визуального контроля за состоянием цифровых элементов электронной вычислительной машины</a>

Похожие патенты