Логический накопитель импульсов

Номер патента: 739746

Автор: Пузик

ZIP архив

Текст

и 739746 Союз СоветскихСоциалистическихРеспубики ОПИСАНИЕИЗОБРЕТЕН ИЯК АВТОРСКОМУ СВИДЕТЕЛЬСТВУ(23) Приоритет Опубликовано 05.06.80. Бюллетень 21 по делам изобретений и открытий(53) УДК 621 375 3 (088 8) Дата опубликования описания 06,06.80.(54) ЛОГИЧЕСКИЙ НАКОПИТЕЛЬ ИМПУЛЬСОВ1 Предлагаемый логический накопитель импульсов относится к импульсной технике, может быть использован в радиоэлектронных устрой. ствах вычислительной и измерительной техни.ки, системах автоматического управления и ре. гулировання в качестве простейшего устройства логической обработки последовательности импульсных сигналов.Известно накопительное устройство с контро пем параметров импульсов по методу заряда0 емкостей дозированным пропорционально дли. тельности импульса током, содержащее триг.гер, входы которого подключены к накопитель. ным конденсаторам через схемы И-НЕ (13К недостаткам известного устройства следует отнести односторонний контроль периода еле.дования накапливаемых импульсов.Известен также логический накопитель им. пульсов, содержащий входной триггер, входную шину, пересчетную декаду, выходной триггер ЯЗ-триггер, управляемый ключ, два элемента НЕ, два элемента И-НЕ н два накопителя на конденсаторах, выходы которых соединены соответственно с первыми входами первого 2и второго элементов И - НЕ, вторые входы которых соединены со входами соответствующихнакопителей на конденсаторах и выходами элементов НЕ, выходы элементов И - НЕ соединены со входами В ВЗ-триггера,8 вход которого соединен со входной шиной и со счетным вхо. дом входною триггера, вход установки в "0" которого соединен со входом сброса пересчетной декады, со входами 0 и установки в "0" выходного триггера, с прямым выходом ВЗ- триггера и с первым входом управляемого ключа, второй вход которого соединен с ин версным выходом входного триггера, со входом первого элемента НЕ, а выход со входом второго элемента НЕ; прямой вход входного триггера соединен со счетным входом пересчетной декады, выход которой соединен со счетным входом выходного триггера (21,В известном устройстве входной триггер переключает поочередно два накопителя на конденсаторах для контроля временного интервала между двумя соседними импульсами последовательности.3 73974При превьшкции интервала времени между 1входными импульсами заданной величины срабатывает В 8-триггер, который устанавливаетэлементы устройства в исходное состояние.Кбгда интервалы времени между входнымиимпульсами меньше заданной величины, входныеимпульсы считаются в пересчетцой декаде, переполнение пересчетцой декады ицдици.руется перебросом выходного триггера,Недостатком известного устройства состоитв том, что диапазон частот накапливаемых импульсов ограничен только с нижней стороны,Цель изобретения - получение двусторон.него ограничения по частоте следования накапливаемых импульсов,15Поставленная цель достигается тем, что влогический накопитель импульсов, содержащийвходную шину, входной триггер, пересчетцуюдекаду, выходной триггер, элемент НЕ и В 8 триггер, первый вход 8 которого соединен совходной шиной и с тактовым входом входноготриггера, вход установки в "0" которого соединен со входом сброса пересчетной декадыи со входами О и установки в "0" выходного триггера, тактовый вход которого соединен 25с выходом пересчетной декады, введены элементзадержки, два формирователя и элемент И - ИЛЙ -НЕ с двумя структурами И, первый вход первойструктуры И соединен с прямым выходом В 8- триггера, второй и третий входы 8 которогосоединены с прямым и входами первого и второго формирователей, инверсные входы которыхсоединены с первым и вторым входами В В 8- триггера и второй структуры И элемента И - ИЛИНЕ, третий вход второй структуры И которогосоединен с выходом элемента НЕ и стретьим;входом Й В 8-триггера, четвертый вход В которого соединенс инверсным выходом входного"триггераи тактовыми входами второго формирователя и пересчетной депкады, вход сбросакоторойсоединен с выходом элемента И - ИЛИ -НЕ и со входами установки в "0" формирователей, счетный вход первого формирователясоединен с прямым выходом входного триг.гера, счетный вход которого соединен черезэлемент задержки со входом элемента НЕ.4На чертеже представленаструктура логичес.кого накопителя импульсов.Устройство содержит входной триггер 1, фор- .мирователи 2,3, В 8-триггер 4, пересчетную дека,ду 5, выходной триггер 6, входную шину 7,элемент задеркжи 8, элемент НЕ 9, элементИ в ИЛИ в 10. Входная шина 7 соединена с первым вхо 55 дом 8 В 8-триггера 4, через элемент задержки 8 - со входом элемента НЕ 9 и непосредственно - со счетным входом входного триггера 1, вход установки в "О которого соединен со входа 6 4ми установки в "О" формирователей ,3, со входом сброса пересчетной декадь 5, со входами О и установки в выходного трипе ра 6 и с вь 1 ходом элемента И-ИЛИ. НЕ 1 О, вход первой структуры И кото 1)ого соединен с прямым выходом В 8-триггера 4, второйи третий входы 8 которого соединены с прямыми выходами формирователей 2,3, Инверсные выходы последних соединены с первыми вторым входами В В 8-триггера 4 и второй структуры И элемента И - ИЛИ - НЕ 10, третийвход второй структуры И которого соединенс выходом элемента НЕ 9 и с третьим входомВ В 8-триггера 4, Четвертый вход В триггера 4соединен с инверсным выходом триггера 1, сосчетными входами формирователя 3 и пересчет.ной декады 5, прямой выход триггера 1 соединен со счетным входом формирователя 2,выход пересчетной декады 5 соединен со счетным входом выходного триггера 6.Устройство работает следующим образом,В исходном состоянии ца входной шине 7 потенциал О", на выходе элемента НЕ 9 цинверсных выходах формирователей 2 и 3-уровень "1", поэтому потенциал "0" с выхода элемента 10 удерживает в исходном нулевом состояниивходной триггер 1, формирователи 2 и 3, пересчетную декаду 5 и выходной триггер 6,Входной импульс, пройдя элемент задержки 8 и элемент НЕ 9, закрывает элемент И - ИЛИ -НЕ 10, на выходе которого устанавливается потенциал "1", в результате чего снимается .сигнал установки всего устройства в исходное состояние, Элемент задержки 8 необходим длявключения устройства в работу после при. хода первого импульса последовательности.По заднему фронту входного импульса триггер 1 переключается в состояние "1", положительным перепадом с триггера 1 запускается формирователь 2, и на время формирования импульса формирователя потенциалом "О" сиивереиого входа формирователя 2 закрывается элемент И - ИЛИ - НЕ 10, в результате чего на время формирования импульса потенциал установка устройства в исходное состояние с выхода элемента 10 отсутствует.Если второй импульс последовательности приходит во время формирования импульса формирователя 2, происходит переключение вход. кого триггера 1 в состояцие "О", запускается формирователь 3, а сигналом с инверсного выхода формирователя 3 элемент И-ИЛИ- НЕ 10 снова удерживается в закрытом состоянии. В результате этого при условии, по период следования импульсов це более дзиелы ос 1 и импульсов формирователей 2 и 3, ца вьхппе элемента И - ИЛИ - НЕ О постоянно сохр;шясся потенциал "1", Происходит коцтрол периьни5 73974 следования импульсов цо максимуму. По накоплению заданного числа импульсов включается пересчетцая декада 5, положительным перепадом напряжения с ее выхода запускается выходной трипер 6, который выдает в нагруз. ку сигнал.Если период следовацйя ймпульсов такой, что к моменту прихода третьего импульса формирователь 2 еще формирует импульс, то на трех Я входах ВЯ.триггера 4 устанавливается состояцне "1", и по совпадению этих трех потенциалов ВЯ.триггер 4 переключается в состояние "1", элемент И - ИЛИ - НЕ 10 от-крывается, на его выходе устанавливается потенциал "0", и происходит сброс формирова. гелей 2 и 3, триггеров 1 и 6 и пересчетной декады 5. Произошел контроль импульсов по минимуму периода их следования. Таким образом, в накопителе накапливаются только те импуцьсы, период следования которых удовле творяет условию;1,р(Т(21где Т - период следования накапливаемыхимпульсов;т - длительность импульса формирователей2 и 3.Переключение триггера 4 в состояние "1" происходит по переднему фронту входного импульса, а по заднему его фронту с выхода элемента задержки 8 и элемента НЕ 9 триггер 4 по совпадению потенциала "1" на четырех В входах переключается в состояние "0" Устройство оказывается в исходном состоянии.35 При дальнейшем поступлении импульсов нако. литель функционирует аналогично.-Таким образом, в предлагаемом логическом накопизеле импульсов диапазон накапливаемых импульсов ограничен по максимуму и минимуму, что позволяе 1 использовать накопитель для более широких целей, когда требуется накопление импульсов 1 олько определенного 6 6диапазона периода следования, например, в многократных устройствах связи.Фо рмул а,из о брет енияЛогический накопитель импульсов, содержащийвходную шину, входной триггер, пересчетнуюдекаду, выходной триггер, элемент НЕ и ВЯтриггер, первый вход Я которого соединен совходной шиной и тактовым входом входноготриггера, вход установки в "0" которогосоединен со входом сброса пересчетной декадыи со входами О и установки в "0" выходноготриггера, тактовый вход которого соединен Свыходом пересчетной декады, о т л и ч а ю.щ и й с я тем, что, с целью двухстороннегоограничения по частоте следования накапливае.мых импульсов, в него введены элемент задержки, два формирователя и элемент И - ИЛИ -НЕ с двумя структурами И, первый вход первойструктуры И, соединен с прямым выходомВЯ-триггера, второй и третий входы Я которогосоединены с прямыми выходами первого и второго формирователей, инверсные выходы которых соединены с первым и вторым входамиВ ВЯ-триггера и второй структуры И элементаИ - ИЛИ - НЕ, третий вход второй структурыИ которого соединен свыходом элемента НЕи с третьим входом В ВЯ-триггера, четвертыйвход В которого соединенс инверсным вы.ходом входного триггера и тактовыми входамивторого формирователя и пересчетной декады,вход сброса которой соединен с выходом элемента И - ИЛИ - НЕ и со входами установкив "О формирователей, счетный вход первогоформирователя соединен с первым выходомвходного триггера, счетный вход коротогосоединен через элемент задержки со входомэлемента НЕ,Источники информации,принятые во внимание при экспертизе1, Авторское свидетельство СССР У 429539,кл, Н 03 К 25/02, 1975,2, Авторское свидетельство СССР Чф 514445,кл, Н 03 К 25/04, 1976 (прототип),73974 б Составитель Рано ктор Б. Федотов Техред А.ЩепансКорректор Т,Скворцова Тираж 995 По ЦНИИПИ Государственного комитета СС по делам изобретений и открытий 113035, Москва, Ж, Раушская иабд.

Смотреть

Заявка

2571384, 20.01.1978

ПРЕДПРИЯТИЕ ПЯ Г-4190

ПУЗИК ВЛАДИМИР РОМАНОВИЧ

МПК / Метки

МПК: H03K 25/04

Метки: импульсов, логический, накопитель

Опубликовано: 05.06.1980

Код ссылки

<a href="https://patents.su/4-739746-logicheskijj-nakopitel-impulsov.html" target="_blank" rel="follow" title="База патентов СССР">Логический накопитель импульсов</a>

Похожие патенты