Распределитель
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
ОПИСАНИЕ ИЗОБРЕТЕНИЯ К АВТОРСКОМУ СВИДЕТИЛЬСТВУ Союз СоветскихСоциьлистй 1 ескихРЕСпУбпин 61) Дополнительное к авт. с ву аявлЕно 22.10.76 2 ) 2421863/18-21(23) Приоритет Государственный номнтет СССР оо делам нзооретеннй н открытннЪ53 УДК 621.316. .56 (088.8) вано 25.04.79. ллетень Дата опубликования оп и я 25.04.7 евтоееыобретени Гуртовцев, А.Ф.Петренко и В.П.Чапенко Ц Заявитель нститут электроники и вычислительной АН Латвийской ССР4) РАСПРЕДЕЛИТЕЛЪ Недостатком этогокже небольшие фун распределителя являются циональные возмоМости. Изобретение относится к области автоматикивычислительной техники,Известны распределители, содержащие пяти- стабильный триггер на элементах И - НЕ, пять ВЯ-триггеров и дешифратор на элементах И - НЕ1). Недостатком такого распределителя явля ются небольшие функциональные возможности.Наиболее близким по технической сущности к предложенному является распределитель, содер-, жащий пятистабильный триггер на элементах И - НЕ, выход первого элемента И - НЕ которого соединен со входами третьего и четвертого элементов И - НЕ, выход второго элемента И - НЕ подключен ко входам четвертого и пятого элементов И - НЕ, выход третьего элемента И - НЕ нодключен ко входам первого и пятого элементов И - НЕ, выход четвертого элемента И - НЕ подключен ко входам первого и второго элементов И - НЕ, а выход пятого элемента И - НЕ - ко входам второго и третьего элементов И - НЕ, а также пять ВЯ-триггеров на элементах И - НЕ, нулевой выход каждого предыдущего ВЯ-трютера соединен с нулевым входом последующего ВЯ-триггера и входом соответствующего элемента И - НЕ пятистабильного триггера, нулевой выход пятогоВЯ триггера подключен ко входу пятого элемента И - НЕ пятистабильного триггера, нулевые входы ВЯ-триггеров соединены с шиной тактнрования, дешифратор на четырех элементах И - НЕ,входы первого элемента И - НЕ которого соеди.нены с выходами третьего, четвертого и пятогоэлементов И - НЕ пятистабильного триггера, входы второго элемента И - НЕ дешифратора подключены к выходам первого, четвертого и пятогоэлементов И - НЕ пятистабильного триггера, вхо.ды третьего элемента И - НЕ дешифратора соединены с выходами первого, второго и пятого элементов И - НЕ пятистабильного триггера, а входычетвертого элемента И - НЕ дешифратора подключены к выходам первого, второго и третьегоэлементов И - НЕ пягистабильного триггера, нулевые выходы ЙЯ-триггеров соединены с импульсными выходами распределителя, а выходы элементов И - НЕ дешифратора подключены к выходам уровней распределителя 2.го триггера,Функциональная схема предложенного распределителя приведена на фиг.1 и содержит следую.щие элементы: 1пятистабильный триггер наэлементах И - НЕ, выход элемента И - НЕ 2 сое.динен со входами элементов И - НЕ 3 и 4, выходэлемента И - НЕ 3 подключен ко входам элементов И - НЕ 5 и 6, выход элемента И - НЕ 4 соеди"нен со входами элементов И - НЕ 2 и 6, выходэлемента И - НЕ 5 подключен ко входам элементов И - НЕ 2 и 3, а выход элемента И - НЕ б - ковходам элементов И 1.1 Е 1 и 3, 7 - 11 - ВЯ-тригге.ры на элементах И - НЕ. Нулевой выход ВЯ-триггера 7 соединен с нулевым входом ВЯ триггера 8 и входом элемента И - НЕ 2, нулевой выход ВЯ-триггера 8 подключен к нулевому входуРЯ-триггера 9 и входу элемента И - НЕ 3, нулевойвыход ВЯ-триггера 9 соединен с нулевым входом ВЯ-триггера 1 О и входом элемента И - НЕ 4,нулевой выход ВЯ триггера 10 соединен с нулевым входом ВЯ-триггера 11 и входом элементаИ - НЕ 5, Нулевой выход ВЯ-триггера 11 соединенс нулевыми входами ВЯ-триггеров 7 - 10 и входами элементов И - НЕ 4,5,6,12 - шина тактирования, которая соединена с нулевыми входамиВЯ-триггеров 7 - 11, 13 - дешифратор на элементах И - НЕ 14 - 17, Входы элемента И - НЕ 14 соединены с выходами элементов И - НЕ 4,5,6, входы элемента И - НЕ 15 подключены к выходамэлементов И - НЕ 2,5,6, входы элемента И - .НЕ 16соединены с выходами элементов И - НЕ 2,3,6, авходы элемента И - НЕ 17 - с выходами элементов гИ - НЕ 2,3,4. Нулевые выходы ВЯ-триггеров7 - 11 образуют импульсные выходы распределителя, 18первый дополнительный элементИ - НР, входы которого подключены к управляющим входам 19 и 20, а выход - ко входу элемента И - НЕ 14, 21 - второй дополнительный элемент И - НЕ, входы которого соединены с выхо.дами элементов И - НЕ 14 - 17, выходы элементовИ - НЕ 14, 15, 16, 17, 21 подключены соответственно к единичным входам ВЯ-триггеров 7 - 11 иобразуют выходы уровней распределителей. Входэлемента И - НЕ 15 соединен с управляющим вхо.дом 22, вход элемента И - НЕ 16 - с управляющимвходом 20, а вход элемента И - НЕ 17 - с управ.ляющим входом 23, нулевые выходы ВЯ-тригге.ров 7, 8, 9 соединены с нулевыми входамиВ Я- т ригге ра 11.На фиг. 2 и 3 показаны временные диаграммыфункционирования распределителя в разных режимах. 365873Цепь изобретения - расширение функциональ. ных воэможностей распределителя.Это достигается тем, что в предложенный распределитель, содержащий пятистабильный триггер на элементах И - НЕ, выход первого элемента И - НЕ которого соединен со входами третьего и четвертого элементов И - НЕ, выход второго элемента И - НЕ подключен ко вхэдам четвертого и пятого элементов И - НЕ,вых эд третьего элемента И-НЕ подключен ко входам первого и пятого элементов И - НЕ, выход четвер того элемента И - НЕ подключен ко входам пер. вого и второго элементов И - НЕ, а выход пятого элемента И - НЕ - ко входам второго и третьего элементов И - НЕ, а также пять ВЯ.триггеров на элементах ИНЕ, нулевой выход каждого предыдущего ВЯ-триггера соединен с нулевым входом последующего ВЯ-триггера и входом соответствующего элемента И - НЕ пятистабильного триггера, нулевой выход пятого ВЯ.триггера подключен ко входу пятого элемента И-НЕ пяти- стабильного триггера, нулевые входы ВЯ -триггеров соединены с шиной тактирования, дешифратор на четырех элементах И - НЕ, входы первого 25 элемента И - НЕ которого соединены с выходами третьего, четвертого и пятого элементов И - НЕ пятистабильного триггера, входы второго элемента И - НЕ дешифратора подключены к выходам первого, четвертого, и пятого элементов И - НЕ ЗО пятистабильного триггера, входы третьего эле. мента И - НЕ дешифратора соединены с выходами первого, второго и пятого элементов И-НЕ пятистабильного триггера, а входы четвертого зле 35 мента И - НЕ дешифратора подключены к выходам первого, второго и третьего элементов И - НЕ пятистабильного триггера, пулевые выходы ВЯ-триг. геров соединены с импульсными выходами распределителя, а выходы элементов И - НЕ дешифратора подключецы к выходам уровней распредели. теля, введены два дополнительных элемента И - НЕ, входы первого дополнительного элемента И - НЕ соединены с первым и третьим входами управления, а выход - со входом первого элемента И - НЕ дешифратора, вход второго элемента И - НЕ дешифратора подключен ко второму входу управления, вход третьего элемента И - НЕ дешифратора - к третьему входу управления, а выход четвертого элемента И - НЕ дешифратора - 5 О к четвертому входу управления, выход каждого элемента И - НЕ дешифратора соединен с единичным входом соответствующего ВЯ-триггера и входами второго дополнительного элемента И-НЕ, выход которого подключен к единичному 55 входу пятого ВЯ-триггера и пятому выходу уровней распределителя, нулевые выходы первого, второго и третьего ВЯ-триггеров соединены с ну 7левыми входами пятого ВЯ.тригтера, нулевой выход которого подключен к нулевым вхоламвсех предыдущих ВЯ.триггеров и входам третье.го и четвертого элементов И - НЕ пятистабильно5 6Функционирование распределителя осуществляется следующим образом. Распределитель рабо. тает в пяти режимах:- когда ца управляющие входы 19, 20, 22, 23 - подается код 1101; код 1001; П 1 - код 1010, 1 Чкод 0110; Ч - код 0111. Пусть в исходном состоянии ца управляюшие входы 19, 20, 22, 23 подается набор значений сигналов (0111), ца шине тактирования 12 присутствует нулевой логический уровень (фиг. 2), а пятистабильный триггер 1 находится в состоянии (00111). Тогда ца нулевых выходах ВБ-триггеров 7 - 11 присутствуют единичные логи. ческие уровни. Так как на управляющем входе 19 имеется нулевой логический уровень, на выходе элемента И - НЕ 18 - единичный логический уровень, который не блокирует элемент И - НЕ4. Аналогично единичные логические уровни на управляющих входах 20, 22, 23 не блокируют элементы И - НЕ 5, 16, 17. На выходах элемен. тов И - НЕ 15, 16, 17 имеются единичные логи 58737 Э 5 45 50 55 ческие уровни, и только ца выходе элементаИ - НЕ 14 - нулевой логический уровень. В соответствии с уровнями на выходах элементов И - НЕ14, 15, 16, 17, 21 распределяются сигналы наединичных выходах ВЯ-триггеров 7 - 11. Измене.ние значения уровня на шине тактцрования 12с нуля на единицу приводит к тому, что сраба.тывает ВБ-триггер 7. На его нулевом выходе по.является нулевой логический уоовень, который,во-первых, блокирует изменение уровней на единичном выходе ВБ-триггеров 7, 8 и 11, и, во-вторых, изменяет состояние пятистабильного триг.гера 1 (00111 на 10011). При этом ца выходеэлемента И - НЕ 14 образуется единичный логи.ческий уровень, а на выходе элемента И - НЕ 15 -ненулевой логический уровень. В результатеВЯ.триггер 8 переходит в единичное состояние.Лалее распределитель функциоцирует аналогично.Функционирование распределителя для случая,когда на управляющие входы 19, 20, 22, 23 подается набор значений сигналов 1010, иллюстрируется на фиг, 3, В других режимах распределитель работает аналогично,Формула изобретения 1Распределитель, содержащий пятистабильный триггер на элементах И - НЕ, выход первого эле. мента И - НЕ которого соединен со входами третьего и четвертого элементов И - НЕ, выход второго элемента И - НЕ подключен ко входам четвертого и пятого элементов И - НЕ, выход третьего элемента И - НЕ соединен со входами первого и пятого элементов И - НЕ, выход четвертого элемента И - НЕ подключен ко входам первого и второго элементов И - НЕ, а выход пятого элемента И - НЕ - ко входам второго и третье. 5 1 О 15 20 25 ЗО го элементов ИНЕ, а также пять ВЯ-триггеровна элемецтах И-.НЕ, нулевой выход каждогопредыдущего ВВ-триггера соединен с нулевымвходом последующего ВБ-триггера и входом со.ответствующего элемента И - НЕ пятцстабильно.го триггера, нулевой выход пятого ВБ.триггераподключен ко входу пятого элемента И - НЕ пятистабильного триггера, нулевые входы ВЯ-триг.геров соединены с шиной тактирования, дешифра.тор на четырех элементах И - НЕ, входы первогоэлемента И - НЕ которого соединены с выходамитретьего, четвертого и пятого элементов И - НЕпятистабильного триггера, входы второго элемента И - НЕ дешифратора подключены к выходампервого, четвертого и пятого элементов И - НЕпятистабильного триггера, входы третьего элемента И - НЕ дешифратора соединены с выходамипервого, второго ц пятого элементов И - НЕ пятистабильного триггера, а входы четвертого эле.мента И - НЕ дешцфратора подключены к выходам первого, второго и третьего элементов И - НЕпятистабильного триггера, нулевые выходы ВЯ.триггеров соединены с импульсными выходамираспределителя, а выходы элементов И - НЕ де.шифратора подключены к выходам уровней распределителя, о т л и ч а ю щ и й с я тем, что,с целью расширения функциональных возможностец. в него введены два дополнительных элемента И - НЕ, входы первого дополнительногоэлемента И - НЕ соединены с первым и третьим входами управления, а выход - со входом первого элемента И - НЕ дешифратора, вход второгоэлемента И - НЕ дешифратора подключен ковторому входу управления, вход третьего элемента И - НЕ дешифратора - к третьему входу управления, а выход четвертого элемента И - НЕ дешифраторак четвертому входу управления,выход каждого элемента И - НЕ дешифратора соединен с единичным входом соответствуюшегоВБ-триггера и входами второго дополнительногоэлемента И - НЕ., выход которого подключен кединичному входу пятого ВЯ-триггера и пятомувыходу уровней распределителя, нулевые выхо.ды первого, второго и третьего ВБ-триггеровсоединены с нулевыми входами пятого ВЯ-триг.гера, нулевой выход которого подключен к ну.левым входам всех предыдущих ВЯ-триггеров ивходам третьего и четвертого элементов И - НЕпятистабильцого триггера,Источники информации, принятые во вниманиепри экспертизе1. Букреев И.Н. и др. Микроэлектронные схемы устройств, "Советское радио", М., 1975, с. 228.рис, 5.60.2. Букреев И.Н. и др. Микроэлектронныесхемы цифровых устройств, "Советское радио",М., 1975, с.236, рис. 5.65 а.
СмотретьЗаявка
2421863, 22.11.1976
ИНСТИТУТ ЭЛЕКТРОНИКИ И ВЫЧИСЛИТЕЛЬНОЙ ТЕХНИКИ АН ЛАТВИЙСКОЙ ССР
ГУРТОВЦЕВ АРКАДИЙ ЛАЗАРЕВИЧ, ПЕТРЕНКО АЛЕКСАНДР ФЕДОРОВИЧ, ЧАПЕНКО ВИКТОР ПЕТРОВИЧ
МПК / Метки
МПК: H03K 17/02
Метки: распределитель
Опубликовано: 25.04.1979
Код ссылки
<a href="https://patents.su/4-658737-raspredelitel.html" target="_blank" rel="follow" title="База патентов СССР">Распределитель</a>
Предыдущий патент: Коммутатор
Следующий патент: Многоканальное переключающее устройство
Случайный патент: Способ определения скорости изменения физико-химического параметра в процессе культивирования микроорганизмов