Вычислительное устройство
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 643868
Авторы: Белокобыльский, Федоров
Текст
и 643868 Союз СоветскихСоциалистическихРеспублик ОПИСАНИЕ ИЗОБРЕТЕНИЯ К АВТОРСКОМУ СВИДЕТЕЛЬСТВУо делам изобретении . и открытий Опубликовано 25,01,79.Бюллетень Ле 3 Дата опубликования описания 28.01,7(53) 81. 325 (088,8) в и А. А. Белокобыльский 72) Авторы изобретения А,тель 1 ЧИСЛИТЕЛЬНОЕ УСТРОЙСТ 5 улевой вхо ко второй д первого тригвходной шине, иггера - к триггера 2 . зует лишь выобои между гера а нул нулев Тал вход второго т му выходу первогоое устройство реали част яетобретениальных во яш и ие функцион лючаюшееся мпульсных пож ся расщ ностей,возможностиледовательнос ложения с присоединением заявки(23) Приоритет Изобретение относится к области вычислительной техники и автоматики и может быть использовано при построении устройств вычитания и суммирования двух импульсных последовательностей, а также при построении импульсно- фазового преобразователя, основанного на принципе суммирования приращений кода.Устройством, реализующим сложение и вычитание импульсных последовательностей, являетоя импульсно-фазовый преобразователь 1.При использовании такого устройства возможны как неполное вычитание импульсов, так и слияние их при сложении, что приводит к сбою устройства и появлению ложной информации на его выходе.Наиболее близким аналогом является вычислительное устройство, содержашее триггеры и элемент НЕ, причем вход элемента НЕ подключен к первой входной шине устройства, единичные входы первого и второго триггеров соединены итание из текущего зна е начального значения Целью насто еготей.Указанная цель достигается тем, что устройство дополнительно содержит формирователи импульсов, элементы И и ИЛИ, причем входы первого и второго формирователей импульсов подключены соответственно к первой входной шине и выходу элемента НЕ, выход второго формирователя импульсов подключен к нулевому входу третьего триггера и к первому входу первого элемента И, второй вход которого подключен к нулевому выходу второго триггера, а выход -к первым входам второго и третьего элементов И, вторые входы которых подключены соответственно к первой и второй управляющим шинам, а выходысоответственно к первому входу элемента ИЛИ и единичному входу третьего триггера, нулевой выход которого соединен с первым входом четвертого элемента И, второй вход которого подключен к выходу первого формирователя импульсов и единичным вмдам первого и второго триггеров, а выход - ко второму входу элемента ИЛИ, выход которого подключен к выходной шине устройства.На фиг, 1 изображена функциональная схема устройства; на фиг. 2 - временная диаграмма работы устройства.Устройство содержит первый 1 и второй 2 триггеры, единичные входы которых соединены между собой и с выходом первого формирователя импульсов 3, вход которого связан с первой входной шиной устройства, по которой по- чается основная импульсная последовательностьоп, и со входом элемента НЕ 4, Нулевой вход первого триггера соединен со второй входной шиной устройства, по которой подается унитарный код, а нулевой выход - с нулевым входом второго триггера 2, Устройство содержит также второй формирователь импульсов 5, вход которого соединен с выходом элемента НЕ 4, элемент И 6, элемент И 7, элемент И 8, триггер 9, элемент И 10 и элемент ИЛИ 11. Выход элемента ИЛИ связан с выходной шиной устройства, на которую выдается импульсная последовательностьрп -а входы. Хс выходом элемента И 8 и с выходом элемента И 10. Один вход элемента И 10 соединен с единичными входами первого и второго триггеров 1 и 2 и с выходом первого формирователя импульсов 3, а другой вход - с нулевым выходом триггера 9, Единичный вход триггера 9 соединен с выходом элемента И 7, а нулевой вход - с выходом второго формирователя импульсов 5 и одним входом элемента И 6, другой вход которого соединен с нулевым выходом второго триггера 2, Выход элемента И 6 соединен с первыми входами элементов И 7 и 8. Второй вход элемента И 8 соединен с первой управляющей шиной устройства, по которой подается сигнал сложение , а второй10 15 25 35 40 55 вход элемента И 7 соединен со второйуправляющей шиной устройства, по которой подается сигнал фвычитаниеф,Устройствоработает следующим об 5 разом. На первую входную шину устройства поступают прямоугольные периодические сигналы основной импульсной последовательности 1 ои, из которых первым формирователем импульсов 3 формируется последовательность импульсов,длительность которых меньше длительности импульсов основной последовательности. На вторую входную шину устройства поступают такие прямоугольные периодические сигналы унитарного кода1 у, частота которых меньше частотыосновной импульсной последовательнос"0 ИЛПервый импульс. частоты 1 и устанавливает триггер 1 так, что на его нулевом выходе появляется высокий уровеньсигнала, но так как частота с выходапервого формирователя, поступающаяна единичный вход этого же триггера,больше частоты 1и, этот триггер успевает возвратиться в исходное состояние(низкий уровень сигнала на нулевом выходе до прихода следующего импульсачастоты 1 к . При одновременном окончании запускающих импульсов триггер 1переходит в состояние, противоположноеисходному, т,е. на его выходе будет высокий уровень сигнала. На выходе триггера 1 появляется импульс, которыйустанавливает по нулевому входу триггер 2 в состояние, при котором на егонулевом выходе появляется высокий уровень сигнала. Однако импульсы с выхода первого формирователя импульсов 3,подаваемые на этот же триггер, снова устанавливают его в первоначальноесостояние (низкий уровень сигнала нанулевом входе). С приходом следуюшегоимпульса частотыработа триггеров1 и 2 аналогична описанному выше, Таким,образом, на нулевом выходе триггера 2 присутствует последовательностьимпульсов, частота которых равна частоте унитарного кода Т, а длительностьравна периоду следования основной импульсной последовательности тощ. Этапоследовательность поступает на входэлемента И 6.Проинвертированная основная импульсная последовательность с выхода элемента НЕ 4 поступает на вход второгоформирователя импульсов 5. На выходеформирователи импульсов 5 присутствуетпоследовательность импульсов 2 длительность которых меньше длительности импульсов основной последовательности. Эта последовательность поступает на вход элемента И 6, а также на нулевой вход триггера 9. Совпадение сигналов на входах элемента И 6 дает последовательность импульсов, длительность которых равна длительности импульса на выходе второго формирователя импульсов 5, а частота - частоте 1 у Сигнал с выхода элемента И 6 поступает на первые входы элементов И 8 и 7. При отсутствии знаков сложения или вычитания (высокий уровень сигнала на управляющих шинах) на выходах элементов И 7 и 8 будет низкий уровень сигнала.Последовательность импульсов с выхода второго формирователя импульсов 5 устанавливает триггер 9 в состояние, когда на его нулевом выходе присутствует высокий уровень сигнала, который дает разрешение элементу И 1 0 на прохождение импульсной последовательности с выхода первого формирователя импульсов 3.Таким образом, на выходной шине устройства, т.е. на выходе элемента ИЛИ 11, присутствует импульсная последовательность с частотой 1 рпПри поступлении разрешающего сигнала сложение" (высокий уровень) по первой управляющей шине на вход элемента И 8 дается разрешение на прохождение сигнала с выхода элемента И 6. На выходе элемента ИЛИ 11 получается последовательность импульсов с выхода элемента И 10, между которыми вписаны импульсы с выхода элемента И 8 с частотой 1 у.Таким образом, на выходе элемента ИЛИ 11 (на выходе устройства) присутствует импульсная последовательность с ЧастотойОП 4При поступлении разрешающего сигнала "вычитание" (высокий уровень) по второй управляющей шине на вход элемента И 7 дается разрешение на прохождение сигнала с выхода элемента И 6, Первый импульс с выхода элемента И 7 устанавливает триггер 9 в состояние, при котором на его нулевом выходе присутствует низкий уровень сигнала, При одновременном окончании запускающих импульсов триггер 9 переходит в состояние, противоположное исходному. Разрешающий сигналВычислительное устройство, содержащее триггеры и элемент НЕ, причем вход элемента НЕ подключен к первой входной шине устройства, единичные входы первого и второго триггеров соединены между собой,нулевой вход первого триггера подключен ко второй входной шине, а нулевой вход второго триггера - к нулевому выходу первого триггера, о т л и ч а ю ш и й с я тем, что, с целью расширения функциональных возможностей, заключающегося в обеспечении наряду с вычитанием сложения импульсных последовательностей, устройство дополнительно содержит формирователи импульсов, элементы И и ИЛИ, причем входы первого и второго формирователей импульсов подключены соот- ветственно к первой входной шине и выходу элемента НЕ, выход второго форми рователя импульсов подключен к нулевому входу третьего триггера и к первому входу первого элемента И, второй вход которого подключен к нулевому выходу второго триггера, а выхЬд - к первым входам второго и третьего элементов И, вторые входы которых подключены соответственно к первой и второй управляющим шинам, а выходы - соответственно к первому входу элемента ИЛИ и единичному входу третьего триггера, нулевой выход которого соединен с первым входом четвертого элемента И, второй вход которого подключен к выходу первого формирователя импуль 25 30 35 40 45 50 55 бна входе элемента И 10 исчезает, запрещая прохождение импульса с выхода первого формирователя импульсов 3.С приходом импульса с выхода второго формирователя импульсов 5 триггер 9 вновь устанавливается в исходное состояние, разрешая прохождение импульсов с выхода первого формирователя импульсов 3 до прихода очередного импульса с выхода элемента И 7, Таким образом, на выходе устройства присутствует импульсная последовательность с частотой 1 О, .Таким образом, можно констатировать, что данное устройство имеет расширенные функциональные возможности по сравнению с прототипом, так как позволяет производить сложение двух импульсных последовательностей. Формула изобретения643868 сов и единичным входам первого и второго триггеров, а выход - ко второму входу элемента ИЛИ, выход которого подключен к выходной шине устройства.Источники информации, принятые вовнимание при экспертизе: ЙЯФдьдаУРРВггею аУ ИЫ оставитель В. БерезкинТехред И, Асталош ректор С; Ше дактор Д. вили аз 8022/44: .Ти ЦНИИПИ Государственног по делам изобретен 113 О 35, Москва, Ж 35, РП Патент", г. Ужгород, ул. Проектная, 4 дылод аийроюрп Ф ЗАИД 7 Р- юмрайтею д ЮааУ Фее рйЬаею Х даиоУщчегера дмяодриг гера 81. Бай Р. Л. и др, Управлениеследящими электроприводами с применением цифровых устройств М., Энергияф, с. 96.5 2, Авторское свидетельство СССР.% 466509, кл. Я 06 Р 7/385, 1972,ж 779 Подписнокомитета СССРи открытийушская наб., и. 4/5
СмотретьЗаявка
2420891, 15.11.1976
ПРЕДПРИЯТИЕ ПЯ А-1081
ФЕДОРОВ МИХАИЛ АНТОНОВИЧ, БЕЛОКОБЫЛЬСКИЙ АЛЕКСАНДР АНДРЕЕВИЧ
МПК / Метки
МПК: G06F 7/38
Метки: вычислительное
Опубликовано: 25.01.1979
Код ссылки
<a href="https://patents.su/4-643868-vychislitelnoe-ustrojjstvo.html" target="_blank" rel="follow" title="База патентов СССР">Вычислительное устройство</a>
Предыдущий патент: Устройство для определения экстремальных чисел
Следующий патент: Устройство для выделения первого импульса и вычитание первого импульса из последовательсности импульсов
Случайный патент: Устройство для лечения переломов верхней челюсти