Аналого-цифровой преобразователь
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
ОП ИСАНИЕ ИЗОБРЕТЕНИЯ К АВТОРСКОМУ СВИДНЕЛЬСТВУ Сотоз Советских Социалистических Республик(61) Дополнительное к авт. свид-ву 1 ) 1 828109/2 6 Явлен 015.08 51) рисоединсннеи заявки3 Ь 3/17 Гааударствеива квинтетСааата Маюастраа СССРаа далам азобрвтвейн атарьпий(72) Авторы изобретения Н Н. Махов го Знатени. Кирова ральскнй ордена Трудового Краинститут им. 1) Заявит хнич 4) АНАЛОГО-ЦИФРОВОЙ ПРЕОБРАЗОВАТЕ ля. Для этого в него дополнительно введены делитель эталонного напряжения дискриминатор знака входного сигнала, индикатор знака входного сигнала и преобразователь кода, причем выход источника эталонного напряжения соединен с первым входом делителя эталонногонапряжения, второй вход которого подключен ко второму выходу устройства управления источником эталонного напряжения, а выход - к неиввертирующему входу операционного усилителя, выход операционного усилителя. через дискриминатор знака входного сигнала соединен с третьим и четвертым входами устройства управле 1 шя источником этаИзобретение касается радиотехники и может использоваться для целей спектрометрии ионизирующих излучений.Известны аналого-цифровые преоб разователи, содержащие источник эталонного напряжения, устройство управления источником эталонного напряжения, операционный усилитель, две ячейки памяти, блок управления, вентиль и блок синхронизации, причем выход источника эталон ного напряжения соединен с первым входом устройства управления источником эталонного напряжения, второй вход которого подключен к выходу блока синхронизации, а первый выход - к инвертирую щему входу операционного усилителя, первый вход вентиля соединен с входной клеммой, второй - с первым выходом блока, управления, а выход - с неинвертирующим входом операционного усилителя, 20 первый и второй входы первой ячейки памяти соединены со вторым и третьим выходами устройства управления, первый и второй входы второй ячейки памятис четвертым и пятым выходами у,трэйстьа управления, третьи входы обеих ячеек памяти соединены с выходом операционного усилителя, а их выходы - с его непнвертируюпцм входом. Однако такой преобразователь не обеспечивае; кодирование сигналов обоих полярностей.Цель изобретения - расширение функциональных воэможностей преобразоват -5 6 15 20 лонного напряжения и первым и вторым входами индикатора знака входного сигнала и преобразователя кодов, третьи входы йоторых соединены с выходом блока синхронизации, а первый и второй ньЮоды индикатора знака входного сигнала - с четвертым и пятым входами преобразователя кодов.На чертеже дана блоксхема предлагаемого преобразователя.Преобразователь содержит вентили 1 и 2, операционный усилитель 3, конденсатор 4, дискриминатор знака 5 с первым выходом 6, схему совпадения 7 индикатора знака 8, триггеры 9 и 10 индикатора знака 8, схему совпадения 11 преобразователя кода 12, схему совпадения 13, конденсатор 14, вентили 15-17, выход 18 дискриминатора знака 5, источник эталонного напряжения 19, устройство управления 20, блок синхронизации 21, устройство управления эталоном 22, которое содержит схему совпадения 13.Устройство работает следующим образом. В исходном состоянии аналого-цифрового преобразователя открыты вентили 1 и 2. Усилитель 3 работает в режиме повторителя и заряжает конденсатор 4 до величины Е , равной величине измеряемого сигналаЪ . Одновременно сигналхпойается на вход дискриминатора знака 5. Так какЕО, то дискриминатор знакахвырабатывает на своем выходе 6 сигнал управления, который через схему совпадения 7 индикатора знака 8 устанавливает триггер 9 в состояние Х .Сигнал с триггера 9 является сигналом индикации "плюса" (положительной измеряемой величины), Сигнел со второго выхода триггера 9 блокирует триггер 10, и индикатор знаке измеряемой величины остается в таком состоянии до окончания кодирования данного сигнала. Сигнал с триггера 9 также поступает на схему совпадения 1 1 преобразователя кода2, что обеспечивает получение кода абсолютной величины измеряемого сигнала (Е ). Такх на выходе индикатора знака 8 получается сигнал; соответствующий положительному значению измеряемой величины, Кроме того, сигнал управления дискриминатора зчака через схему совпадения 13 переводит преобразователь в режим вычитания эталона, + Е 2 йиз измеряемой величины, При этом начинается процесс перезарядки конденсаторов 4 и 14 через усилитель 3;при этом вентили 15-17 открыты, остальные - закрыты, Конденсатор 14 заряжается до величины Е - 2/Е - Еур Эте величина также подеется не вход дискриминатора знака. В случае, если полученная величина положительна. не выходе 6 дискриминатора знака 5 вырабатывается сигнал управления, который через схему совпадения 11 подается на выход преобразователя кода и соответствует состоянию. М в первом разряде кода измеряемого сигнала.При этом преобразователь остается в прежнем режиме. Если полученная величина отрицательна, то на выходе 18 дискриминатора знака 5 появляется сигнал, который переводит преобразователь в режим сложения эталонаЕс измеряемой величиной. На выходе преобразователя кода сигнал отсутствует, что дает состояние О" в соответствующем разряде кода измеряемого сигнала. Далее процесс повторяется до тех пор, пока величине Ео не сменит свой знак. В этом случае преобразователь снова переходит в предыдущий режим. Предмет изобретений Аналого-цифровой преобразователь, содержаший источник эталонного напряжения, устройство управления источником этелонного напряжения, операционный усилитель, две ячейки памяти, блок управления, вентиль и блок синхронизации, причем выход источника эталонного напряжения соединен с первым входом устройстве управления источником эталонного напряжения, второй вход которого подключен к выходу блоке синхронизации, е первый выход - к инвертируюшему входу операционного усилителя, первый вход вентиля соединен с входной клеммой, второй - с первым выходом блока управления, е выходс неинвертируюшим входом операционного усилителя, первый и второй входы первой ячейки памятисоединенысо вторым и третьим выходами устройстве управления, первый и второй входы второй ячейки памяти - е четвертым и пятым выходами устройстве управления, третьи входы обеих ячеек памяти соединены с выходо операционного усилителя, е их выходы - с его неинвертируюшим входом, о т л ич а ю ш и й с я тем, что, с целью расширения функциональных воэможностей преобразователя, в него дополнительно введены делитель эталонного напряжения, дискриминатор знака входного сигнала и индикатор знака входного сигнала и поеобраэователь кода, причем выход источника эталонного напряжения соединен с первым входом делителя эталонного напря 489219жения, второй вход которого подключен ко второму выходу устройства управления источником эталонного напряжения, а выход к неинвертирующему входу операционного усилителя, выход операционного усилителя через дискриминатор знака входного сигнала соединен с третьим и четвертым входами устройства управления источником эталонного напряжения и первым и вторым входами индикатора знака входногосигнала и преобразователя колов, третьивходы которых соединены с выходом блока синхронизации, а первый и второй яыходы индикатора знака входного си 1 ндпас четвертым и пятым входами прообразеателя кодов,
СмотретьЗаявка
1828109, 15.08.1972
УРАЛЬСКИЙ ОРДЕНА ТРУДОВОГО КРАСНОГО ЗНАМЕНИ ПОЛИТЕХНИЧЕСКИЙ ИНСТИТУТ ИМ. С. М. КИРОВА
МАХОВ ВИТАЛИЙ НИКОЛАЕВИЧ, НОВИСОВ БОРИС СОЛОМОНОВИЧ
МПК / Метки
МПК: H03K 13/17
Метки: аналого-цифровой
Опубликовано: 25.10.1975
Код ссылки
<a href="https://patents.su/4-489219-analogo-cifrovojj-preobrazovatel.html" target="_blank" rel="follow" title="База патентов СССР">Аналого-цифровой преобразователь</a>