Цифровой фильтр
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
Союз СоветскихСоциалис ических Республик(61) Зависимое от авт. свидстсльства -2) Заявлено 27,Х,1971 (21) 1700294/18-24 51) М. Кл. 6 06) 15/36 с присоединением заявкиосударственный комитетСовета Министров СССРоо делам изебретенийи открытий(088.8) убликовано,25,1.1974, Бюллетень3 та опубликования описания 11.Х 1.974 72) Авторы изобретения В, И. Нижник, В. Л, Черевко и О. Т, Чигири 1) Заявите.(54) ЦИфРОВОй фИЛЪТ инанием, второй вхо к схеме умножени на М с запоподсоединенУ - 1Я5мирования д сумматора я кода на к схеме форкоторой подключе ход М - 1сглаживания араметра Сгланпринятого тем врем помощью тора сгла 30 Предлстоту апп Изобретение относится к области цифровой вычислительнои техники и может быть применено в системах обработки информации, измерительных системах в устройствах прогнозирования случайных сигналов.Известны цифровые фильтры, содержащие схему формирования входного кода, устройство анализа динамической ошибки, схему запоминания предыдущего значения кода информации, схемы И и схему ИЛИ,Известные устройства, однако, имеют относительно низкую надежность и невысокое качество фильтрации,Предлагаемое устройство содержит схему деления входного кода, схему формирования параметра сглаживания Ж, схему формироваУ - 1ния параметра сглаживания, схему умножен и я, схему разрешения, причем первыи вход сумматора через схему ИЛИ и одну схему И соединен с выходом схемы деления входного кода Й с запоминанием, входы которой подключены к схеме формирования параметра сглаживания М и к схеме формирования входного кода, подключенной к входу схемы вычитания устройства анализа динамической ошибки, а через схему ИЛИ и вторую схему И соединен со схемой запоминания предыдущего кода информации, соединенной с выходом схемы деления входного кода выход сумматора подключен к входу схемыИ - 1умножения кода на к входу схемы вычитания и к одному входу третьей схемы И, второй вход которой соединен с вь 1 ходом схемы разрешения н входом схемы сравнения устройства анализа динамической ошибки, которая соединена своими выходами с первой и второй схемами И. Схема сравнения соединена своим входом с выходом схемы формирования кода ошибки. Это позволяет повысить надежность уст ройства и улучшить качество фильтрации при появлении случайных сигналов и нестатиче ских выбросов,иванне кода входнои информации,по каналу связи, производится пуенного усреднения принять 1 х кодов с предлагаемого специального операживания.агаемый оператор обеспечивает проаратурной реализации и высокое ка65 чество сглаживани 5. Вид оператора сглаживания определяется соотношением; М - 1, 1Асгл (1 = ЕА -у Асгл ( - 1 А(У где: А (; - сглаженная величина кода информации ( - го отсчета, принятого через канал связи в текуший момент времени;А - регулярная величина кода информации на передаюн(ем конце кап ал а связи;Е - оператор сглаживания;Т - параметр сглаживания, зависящий от количества отсчетов (временного интервала), за которым сглажнваемая величина входного кода информации приблизится к передаваемой на минимальную величину ошибки;Аг., (; 1 - регулярная сглаженная величина входного кода информации, принятая по каналу связи и считанная в предыдущие моменты времени;А(; - регулярная величина кода информации, принятая по каналу связи, в текущий момент времени,На чертеже представлена схема предлагаемого устройства сглаживания.Оцо содержит схему 1 формирования входного кода, схему 2 деления входного кода на Л с запоминанием, схему 3 формирования паЖ - 1раметра сглаживания (первая схема параметра сглаживания, схему И 4, схему ИЛИ Б, сумматор 6, схему 7 формирования параметра сглаживания 7 (вторая схема формирования параметра сглаживания), схему 8У - 1умножения кода на схему 9 запоминания предыдущего значения кода входной информации, схему И 10, схему И 11, схему разрешения 12, схему вычитания 13, схему сравнения 14, схему формирования кода ошибки 16, устройство анализа динамической ошибки 16, вход 17 схемы формирования входного кода, входы 18 и 19 схемы деления входного кода на У с запоминанием, входы 20, 21 схемы вычитания, входы 22, 23 схемы И, вход 24 схемы запоминания. предыдущего значения кода, входы 26, 26 схемы И входы 27, 28 схемы ИЛИ, входы 29, 30 сумматора, входы 31, 32 схемы И, входы 33,.34 схемы умножеУ - 1ния кода на и входы 36 - 37 схемыУсравнения.Схема формирования входного кода 1 предназначена для выделения входного кода ццформац(и, поступаюшего из канала Связи ца вход 17. Выход схемы 1 соединен с входом 20 5 10 5 20 25 30 35 40 45 50 55 60 схемы вычитания 13 и входом 18 схемы 2 деления входного кода на Л с запоминанием, которая делит входной код информации на константу Ипоступающую на вход 19 из схемы 3 формирования параметра сглаживания. Схема 2 запоминает полученный код информации на время анализа входного кода информации в устройстве анализа динамической ошибки. После этого он выдается на схему И 4 и схему 9 запоминания предыдущего значения кода информации. С приходом нового кода информации предыдущий код информации стирается, а текущий записывается. Выход схемы 2 соединяется через вход 22 со схемой И 4, через вход 24 - со схемой 9.Сумматор 6 предназначен для суммирования текущего значения входного кода А ц, деленного на константу Л, или предыдущего значения кода входной информации с предыдущим значением сглаженного кода А (; и запоминания сглаженного значения кода входной информации до прихода следуюцего кода входной информации,Первый вход 29 сумматора б через схему ИЛИ 5 и схему И 4 соединен с выходом схемы 2 деления входного кода ца У с запоминанием, а через схему ИЛИ 5 и схему И 10 - с выходом схемы 9, Входы 23, 26 схем И 4, 10 соответственно соединены с,выходами схемы сравнения 14, являющейся частью устройства анализа динамической ошибки 16, Второй вход 30 сумматора 6 соединен с выхоИ - 1 дом схемы 8 умножения кода на . Выход сумматора б подключен к выходу 31 схемы И 11, входу 21 схемы вычитания 13, вхоЛ( - 1 ду 34 схемы 8 умножения кода наЖ - 1Схема 8 умножения кода на - умноЛжает сглаженный код, поступающий из сумматора б в момент времени 1( 1 на константу Ж - 1поступающую из схемы 7 формировайУ - 1ния параметра сглаживания, Схема И 11 подает сглаке 5 ц(ый код информации А , (, на дальнейшую обработку при наличии разрешающего потенциала, поступающего на входы 32, 36 из схемы разрешения 12.Схема анализа динамической ошибки 16 состоит из схемы вычитания 13, схемы сравнения 14 и схемы формирования кода ошибки 15, которые совместно со схемой И 10 и схемой 9 запоминания предыдущего значения кода входной информации служат для уменьшения ошибок кода А(, при наличии помех (сбоев разрядов) во входном коде А(;, поступающем через канал связи. В исходном состоянии устройство анализа динамической ошибки 16 вырабатывает при помощи схемы сравнения 14 потенциал запрета, поступа(ощий ца вход 26 схемы И 10 иразрешающий потенциал, поступающий на вход 23 схемы И 4.Схема разрешения 12 вырабатывает сигнал запрета, поступающий на вход 35 схемы сравнения 14 и на вход 32 схемы И 11.Код входной информации, поступающий из канала связи на вход,17 выделяется схемой 1 и поделенный ца параметр сглаживания Л схемой 2 через вход 22 схемы И 4 и вход 27 схемы ИЛИ 5 подается на вход сумматора б, где запоминается до прихода следующего кода информации. При последующем поступлении кода информации из канала связи код информации выделяется схемой 1 и поделенный ца параметр сглакивания Л схемой 2 через вход 22 схемы И 4 и вход 27 схемы ИЛИ 5 поступает ца сумматор 6 и запоминается вместо предыдущего кода. Предыдущий код информации с выхода сумматора б поступает на вход 34 схемы 8, где умножается наУ - 1параметр сглаживания (вырабатываемый схемой 7 формирования параметра сглаживанияи поступает на вход 30 сумУматора б, где суммируется с текущим значением кода информации. Суммирование кодов информации, поступающих ца входы 30 и 29 сумматора б происходит до тех пор, пока не истечет время 1, определяемое схемой разрешения 12 (1 - время переходного процесса устройства сглаживания; для каждого параметра оно различно).При этом схема разрешения 12 вырабатывает потенциал разрешения, поступающий на вход 32 схемы И 11 (через которую сглаженный код информации поступает на дальнейшую обработку) и на вход 35 устройства анализа динамической ошибки 16 схемы сравнения 14, которая вырабатывает потенциал запрета, поступающий на вход 23 схемы И 4 и на вход 38 схемы 9 запоминания предыдущего значения кода информации, не разрешая запись кода информации, поступавшего через вход 25. В очередной такт, код входной информации из схемы 1 через вход 20 устройства анализа динамической ошибки 16 поступает на схему вычитания 13, где вычитается из сглаженного кода информации, поступившего за предыдущие такты на вход 21 из сумматора б. Модуль разности кодов поступает на вход 36 схемы сравнения 14, где сравнивается с постоянным кодом ошибки (равным наибольшему изменению величины информации за время мекду двумя тактами), поступающим на вход 37 из схемы формирования кода ошибки 15. Если модуль разности схемы 13 меньше или равен их коду ошибки схемы 15, то схема сравнения 14 вырабатывает разрешающий потенциал, поступающий на вход 38 схемы 9 запоминания предыдущего значения -кода информации (разрешал запоминание сглаженного входного кода информации) ц ца вход 23 схемы И 4, пропускающий текущий сглажен 15 20 25 зо З 5 40 45 50 55 60 65 ный код информации через вход 27 схемы ИЛИ 5 ца вход 29 сумматора 6.Если модуль разности схемы 13 больше кода ошибки схемы 15 (т. е. код информации пришел с помехами - сбоями разряда), то схема сравнения 14 вырабатывает потенциал запрета, подаваемый на входы 23 ц 38 схемы И 4 и схемы 9 запоминания предыдущего значения кода информации, соответственно, и потенциал разрешения, поступающий ца вход 26 схемы И 10, которая пропускает предыдущее значение кода информации (запомненное схемой 9) ца вход 28 схемы ИЛИ 5 и с нею через вход 29 на сумматор 6.Таким образом, устройство анализа динамической ошибки управляет работой сглакивающего устройства, подавал на сумматор 6 сглаженное текущее значение кода информации илц сглаженный код информации, записанной в предыдущем такте при воздействии помех складывая его с сглаженцыы значением кода информации, принятого в предыдущие значения времени. Полученный таким образом сглаженный код информации будет соответствовать передаваемому коду на передающем конце канала связи и оудет быстро восстанавливаться при воздействии помех. Предмет изобретения Цифровой фильтр, содержащий схему формирования входного кода, устройство анализа динамической ошибки, схему запоминания предыдущего значения кода информации, вход которой соединен с выходом схемы формирования входного кода и со входом устройства анализа динамической ошиокц, схемы И ц схему ИЛИ, отличающийся тем, что, с целью повышения надежности и расширения функциональных возможностей, он содержит схему деления входного кода, первую ц вторую схемы формирования параметра сглакцванця, схему разрешения и схему умножения, первый вход которой соединен с выходом сумматора, с первым входом первой схемы И и с первым входом устройства анализа динамической ошибки, второй вход схемы умно- кения соединен с выходом первой схемы формирования, параметра сглаживания, а выход - с первым входом сумматора, второй вход которого через схему ИЛИ соединен с выходом второй схемы И, первый вход которой соединен с первым выходом устройства анализа динамической ошибки, а второй вход второй схемы И соединен с выходом схемы запоминания предыдущего значения кода информации, первый вход которой соединен с первым входом третьей схемы И и со вторым выходом устройства анализа динамической ошибки, второй вход схемы запоминания предыдущего значения кода информации соединен со вторым входом третьей схемы И с выходом схемы деления входного кода, первый вход которой соединен с выходом412 В 06 оставитель С, Громов Техред Е. Борисова Редактор А, Бер еизерма оррект Изд. ЪЪ 390осударствениого комитетго делам изобретенийМосква, Ж, Ратшска Заказ 1203193ИИИИП Тираж б 4Совета Министров Соткрытийя паб., д, 4,5 дни сио Тип. Харьк. фил. пред. Патент второй схемы формирования параметра сглаживания, а второй вход - с выходом схемы формирования входного кода и со вторым входом устройства анализа динамической ошибки,третий вход котороц соединен с выходом схемы разрешения и со вторым входом первой схемы И, выход третьей схемы И соединен со входом схемы 11.ЧИ,
СмотретьЗаявка
1700294, 27.09.1971
В. И. Нижник, В. Л. Черевко, О. Т. Чигирин
МПК / Метки
МПК: G06F 17/17
Опубликовано: 25.01.1974
Код ссылки
<a href="https://patents.su/4-412606-cifrovojj-filtr.html" target="_blank" rel="follow" title="База патентов СССР">Цифровой фильтр</a>
Предыдущий патент: 412605
Следующий патент: Устройство для многоканальной печати сигналов телеизмерений
Случайный патент: Прибор для испытания и тренировки слухачей