Устройство для управления последовательно соединенными вентильными преобразователями

Номер патента: 388343

Автор: Автор

ZIP архив

Текст

:1 свсоюэнт Оп исАЙЙе ИЗОБРЕТЕНИЯ 388343 Союз Советских Социалистических РеспубликК АВТОРСКОМУ СВИДЕТЕЛЬСТВУ Зависимое от авт. свидетельстваЗаявлено 24.Ч 111,1970 ( 1461702/24-7)с присоединением заявкиПриоритетОпубликовано 22,Ч 1.1973. БюллетеньДата опубликования описания 16.Х.1973 М.Кл, Н Комитет по делам изобретений и открытий, С. Замарае Го рственный проектный институт Тяжпромэлектропроект вител УСТРОЙСТВО ДЛЯ УПРАВЛЕНИЯ ПОСЛЕДОВАТЕЛЬНООЕДИ Н ЕН НЫМИ В ЕНТИЛ Ъ НЫМИ ПРЕОБРАЗОВАТЕЛЯМИ ния ляе оди мещ В известном устроистве для управления последовательно соединенными вентильными преобразователями применяются кольцевые коммутаторы типа мнотостабильных триггеров, которые переключаются узкими импуль сами управления вентильного преобразователя и подключают к входам вентилей преобразователя через ключи, управляемые кольцевыми коммутаторами, узкие импульсы, суммированные посредством элементов 10 ИЛИ, от другого вентильного преобразователя.Недостаткомизбежность млами,.Целью нзобнадежности усвязей между Учестна элементов.Для этого импульсы с выходов накопитель ных элементов через усилители и 1 мпульсов подаются на входы элементов ИЛИ каждого канала. На другие входы элементов ИЛИ подаются импульсы от генераторов импульсов, а с выхода этих элементов ИЛИ 25 импульсы подаются на управляющие электроды тиристоров. Надежность устройства повышена за счет того, что при отказе одного накопительного элемента исчезают дополнительные импульсы только в одном канале, 30 а все другие каналы работают без ухудше, кроме того, накопительный элемент яв.тся весьма простым, содержит, например, н транзистор и один конденсатор, и совает в себе функции триггера и ключа.На фиг. 1 изображена блоксхема устройства управления двумя последовательно соединенными однофазными мостовыми преобразователями; на фиг. 2 - принципиальная схема накопительного элемента.Для преобразователей, имеющих большее число фаз, устройство отличается от показанного на фиг. 1 добавлением соответствующего числа каналов в системах фазового управления. Аналогично выполняется устройство уотравления при последовательном сое. динении более, чем двух вентильных преобразователей.Вентильные преобразователи 1 и 2 соединены последовательно и создают выпрямленное напряжение Уа, которое подается к по. требителю постоянного тока. Преобразователь 1 управляется системой фазового управления 8, а преобразователь 2 - системой фа. зового управления 4. Каждая система фазового управления имеет по два канала Б, 6 и 7, 8 соответственно. В каждой системе име ется фазосдвигающий блок 9 (10), число выходов которого соответствует числу каналов системы фазового управления. Каждый выход фазосдвигающего блока 9 (10) соединен со входом генератора импульсов 11, 12 или60 65 313, 14, Выходы генераторов импульсов связаны со входами элементов ИЛИ 15, 16, с запоминающими входами 17, 18 и 19, 20, накопительных элементов 21, 22 и 23, 24 и со входами элементов ИЛИ 25, 26 и 27, 28. Входы считывания 29, 30 накопительных элементов 21, 22 каналом 31 соединены с выходом элемента ИЛИ 16, а входы считывания 32, 33 накопительных элементов 23, 24 каналом 34 соединены с выходом элемента ИЛИ 15. Выходы 35, 36 и 37, 38,накопительных элементов соединены с выходами усилителей импульсов 39, 40 и 41, 42 соответственно в каждом канале. Выходы усилителей импульсов соединены со входами элементов ИЛИ 25, 26 и 27, 28 каждого канала. С выходов элементов ИЛИ 25, 26 и 27, 28 импульсы подаются на управляющие электроды тиристоров в преооразователях 1 и 2,Накопительный элемент, например 21, содержит конденсатор 43 и транзистор 44, включенный по схеме с общим эмиттером. Конденсатор 43 присоединен с одной стороны к коллектору транзистора 44, а с другой стороны через резистор 45 и диод 46 - к эмиттеру этого транзистора, Коллектор транзистора 44 также присоединен к запоминающему входу 17 через резистор 47 и диод 48. Кроме того, коллектор транзистора 44 через диод 49 присоединен к одному полюсу источника напряжения 50, другой полюс которого присоединен к эмиттеру транзистора 44. База транзистора 44 через резистор 51 соединена со входом считывания 29 и через резистор запирающего смещения 52 - с полюсом источника запирающего напряжения 53, другой полюс которого соединен с эмиттером транзистора 44. Выход накопительного элемента 35 соединен с резистором 45 и диодом 46. Диод 49 и источник напряжения 50 могут быть заменены опорным диодом.Импульсы с выхода генератора 11 через элемент ИЛИ 15 проходят из системы фазового управления 3 в систему фазового управления 4. Из системы фазового управления 4 импульсы, имеющие фазу, заданную фазосдвигающим блоком 10, через элемент ИЛИ 16 по каналу 31 проходят в систему фазового управления 3. Импульс с выхода генератора 11, поданный на запоминающий вход 17 накопительного элемента 21 заряжает этот элемент. На выходе накопительного элемента 21 импульс возникает только с приходом ближайшего по времени импульса считывания по каналу 31. После разрядки накопительного элемента 21 приход следующих, импульсов считывания не создает импульсов на выходе этого элемента. Накопительный элемент 21 выдает следующий импульс только в следующий период после появления на его запоминающем входе импульса с выхода генератора 11.Импульс с генератора П проходит через элемент ИЛИ 25 на управляющий электрод тиристора в преобразователе 1. Через некоторое время, одновременного с возникновением 5 10 15 20 25 30 35 40 45 50 4импульса в системе 4, разряжается накопительный элемент 21, импульс с выхода которого через усилитель 39 и элемент ИЛИ 25 также приходит на управляющий электрод того же тиристора. Таким образом, одновременно с подачей импульса на вентильный преобразователь 2 также подается импульс, подтверждающий отпирание вентилей, на преобразователь 1. Аналогично работает канал 6 системы фазового управления 3, а также каналы 7, 8 системы фазового управления 4.В накопительном элементе происходят следующие процессы.При подаче отрицательного импульса с ге. нератора импульсов 11 на запоминающий вход 17 накопительного элемента.21 (все потенциалы в схеме рассматриваются по отношению и заземленной точке 0), если транзистор 44 (фиг. 2) заперт напряжением источника 53, которое через резистор 52 подано на базу этого транзистора, то конденсатор 43 заряжается через диод 48, резистор 47, резистор 45 и диод 46. Если напряжение конденсатора превысит напряжение источника 50, то зарядка конденсатора 43 прекоатится, и ток от входного импульса пойдет через источник 50, через диод 49, резистор 47 и диод 48, что ограничивает напряжение на конденсаторе и защищает транзистор от перенапряжений. После окончания импульса зарядки конденсатор 43 остается заряженным, его правая обкладка заряжена положительно по отношению к левой обкладке. При появлениями отрицательного импульса считывания на входе 29 транзистор отпирается. В результате этого левая обкладка конденсатора 43 через транзистор соединяется с заземленной точкой О, и на выходе возникает положительный импульс.Возможны другие варианты накопительных элементов, например при,изменении типа проводимости транзистора 44 изменятся йолярности всех импульсов на противоположные. Также возможно использование индуктивностей в качестве накопителей энергии.Для того, чтобы дополнительные импульсы появлялись в любой момент внутри интервала времени возможной проводимости вентилей, нужно выбрать длительность импульса считывания и время разрядки накопительных элементов меньше длительности импульсов на запоминающих входах. При этом прохождение импульса считывания в течение времени действия импульса на запоминающем входе оставляет накопитель энергии заряженным, и можно после выдачи первого дополнительного импульса, частично совпадающего с основным импульсом по времени, получить второй дополнительный импульс в конце интервала времени возможной проводимости. Для уменьшения длительности импульсов считывания суммирующая ячейка ИЛИ 15 (16) может быть снабжена элементом дифференцирования, который уменьшает длительность импульса. Для исключения дополнительных импульсоч за пределами интервала времени возможнойпроводимости вентилей следует выбрать время разрядки конденсатора 43 в накопительном элементе меньшим, чем длительность импульса считывания.При достатсчной мощности фазосдвигающих блоков 9 и 10 можно подавать выходные импульсы этих блоков непосредственно на входы элементов ИЛИ 15 и 1 б. Возможны другие варианты устройства, основной отличительной особенностью которых является применение накопительных элементов с запоминающим входом, на который подаются импульсы.Предмет изобретенияУстройство для управления последовательно соединенными вентильными преобразователями на тиристорах, управляющие электроды которых подключены к выходам элементов ИЛИ блоков фазового управления, формирующих узкие импульсы и содержащих фазо сдвигающие элементы, генераторы импульсови усилители, другие элементы ИЛИ с числом входов, равным числу каналов, и накопительные элементы с запоминающим входом и входом считывания, отличающееся тем, что, с 10 целью повышения надежности, выход каждого накопительного элемента через импульсный усилитель подключен к одному из входов упомянутого элемента ИЛИ, запоминающий вход подсоединен к выходу генератора им пульсов, а вход считывания - к выходу другого элемента ИЛИ.1 зедак евят Тираж 755тета Совета Министрний и открытийская наб., д. 4/5 П Типография, пр. Сапунова Заказ 2712/13 Составитель ф Техред А. К Изд,1714осударственного коь по делам изобрет Ъосква, 1(-35, Рау 11 1 11 1 ПодписСССР

Смотреть

Заявка

1461702

Б. С. Замараев Государственный проектный институт жнромэлектропроект

Автор изобретени

МПК / Метки

МПК: H02M 7/00

Метки: вентильными, последовательно, преобразователями, соединенными

Опубликовано: 01.01.1973

Код ссылки

<a href="https://patents.su/4-388343-ustrojjstvo-dlya-upravleniya-posledovatelno-soedinennymi-ventilnymi-preobrazovatelyami.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для управления последовательно соединенными вентильными преобразователями</a>

Похожие патенты