Способ измерения сопротивления резисторов

Номер патента: 1652940

Автор: Алтынбаев

ZIP архив

Текст

(5 5 С 01 В 27/ ГО СУДА Р СТ В Е ННЫ ЙПО ИЗОБРЕТЕНИЯМПРИ ГКНТ СССР ИТЕТКРЫТИ Т К АВТОРСКОМ ДЕТЕЛЬСТВ тель- сотся к измерению частности к иэме- сосредоточенныможет быть действующего авадиокомпонентов собранных напемассового произповышение быстрощения числа тактов(57 Изобретение оной технике, в частпротивления зсосредоточеннымибыть использованопонентов радиозленых на печатнымассового производповышение быстрощения числа тактовществляется в тричерез измеряемый рмерительный ток ипредставляющее совозникающих эа сч,8)тельство СССРВ 27/00, 1983.РЕНИЯ СОПРОТИВЛЕтносится к измери ности к измерению лементов цепей с параметрами, и может для контроля радиокомктронных схем, собранх платах в условиях ства, Цель иэобретения - действия за счет сокраизмерения. Способ осутакта, В первом такте еэистор пропускают иэизмеряют напряжение, бой сумму напряжений, ет воздействия на измеИзобретение относиэлектрических величин, врению элементов цепей сми постоянными, ииспользовано для быстротоматического контроля ррадиоэлектронных схем,чатных платах в условияхводства.Цель иэобретения -действия за счет сакраизмерения. ряемыи резистор измерительного тока и сетевой помехи, результат измерения запоминают. Во втором и третьем тактах измерения измерительный ток отключают и измеряют напряжения, вызванные только воздействием сетевой помехи в этих тактах, При обработке полученной информации формируют алгебраическую сумму результатов измерений первого, второго и третьего тактов, в которой составляющие, обусловленные сетевой помехой, сводятся к нулю. Результат измерения регистрируют, во втором и третьем тактах производят одновременно измерение и обработку результатов измерения, при этом во втором такте измерения формируют и запоминают разность результатов измерений первого и второго тактов, Результат измерения во втором такте берут с весовым коэффициентом, равным двум, по отношению к результату измерения первого такта, а в третьем такте зту разность увеличивают на результат измерения в третьем такте с равными весовыми коэффициентами слагаемых. 1 ил,На чертеже представлена структурная схема устройства, реализующего предлагаемый способ.Устройство содержит измерительный операционный усилитель 1, блок 2 калиброванных резисторов, источник 3 напряжения, коммутатор 4, состоящий из первой 4.1 и второй 4.2 групп ключей подключения измеряемых резисторов, третьей группы 4.3 ключей подключения калиброванных резисторов и шести ключей 4.4 - 4.9 управления, решающий блок 5, состоящий из пяти рези10 15 20 25 30 35 40 45 сторов 5.1 - 5.5 и операционного усилителя 5.6, двухканальный блок 6 оперативной памяти (состоящий из конденсаторов 6,1 и 6.2 и повторителей 6,3 и 6.4 напряжения), блок 7 регистрации, блок 8 программ, блок 9 управления; 10 - обьект измерения (измеряемый резистор),Вход и выход измерительного операционного усилителя 1 через первую 4.1 и вторую 4,2 группы ключей подключения соединены с измеряемым резистором 10, вход измерительного операционного усилителя 1 подключен к выходу блока 2 калиброванных резисторов, вход которого через третью группу 4.3 ключей подключения коммутатора 4 соединен с выходом источника 3 напряжеия,Выход измерительного операционного усилителя 1 соединен с первым входом решающего блока 5. К второму и третьему водам решающего блока 5 через первый 4.4 и второй 4,5 ключи управления коммутатора 4 соответственно подключены выходы первого и второго каналов двухканального блока 6 оперативной памяти, входы первого и второго каналов которого соответственно через третий 4,6 и четвертый 4,7 ключи управления коммутатора 4 соединены с выходом решающего блока 5. Кроме того, выход решающего блока 5 через пятый ключ 4,8 коммутатора 4 соединен с входом блока 7 регистрации. Выход блока 8 программ соединен с входом управления коммутатора 4 через блок 9 управления,Первый вход решающего блока 5 соединен с входом операционного усилйтеля 5.6 через последовательно соединенные резисторы 5,1 и 5.2 выводы резистора 5.1 соединены с выводами ключа 4.9, Такое построение решающего блока 6 позволяет изменять весовые коэффициенты слагаемых по первому входу решающего блока 5 по отношению к слагаемым второго и третьего входов.Устройство работает следующим образом. Блок 8 программ задает очередность проверки резисторов обьекта 10 измерения. Сигналы управления с блока 8 программ поступают на блок 9 управления, который управляет очередностью работы каждого из блоков устройства. При этэм сигналы управления с блока 9 управлсния поступают на коммутатор 4, который подключает измеряемый резистор 10 в цепь отрицательной обратной связи измерительного операционного усилителя 1 с помощью первой 4,1 и второй 4.2 групп ключей подключения,В зависимости от необходимого предела измерения одновременно к входу измерительного операционного усилителя 1 подключается калиброванный резистор иэ блока 2 калиброванных резисторов с помощью третьей группы 4,3 ключей подключения.Цикл измерения состоит из трех тактов одинаковой длительности. В первом такте первый 4.4 и третий 4.6 ключи управления замкнуты, а второй 4.5, четвертый 4,7, пятый 4.8 и шестой 4,9 ключи управления разомкнуты. При этом на выходе источника 3 напряжения вырабатывается напряжение О 1,На вход измерительного операционного усилителя 1 через калиброванный резистор блока 2 поступают напряжение О 1 и напряжение О 2 сетевой помехи, наводимой на соединительных линиях.Под воздействием этих составляющих (О 1+ О 2) на выходе измерительного операционного усилителя 1 в первом такте возникает напряжение Озхц: 1 у(1) где Й - сопротивление измеряемого резистора;Й - сопротивление калиброванного резистора на входе измерительного операционного усилителя 1;О 1 - напряжение на входе измерительного операционного усилителя. 1, создаваемое источником 3 напряжения;О 2 - напряжение на входе измерительного операционного усилителя 1, создаваемое помехой.При этом через измеряемый резистор 10 протекает измерительный ток 11, равныйО,Гки ток 2, вызванный сигналом сетевой помехи,Напряжение Оэ поступает на первыйвход решающего блока 5, Значения сопротивлений резисторов 5.1-5,5 (Я 5,1-В 5.в) решающего блока 5 выбраны следующимобразом: . (2)к,Б,1 52 Я,53 Б,Ф 5 5Так как первый ключ 4.4 управлениякоммутатора 4 замкнут, а ключи 4.5, 4.8 и 4.9разомкнуты, то на выходе решающего блока5 в первом такте получает напряжение О,равное116529 образующих замкнутую цепь, в данное устройство необходимо ввести дополнительный операционный усилитель, включенный пб схеме в соответствии с прототипом,В предлагаемом способе измерения со противления резисторов й устройстве для его осуществления цикл измерения сопротивления резисторов сокращается с 5 до 3 тактов; что влечет за собой повышение быстродействия (в 1,3 - 1,7 раз) при сохранении 10 помехоустойчивости. Крометого, упрощается устройство за счет уменьшения числа блоков.Формула изобретенияСпособ измерения сопротивления ре 4 исторов, состоящий в том, что в первом такте через измерительный резистор и ропуСкают измерительный ток и измеряют напряжение, представляющее собой сумму напряжений, возникающих за счет воздей Ствия на измеряемый резистор измерительного тока и сетевой помехи, результат измерения запоминают, во втором и третьг - о Составитель В. СеменчукРедактор А, Маковская Техред М,Моргентал Корректор С. Ша Подписноепо изобретениям и открытиям при ГКНТ35, Раушская наб., 4/5 Производственно ельский комбинат "Патент", г. У ул.Гагарина, 1 Заказ 1771 Тираж 42 ВНИИПИ Государственного комит 113035, Москва/ем тактах измерения измерительный ток отключают и измеряют напряжения, вызванные только воздействием сетевой помехи в этих тактах, причем при обработке результатов измерения формируют алгебраическую сумму результатов измерений первого, второго и третьего тактов, о т л и ч а ю щ и й с я тем, что, с целью повышения быстродейст-. вия за счет сокращения числа тактов измерения, цикл измерения осуществляют за три такта, во втором и третьем тактах одновременно измеряя и обрабатывая результаты измерений, при этом во втором такте измерения формируют и запоминают разности результатов измерений первого и второго тактов, причем результат измерения во втором такте берут с весовым коэффициентом, равным двум по отношению к результату измерения первого такта, а в третьем такте эту разность увеличивают на результат измерения в третьем такте с равными весовыми коэффициентами слагаемых.

Смотреть

Заявка

4348410, 27.12.1987

ПРЕДПРИЯТИЕ ПЯ А-3667

АЛТЫНБАЕВ РИФКАТ ФУАТОВИЧ

МПК / Метки

МПК: G01R 27/00

Метки: резисторов, сопротивления

Опубликовано: 30.05.1991

Код ссылки

<a href="https://patents.su/4-1652940-sposob-izmereniya-soprotivleniya-rezistorov.html" target="_blank" rel="follow" title="База патентов СССР">Способ измерения сопротивления резисторов</a>

Похожие патенты