Устройство синхронизации кодовой последовательности
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
, де ГОСУДАРСТВЕННЫЙ НОМИТЕТПО ИЗСБРЕТЕНИЯЫ И ОТНРЬ 1 ТИЯМПРИ ГКНТ СССР(56) Авторское свидетельство СССР523533, кл. Н 04 , 7/04, 1 974.Авторское свидетельство СССР698145, кл, Р 04 Е 7/02, 1977. (54) УСТРОЙСТВО СИНХРОНИЗАЦИИ КОДОВОЙ ИОСЖДОВАТЕПЬНОСТИ(57) Изобретение относится к электро связи, Цель изобретения - повышение помехоустойчивости синхронизации. Устр-во содержит регистр 1 сдвига эталонной последовательности, ключи 2 и 3, счетчик 4 сигналов ошибокшифратор 5, блок б сравнения, эл-т ИЛИ 8. Цель достигается введением эл-та И 7, КЯ-триггера 9, блока 10 выделения тактовых импульсов, формирователя 11 сигнала "Временной инес тервал подсчета сигналов ошибок блока 12 задержки, селектора 13 импульсов по периоду следования и формирователя 14 сигнала установки исходного состояния, с помощью которых обеспечивается работа устр-ва в двух режимах. Это режим счета ошибок в ,канале связи и режим поиска синхрон)ного состояния, когда число ошибок в канале связи возрастает до такой величины, что за время мерного интервала счетчик 4 заполняется полИзобретение относится к электросвязи и может быть использовано в системах передачи дискретной инфор.мации для синхронизации кодовой по 5 следова телль ности.Целью изобретения является повышение помехоустойчивости синхронизации.На Фиг. 1 представлена структурная электрическая схема устройства синхронизации кодовой последовательности, на фиг. 2 - временные диаграммы сигналов, поясняющие работу устройства синхронизации кодовой после довательности.Устройство синхронизации кодовой последовательности содержит регистр сдвига 1 эталонной последовательности, первый 2 и второй 3 ключи, счет чик 4 сигналов ошибок, дешифратор 5, блок 6 сравнения, элемент И 7, элемент ИЛИ 8, ЕБ-триггер 9, блок 10 выделения тактовых импульсов, Формирователь 1.1 сигнала "Временной интер вал подсчета сигналов ошибок", блок 12 задержки селектор 13 импульсовпо периоду следования, формирователь 14 сигнала установки исходного состояния, 30Блок 6 сравнения содержит элементы 15 и 16 привязки импульсов и сумматор 17 по модулю два.Устройство синхронизации кодовой последовательности работает следую 35 щим образом.Перед началом работы в регистр 1 (Фиг.1) с входа эталонной последова.тельности устройства синхронизации кодовой последовательности записыва ется заранее установленная кодовая комбинация (например, псевдослучайная последовательность), либо подается контрольная последовательность 45Входная последовательность информационных символов поступает на информационный вход устройства синхронизации кодовой последовательности (фиг.2 а), из которой блоком 10 выделения формируются тактовые импульсы (фиг.2 б).В блоке 6 сравнения входная последовательность, сравнивается с последовательностью, записанной в регистр55 1 (Фиг . 2 в) . В случае несоответствия символов (несинхронности последовательностей) на выходе блока 6 сравнения устанавливается уровень логической "1(Фиг.2 г, интервал С -), при этом на выход элемента И 7 приходят тактовые импульсы (Фиг.2 д, интервал С -й ), вырабатываемые блоком 10 выделения.При включении источника питания Формирователь 14 Формирует импульс уровня логической 1, который через элемент ИЛИ 8 (фиг,2 е, интервал г. -г:,) поступает на Р-вход КБ-триггера 9, устанавливая его в нулевое состояние (фиг.2 ж). При этом первый ключ 2 закрыт, а второй ключ 3 открыт сигналом уровня логической "1" с инверсного выхода ВБ-триггера 9.С этого момента импульсы с выхода элемента И 7 через последовательно соединенные второй ключ 3, блок 12 задержки поступают на управляющий вход регистра 1, вызывая исполнительный временной сдвиг записанной в нем информации (процесс сдвига информации не показан). Этот процесс продолжается до тех пор, пока на выходе блока 6 сравнения на относительно продолжительное время не установится уровень логического 0 (Фиг,2 г, интервал 1-1), вызванный синхронностью входной последовательности и последовательности, записанной в регистре 1. Если в канале связи при этом нет ошибок, то тактовые импульсы не проходят на выход элемента И 7 (фиг.2 д, интервал ,-+) . Через интервал, определяемый порогом селектирования, на выходе селектора 13 Формируется импульс уровня логической"1 "Фиг.2 з, момент ,), которым КБ- триггер 9 переводится в положение, при котором на его прямом выходе устанавливается уровень логической "1 " (Фиг.2 ж,момент е ), отпирающий первый ключ 2,второй ключ 3 при этом запирается уровнем логического О с инверсноговыхода КБ-триггера 9. С этого момента устройство синхронизации кодовой последовательности переходит в режим счета ошибок в канале связи. Этот режим характеризуется тем, что Формирователь 1 из тактовых: импульсов Формирует сигнал (фиг.2 и, интервал- ), в течение которого подсчитываь тся ошибки, возникающие в канале связи, счетчиком 4. Информация о количестве ошибок в течение мерного интервала снимается дешифратором 5 и выводится на выход5 1 555 устройства синхронизации кодовой последовательности.Если в процессе работы числа ошибок в канале связи возрастает до та 5 кой величины, что за время мерного интервала счетчик 4 заполняется полностью, то на его выходе формируется импульс уровня логической "1 " (Фиг.2 к, момент), который через элемент ИЛИ 8 поступает на К-вход КЯ-триггера 9, устанавливая его в нулевое состояние (фиг.2 ж, момент 1 ), вследствие чего принудительно обнуляется Формирователь 11 (Фиг.2, момент 16), 15 запирается первый ключ 2 и обнуляется счетчик 4. На инверсном выходе КЯ- триггера 9 в этот момент уровень логической 1", которым устройство синхронизации кодовой последовательности 20 переводится в режим поиска синхронного состояния.При установлении синхронного режима устройство синхронизации кодовой последовательности вновь начинает 25 считать ошибки, возникающие в канале связи и т.д. Формула изобретенияУстройство синхронизации кодовой последовательности, содержащее последовательно соединенные регистр сдвига эталонной последовательности и блок сравнения, а также первый и второй ключи, дешифратор, счетчик сигналов ошибок и элемент ИЛИ, о т л ич а ю щ е е ся тем, что, с целью повышения помехоустойчивости синхронизации, введены последовательно со 893 бединенные блок выделения тактовых импульсов, элемент И, селектор импульсов по периоду следования, КЯ- триггер, формирователь сигнала Вре менной интервал подсчета сигналов ошибок", выход которого подсоединен к обнуляющему входу счетчика сигналов ошибок, а. также блок задержки и Формирователь сигнала установки исходного состояния, выход которого подсое-. динен к первому входу элемента ИЛИ, при этом выход блока выделения тактовых импульсов подсоединен к информационному входу формирователя сигнала Временной интервал подсчета сигналов ошибок" и тактовому входу блока сравнения, выход которого подсоединен к второму входу элемента И, выход которого подсоединен к информационным входам первого и второго ключей, прямой выход КЯ-триггера подсоединен к управляющему входу первого ключа, выход которого подсоединен к информационному входу счетчика сигналов ошибок, соответствующие выходы которого подсоединены к соответствующим входам дешифратора и вто" рому входу элемента ИЛИ, К-вход и инверсный выход КЯ-триггера подключены соответственно к выходу элемента ИЛИ и управляющему входу второго ключа, выход которого через блок задерзки подсоединен к управляющему входу регистра сдвига эталонной последовательности, а второй информационный вход блока сравнения соединен с входом блока выделения тактовых импульсов.го комитета по изобретениям и открытия 5, Москва, Ж, Раушская наб д. ч/5
СмотретьЗаявка
4419964, 03.05.1988
ПРЕДПРИЯТИЕ ПЯ А-1178
СЕМЕНЫЧЕВ ВЛАДИМИР НИКОЛАЕВИЧ, КРОХИНА ИРИНА АЛЕКСАНДРОВНА, ШИКИН АЛЕКСАНДР СЕРГЕЕВИЧ
МПК / Метки
МПК: H04L 7/04
Метки: кодовой, последовательности, синхронизации
Опубликовано: 07.04.1990
Код ссылки
<a href="https://patents.su/4-1555893-ustrojjstvo-sinkhronizacii-kodovojj-posledovatelnosti.html" target="_blank" rel="follow" title="База патентов СССР">Устройство синхронизации кодовой последовательности</a>
Предыдущий патент: Устройство тактовой синхронизации
Следующий патент: Устройство для передачи дискретной информации
Случайный патент: Устройство для поверки и градуировки преобразователей расхода