Устройство для синхронизации по задержке псевдослучайной последовательности

Номер патента: 1533011

Авторы: Андрианов, Дегтярев, Косач, Петухов

ZIP архив

Текст

СОЮЗ СОВЕТСКИХСОЦИАЛИСТИЧЕСКИХРЕСПУБЛИК 191 111 011 4 Н 04 СУДАРСТВЕНН О ИЗОБРЕТЕНИ И ГКНТ СССР И НОМИТЕТ И ОЧНРЫТИЯ ЕНИ И ДЕТЕЛЬСТВУ ОРСНОМУ ческий трология егтярев,еская теория 1: Совет,рис,7,2 н оника, Р 10,(54) УСТРОЙСТЗАДЕРЖКЕ ПСЕВДТЕЛЬНОСТИ(57) Изобретенсвязи. Цель изсреднего временизм по эадержперерывах связ ма пп кратковреме яэи одинакова и ра ройстно обеспечива рьпп, чем больше длвыполнения блока а установки 7 фазы из синхрони перерывах с При этом ус больший выи ПСП. Даны и ции 1 и бло на,т тем итсл к радиоя - уменьшение ения в синхроратковременных но содержит е отно бретен режек 4 пл,при Уст Е ИЭОБРЕ(56) Тузов Г,И, Статистичприема сложных сигналов.ское радио, 1977, с, 326Зарубежная радиоэлект1967, с. 47-49,ДЛЯ СИНХРОНИЗАИИИ ПОСЛУЧАЙ 1 ОЙ ПОСЛЕДОВАблок режекции 1, г-р 2 псевдослучайнойпоследовательности (ПСП), коррелятор 3, пороговый блок 4, дешифратор 5конца ПСП, формирователь 6 комбинации ПСП и блок установки 7 фазы, Принарушении связи запускается блок установки 7, управляющий формирователем 6, который обеспечивает записьв г-р 2 комбинаций, соответствующихсдвигу фазы ПСП н сторону опережения, Установка опережающей фазы и последующее сканированис обеспечиваютпоиск эл-тов в инт, рвале неопределенности, Цель достигается за счет того,что вероятности опережения и отставания фазы опооного г-ра - при выходев таком режиме находится до тех пор,пока в резул та ге пцкц .ческого изменения фазы опорной ПС" фазы принимаемой и опорно. ПП це совпадают(фиг,4 а,б) в момент с об , В этомслучае на выходе коррелятора 3 напряжение достигает пороге срабатыванияпорогового блока 4, ца первом выходекоторого в этот момент появляетсясигнал (фиг,4 в), 3 тим сигналом блок 7 50 Изобретение относится к радиогвязии может быть использовано в системахсинхронизации с использованием шумоподобных сигналов на основе в ПСП.5Цель изобретения - уменьшение среднего времени вхождения в синхронцзмпо задержке при кратковременных перерывах связи,Па фиг,1 представлена структурнаяэлектрическая схема устройства длясинхронизации по задержке псевдослучайной последовательности; на фиг,2и 3 - варианты реализации блока режекции и блока установки фазы; и нафиг,4 - временные диаграммы, поясняющие работу устройств для синхронизации по задержке ПСП.Устройство для синхронизации по задержке ПСП содержит блок 1 режекции,генератор 2 ПСП, коррелятор 3, пороговый блок 4, дешифратор 5 конца ПСП,формирователь 6 комбинации ПСП иблок 7 установки фазы, Причем в состав блока 1 режекции входят элемент 25И 8, блок 9 задержки ца один такт иэлемент 0 запрета, а ц состав блока 7 установки Фазы входят первыйблок 1 1 выделения фронтов, первыйэлемент ИЛИ 12, регистр 13 сдвига,счетчик 14, второй элемент ИЛИ 15 ивторой блок 16 выделения фронтов,Устройство для синхронизации позадержке ПСП рабстает следующим образом,35При отгутгтв и инхроциэма по задержке ПСП устройстго постоянно,находится в режиме поиска ПСП, прикотором гецерагор ПС 11 на выходеформирует ПСП, поступающую на первый(опорный) вход коррелятора 3, По окончании ПСП дешифратор 5 формирует импульсный сигнал, которьп, поступаяв блок 1 режекцци, исключает из тактовои последовательноеГи один им в 45пульс, что обеспечивает задержку начала формирования 1 СП ца т, , т,е,сдвиг фазы ПСП ц,з . дин такг я сторону отставания (Фиг,4 б 1, Устройство установки фазы устанавливается в исходно (ц левое) состояние, а блок1 режекции устанавливается в состояние, прц котором прекращается исключение одного импульса из тактовой последовательности после окончанияПСП и генератор 2 ПСП осуществляет генерацию ПСП с постоянной фазой с момента Т(фиг,4 б),При нарушении связи напряжение навыходе коррелятора 3 уменьшается ниже порога срабатывания и сигналы навыходах порогового блока 4 изменяются, т,е, появляется сигнал на второмвыходе и пропадает на первом. Сигнал,появившийся на втором выходе порогового блока 4 в момент времени с,(фиг.4 г), запускает блок 7 установкифазы, который по этому сигналу обеспечивает выдачу К управляющих сигналов ца формирователь 6 с периодомв Т. По каждому из этих сигналов Формирователь 6 обеспечивает запись в генератор 2 ПСП комбинации,соответствующей генерации ПСП с(В-и)-го элемента (где щ 2 п), что соответствует сдвигу фазы ПСП на и элв сторону опережения.Установка опережающей фазы и последующее сканирование в течениеш Тобеспечивает поиск в интерваленеопределенности ш элементов(фиг.4 д,е,ж,з), К-кратное повторениеустановки опережающей фазы генератора 2 ПСП обеспечивает К-кратноесканирование ПСП на интервале + иэлементов в течение вероятного времени нарушения связи с ьК ш ТпспЕсли в процессе К-кратного сканирования ца интервале +и. обнаружено совпадение фаз принймаемой (фиг,4 а)и опорной ПСП, пороговый блок 4 обнаруживает превышение порога на выходекоррелятора 3 и, снимая сигнал с первого выхода ц устанавливая сигнал навтором выходе, прекращает сканирование, а генератор 2 ЛСП начинает генерацию ПСП с постоянной фазой (фиг,4 б),Если в процессе К-кратного сканирования на интервале+по совпадение фаэ не обнаружено, то блок 7 установки Фазы переводится в исходное состояние, а устройство переходит в режим сканиронания на интервале Т , какпсп фв исходном состоянии работы устройства.Учитывая, что вероятности опережения и отставания фазы опорного генератора при выходе иэ синхронизма при515330 кратковременных перерывах связи одинаковы и равны, устройство обеспечивает тем больший выигрыш, чем больше длина ПСП,5Формула изобретения Устройство для синхронизации по задержке псевдослучайной последовательности, содержащее последовательно соединенные блок режекции,генератор псевдослучайной последовательности (ПСП), коррелятор и пороговый блок, а также дешифратор конца ПСП, к входам которого подключены выходы соответствующих разрядов генератора ПСП, а выход дешифратора конца ПСП подключен к цикловому входу блока режекции, другой вход которого является такто) 11 6вым входом устройства, а другой вход коррелятора - сигнальным входом устройства, о т л и ч а ю щ е е с я тем, что, с целью уменьшения среднего времени вхождения в синхрониэм по задержке при кратковременных перерывах связи, введены последовательно соединенные блок установки фазы и формирователь комбинации ПСП, при этом выходы формирователя комбинации ПСП подключены к установочным входам генератора ПСП, первый и второй выходы порогового блока подключены к соответствукщим входам блока установки фазы, к цикловому входу которого подключен выход дешифратора конца ПСП, а к управляющему входу блока резекции подключен второй выход порогового блока,Состав Техред ираж 626 комитета Москва,С, Адкемлийнык Подписноеизобретениям и открытиям при ГКНТ СС 5, Раушская наб д. 4/5

Смотреть

Заявка

4314764, 28.07.1987

ВОЙСКОВАЯ ЧАСТЬ 25840, КОНСТРУКТОРСКО-ТЕХНОЛОГИЧЕСКИЙ ЦЕНТР "АВТОМАТИЗАЦИЯ И МЕТРОЛОГИЯ"

АНДРИАНОВ АЛЕКСАНДР АЛЕКСЕЕВИЧ, ДЕГТЯРЕВ ЮРИЙ ПЕТРОВИЧ, КОСАЧ МИХАИЛ ГРИГОРЬЕВИЧ, ПЕТУХОВ ВАЛЕРИЙ МИХАЙЛОВИЧ

МПК / Метки

МПК: H04L 7/02

Метки: задержке, последовательности, псевдослучайной, синхронизации

Опубликовано: 30.12.1989

Код ссылки

<a href="https://patents.su/4-1533011-ustrojjstvo-dlya-sinkhronizacii-po-zaderzhke-psevdosluchajjnojj-posledovatelnosti.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для синхронизации по задержке псевдослучайной последовательности</a>

Похожие патенты