Устройство для контроля дешифратора
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 1495801
Автор: Беспалов
Текст
(51 11 16 ВСЕСОЯ НТНЗ й. ПИСАНИЕ ЗОБРЕТЕНТЕЛЬСТВУ 8 ТОРСНОМУ ГОСУДАРСТВЕННЫЙ КОМИТЕТПО ИЗОБРЕТЕНИЯМ И ОТНРЫТИЯМПРИ ГКНТ СССР(56) Авторское свидетельство СССР У 1179343, кл. С 06 Р 11/00, 1984.Авторское свидетельство СССР Р 1252783, кл. С 06 Р 11/16, 1983, (54) УСТРОЙСТВО ДЛЯ КОНТРОЛЯ ДЕНИФРАТОРА(57) Изобретение относится к области автоматики и вычислительной технике и может быть использовано при построении запоминающих устройств и много - канальныхустройств коммутацииЦель изобретения - повышение достоверности контроля устройства. Устройство содер жит элемент И 1, элемент НЕ 2, узел 3 сравнения, триггер 4, второй элемент задержки 5, счетчик 6, первый элемент задержки 7, блок 8 свертки по модулю два, элемент ИЛИ 9, регистр 1 О адреса, группу 11 элементов И, На информационный вход контролируемого дешифратора 12 поступает код с регистра 10адреса. Через элемент ИЛИ 9 происходит опрос контролируемого дешифратора 12, выходы которого соединены свходами блока 8 свертки по модулю дваи первыми входами соответствующих элементов И группы 11. Если появляетсясигнал на выходе нечетности блока 8,то разрешается прохождение сигналовс выходов дешифратора 12 через элементы И группы 11 на выход устройстваи сбрасывается в нулевое состояниетриггер 4 (он был установлен в единичное состояние одновременно с опросом дешифратора 12). Если появляетсясигнал на выходе четности блока 8, топрибавляется единица к счетчику 6 ипроисходит повторный опрос дешифратора 12 через второй элемент задержки 5,элемент И 1 и элемент ИЛИ 9. Так продолжается до появления сигнала на выходе четности блока 8 или появлениясигнала на выходе узла 3 сравнения,который с помощью элемента НЕ 2 блокирует элемент И 1. 2 ил3 1495801 Изобретение относится к автоматике и вычислительной технике и может быть использовано при построении запоминающих устройств и многоканальных уст 5 ройств коммутации.Целью изобретения является повышение достоверности контроля устройства.На фиг. 1 приведена функциональная схема устройства; на фиг. 2 - функциональная схема одного из вариантов блока свертки по модулю два.Устройство для контроля дешифратоРа (фиг. 1) содержит элемент И 1, элемент НЕ 2, узел 3 сравнения, трет гер 4, второй, элемент 5 задержки, счетчик 6, первый элемент 7 задержки, блок 8 свертки по модулю два, элемент ИЛИ 9, регистр 10 адреса, группу 11 элементов И. Кроме того, на 20 фиг. 1 изображен контролируемый дешифратор 12, который не входит в состав устройства.Блок 8 свертки по модулю два (фиг. 2) содержит элементы И 13 25 и 14, элемент НЕ 15 и узел 16 свертки по модулю два.Устройство для контроля дешифратора работает следующим образом.Код, подлежащий,цешифрации, посту пает на информационный вход регистра 10 адреса и с ега.выхода - на инфорМационный вход контролируемого дешифратора 12. Затем на тактовый вход устройства поступает импульс, который 35 проходит через элемент ИЛИ 9 на первый вход контролируемого дешифратора 12. Кроме того, эн поступает на вход первого элемента 7 задержки и на единичный вход триггера 4, в ре ц зультате чего последний устанавливается в положение, соответствующее неисправности. Наличие тактового сигнала опроса и кода на входе контролируемого цешифратора 12 в случае исправ ной работыустройства приводит к появленвю на одном из его выходов сигнала дешиФрации,.(декодирования кода адреса). При неисправной работе устройства, вызванной отказом его элементов ипи возникновением помех, являющихся следствием воздействия на устройство внешних магнитных, или электрических палейили иных воздействе 1 Й на выходах контролируго де шифратора 12 может появиться. более одного сигнала. Поэтому для классификации исправной или неисправной раба" бы дешифратора 12 код с его выхода,наряду с поступлением его на входыэлементов И группы 11, подается и навходы блока 8 свертки по модулю два.В блоке 8 осуществляется проверкакода на соответствие или несоответствие- наличия в нем одной единицы. Впервом случае (или при наличии в анализируемом коде одной единицы) выхода нечетности блока 8 снимается сигнал,который осуществляет "подсветку" элементов И группы 11 (стробирование),в результате чего код с выхода дешифратора 12 поступает на выход устройства. Одновременно этот же сигналвозвращает триггер 4 в исходное состояние или состояние исправности устройства, Триггер 4 устанавливается вединичное и нулевое состояния по полокительному перепаду сигналов наего соответствующих входах. Элемент7 задержки задерживает сигнал опросана время срабатывания контролируемогодешифратора 12 и блока 8.При неисправной работе устройства,определяемой блоком 8 как наличие навыходах дешифратора 12 четного количества единиц, соответствующий сигналпоявляется на выходе четности блока 8.С помощью этого сигнала и узлов 1, 2,3, 5 и 6 организуется повторный опросконтролируемого дешифратора 12 и повторный анализ блоком 8 кода на выходе дешифратора 12.Е ели в р езул ьт ате выр аботки внутренними узлами устройства повторногосигнала опроса и повторной дешифрации адреса, хранящегося в регистре 10адреса, блоком 8 устанавливается фактисправной работы, .то соответствующийсигнал появляется на выходе нечетности блока 8. Он осуществляет стробирование элементов И группы 11 (длявыдачи кода на выход устройства) исброс триггера 4 в исходное состояние. (При этом предполагается, чтоизменение адреса в регистре 10 осуществляется с учетом возмохности выработки повторных обращений к дешифратору, например, не более двух,трех, или с учетом анализа состояниятриггера 4),Если при повторном опросе контролируемого дешифратора 12 снова поя -вится сигнал на выходе четности блока 8 свертки по модулю два и черезвторой элемент 5 задержки, элемент И1 и элемент ИЛИ 9 произойдет очередной опрос контролируемого дешифрдто149580 ра 12. Одновременно происходит прибавление единицы к счетчику 6.При неправильной работе контролируемого дешифратора его опрос продол 5жается до тех пор, пока не сработаетузел 3, настроенный на код максимального числа повторных опросов. Послеэтого единичный сигнал с выхода узла 3 через элемент НЕ 2 закрываетэлемент И 1 для прохождения импульсас выхода второго элемента 5 задержки.Величина этой линии задержки должнаобеспечить задержку сигнала с выходачетности блока 8 свертки по модулю 15два на время большее времени срабатывания счетчика 6, узла 3 сравнения иэлемента НЕ 2,Устройство позволяет отличить неисправность дешифратора от искажения 20сигналов на его выходах под воздействием помех,1 О Формула изобретенияУстройство для контроля дешифрато ра, содержащее регистр адреса, первый элемент задержки, элемент И, элемент ИЛИ, триггер, группу элементов И, причем информационный вход регистра адреса является информационным вхо дом устройства, выход триггера является выходом исправности устройства, выход регистра адреса является выходом устройства для подключения к информационнбму входу контролируемого дешифратора, о т л и ч а ю щ е е с я тем, что, с целью повышения достовер 6ности контроля устройства, в него введены второй элемент задержки, счетчик, элемент НЕ, блок свертки по модулю два и узел сравнения, причем первый вход элемента ИЛИ является тактовым входом устройства, выход элемента ИЛИ соединен с единичным входом триггера и входом первого элемента задержки и является выходом устройства для подключения к тактовомувходу контролируемого дешифратора, выход первого элемента задержки соединен с тактовым входом блока свертки по модулю два, выход четности которого соединен с входом второго элемента задержки и счетным входом счетчика, выход которого соединен с информационным входом узла сравнения, выход которого через элемент НЕ соединен с первым входом элемента И, выход которого соединен с вторым входом элемента ИЛИ, выход второго элемента задержки соединен с вторым входом элемента И, первые входы элементов И группы объединены с соответствующими информационными входами блока свертки по модулю два и образуют группу информационных входов устройства для подключения к группе выходов контролируемого дешифратора, выход нечеткости блока свертки по модулю два соединен с нулевым входом триггера и вторыми входами элементов И группы, выходы которых образуют группу информационных выходов результатаконтроля устройства.1495801 Составитель В. ГречневБугренкова Техред М.Дидык Корректор И. Мус дак оизводственно-издательский комбинат "Патент", г. Ужгород, ул. Гагарина, 101 Заказ 268/47 ТНИИПИ Государственного ко113035, Мо раж 668 Подписное тета по изобретениям и открытиям при ГКНТ СССР ва, Ж, Раушская наб., д. 4/5
СмотретьЗаявка
4351420, 23.11.1987
ПРЕДПРИЯТИЕ ПЯ Г-4152
БЕСПАЛОВ ЛЕОНИД ОЛЕГОВИЧ
МПК / Метки
МПК: G06F 11/16
Метки: дешифратора
Опубликовано: 23.07.1989
Код ссылки
<a href="https://patents.su/4-1495801-ustrojjstvo-dlya-kontrolya-deshifratora.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для контроля дешифратора</a>
Предыдущий патент: Устройство для контроля информации в параллельном коде
Следующий патент: Устройство для регистрации сигналов неисправности
Случайный патент: Горелочное устройство