Устройство для регистрации формы однократных электрических сигналов
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
СОЮЗ СОВЕТСКИСОЦИАЛИСТИЧЕСНРЕСПУБЛИК 1 К 29 02 ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР,ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ ИСАНИЕ ИЗОБ СТ ВТОРСКОМУ СВИДЕТ Крякотырков .317.33(56) Е,И, Рехи кратных сигнал ной физике. М.(54) УСТРОЙСТВО ДЛЯ РЕГИСТРАЦИ ОДНОКРАТНЫХ ЭЛЕКТРИЧЕСКИХ СИГ ФОРМБНАЛОВ ния памят 1 з.п, фпольз объем(53) 621 Бюл. У 24радиотехнический инси др. Измерение однов современной ядер 1983, с, 40-45, ЯО 14065 сится к областиУстройство для ократных электрижит входной блоканалого-цифро-.генератор 10 лок 8 восстановии, блок 5 ана управления со- ,19, элементы 4,18, коммутатор 11. Устройстффективность исутем экономии ее 1 ил.(57) Изобретение отно измерительной техники регистрации формы одн ческих сигналов содер 1, блок 9 управления, вой преобразователь 7 тактовых импульсов, б ления, блок 6 коррекц логовой памяти. Блок держит триггеры 12,15 ИЛИ 16,20, счетчики 1 ры 13, 17 и компарато во имеет повышенную эИзобретение относится к измерительной технике и может быть использовано для исследования кратковременныходнократных электрических сигналов.Целью изобретения является повышение эффективности использования памяти путем экономии ее объема.На чертеже приведена блок-схемапредлагаемого устройства. 1 ОУстройство содержит входной блок 1,аналоговые коммутаторы 2-4, блок 5аналоговой памяти, блок 6 коррекции,аналого-цифровой преобразователь 7,блок 8 восстановления, блок 9 управленин, генератор 10 тактовых импульсов, причем первый вход блока 9 управления поцключен к выходу входногоблока 1, а второй вход связан с шиной "Готов". Вход генератора 10 тактовых импульсов соединен с первым выходом блока 9 управления, а выход с ,вторым входом аналого-цифрового преобразователя 7, первый вход первогоаналогового коммутатора 2 соединен 25с выходом входного блока 1, второйвход соединен с первым выходом аналого-цифрового преобразователя 7,третий вход соединен с первым выходомблока 8 восстановления, Первый вход 30второго коммутатора 3 соединен сконтрольным сигналом, второй входсоединен с вторым выходом аналогоцифрового преобразователя 7, третийвход соединен с вторым выходом блока8 восстановления. Первый вход третьего коммутатора 4 соединен с третьимвыходом аналого-цифрового преобразователя 7 второй вход соединен с третьим выходом блока 8 восстановления, 40причем четвертый вход первого и второго коммутаторов 2 и 3 соединен с гвторым выходом блока 9 управления,пятый вход первого, второго и третийвход третьего коммутаторов 2,3 и 4соединен с первым выходом блока 9 управления, Шестой вход первого и второго коммутаторов 2 и 3 и четвертыйвход третьего коммутатора 4 соединенс третьим выходом блока 9 управления,50выходы первого 2, второго 3, третьего4 аналоговых коммутаторов соединенысоответственно с первьм, вторым, третьим входом блока 5 аналоговой памяти, а четвертый вход - с выходом ге 55 нератора 10 тактовых импульсов, Первый, второй, третий выход блока 5 аналоговой памяти соединен соответственно с первым и вторым входами блока 6 коррекции. Первый, второй и третий входы блока 6 коррекции соединены с входом контрольного сигнала, авыход соединен с первым входом аналого-цифрового преобразователя,Блок 9 управления содержит компаратор 11,первый триггер 12,первый коммутатор 13,первый счетчик 14,второй триггер 15, первый элемент ИЛИ 16, второйкоммутатор 17, второй счетчик 18,третий триггер 19, второй элементИЛИ 20, причем первый вход являетсяпервым входом блока 9 управления, авторой вход подключен к уровню синхронизации, первый вход первого элемента ИЛИ 16 является вторым входомблока управления, первый вход первого триггера 12 соединен с выходомпервого элемента ИЛИ 16, а выход является вторым выходом блока 9 управления и соединен с первым входо. первого коммутатора 13, второй вход подключен к первому входу второго коммутатора 17 и является третьим входомблока управления, выход первого коммутатора 13 соединен с первым входомпервого счетчика 14, второй вход соединен с первым входом второго элемента ИЛИ 20 и с вторым входом первоготриггера 12, выход первого счетчика 14подключен к второму входу второго триггера 15 и к второму входу первогоэлемента ИЛИ 16, выход второго триггера 15 подключен к второму входувторого коммугатора 17 и являетсяпервым выходом блока управления, выход второго коммутатора 17 соединенс вторым входом второго счетчика 18,первый вход которого соединен с первыми входами первого элемента ИЛИ 16и третьего триггера 19, выход второгосчетчика 18 соединен с вторым входомтретьего триггера 19, выход которого,является третьим выходом блока 9 управления, и с вторым входом второгоэлемента ИЛИ 20, выход которого подключен к первому входу второго триггера 15,Устройство работает следующим образом,Перед началом работы обнуляются первый 14 и второй 8 счетчики, первый 12, второй 15 и третий 19 триггеры устанавливаются в исходное состояние. Входной сигнал усиливается во входном устройстве и поступает на первыйвход аналогового коммутатора2, на другой вход которого поступает контрольный сигнал калиброванной амплитуды При превышении входным сигналом уровня синхронизации компара-5 тор 11 вырабатывает импульс, который переводит триггер 12 в единичное состояние, подключая тем самым исследуемый и контрольный сигнал на вход блока 5 аналоговой памяти. Сигнал с пер вого триггера 12 разрешает прохождение импульсов записи с генератора 10 тактовых импульсов через первый коммутатор 13 на вход первого счетчика 14. Емкость первого счетчика 14 равна 15 емкости блока 5 аналоговой памяти.Импульс переполнения первого счетчика 14 поступает на вход второго триггера 15 и переводит его в единичное состояние, а также поступает на вход 20 первого триггера 12 через первый элемент ИЛИ 16 и переводит его в нулевое состояние, На этом заканчивается процесс быстрой записи мгновенных значений исследуемого сигнала в аналого вом виде в аналоговую память блока 5. Выход второго триггера 15 подключен к управляющим входам аналоговых коммутаторов, обеспечивая тем самым подключение выходов аналого-цифрового преобразователя 7 к соответствующим входам блока 5 аналоговой памяти.Одновременно с этим сигнал с второго триггера 15 поступает на генератор 10 тактовых импульсов, который начинает вырабатывать ГС данного момента времени начинается процесс медленного считыванияиз блока 5 аналоговой памяти, корректирования в блоке 6 коррекции, преобразования в код АЦП 7 и запись в туже аналоговую память.Одновременно с началом считыванияинформации сигналом с второго триггера 15 разрешается прохождение импульсов считывания через второй коммутатор 17 на вход второго счетчика 18,Емкость второго счетчика 18 равнаемкости аналоговой памяти,Импульс переполнения второго счетчика 18 поступает на вход третьеготриггера 19 и устанавливает его вединичное состояние, а также поступает на вход второго триггера 1.5 черезвторой элемент ИЛИ 20 ипереводит его55в нулевое состояние, Выход третьеготриггера 19 подключен к управляющимвходам первого 2, второго 3, третьего 4 аналоговых коммутаторов, чем обеспечивается прохождение информации.с выхода блока 5 аналоговой памятичерез блок 8 восстановления, выполняющий функцию восстановления логических уровней для записи обратно ваналоговую память блока 5.Таким образом, информация, считываемая из блока 5 аналоговой памяти,замыкается в кольцо, обеспечивая циркуляцию кода, записанного сигнала иего циклический вывод,формула изобретения1, Устройство для регистрации формы однократных электрических сигналов, содержащее входной блок, блок управления, аналого-цифровой преобразователь, генератор тактовых импульсов, вход которого соединен с первым выходом блока управления, а выход - с вторым входом аналого-цифрового преобразователя, о т л и ч а ю щ е ес я тем, что, с целью повышения эффективности, оно содержит три аналоговых коммутатора, блок восстановления, блок коррекции, блок аналоговой памяти, причем первый вход первого аналогового коммутатора соединен с выходом входного блока, второй вход соединен с первым выходом аналогоцифрового преобразователя, а четвертый, пятый и шестой входы подключены к второму, первому и третьему выходам блока управления соответственно, первый вход второго аналового коммутатора соединен с шиной контрольного сигнала, второй вход соединен с вторым выходом аналого-цифрового преобразователя, а четвертый, пятый и шестой входы подключены к второму, первому и третьему выходам блока управления соответственно, первый вход третьего аналогового коммутатора соединен с третьим выходом аналого-цифрового преобразователя, а третий и четвертый входы подключены к первому и третьему выходам блока управления соответственно, выходы аналоговых коммутаторов соединены с соответствующими входами блока аналоговой памяти, входы блока восстановления соединены с соответствующими выходами блока аналоговой памяти, а выходы подключены соответственно к третьим входам первого и второго аналоговых коммутаторов и к второму входу третьего аналогового коммутатора и являют14065 Составитель Л. СорокинаРедактор Ю. Середа Техред Л.Сердюкова Корректор В, Гирняк Заказ 3189/42 Тираж 772 Подписное ВНИИПИ Государственного комитета СССР по делам изобретений и открытий113035, Москва, Ж, Раушская наб д, 4/5 Производственно-полиграфическое предприятие, г. Ужгород, ул, Проектная, 4 ся выходами устройства, первый вход блока коррекции соединен с шиной контрольного сигнала, второй вход блока коррекции соединен с первым выходом5 блока аналоговой памяти, третий вход которого соединен с вторым выходом блока аналоговой памяти, а выход является первым входом аналого-цифрового преобразователя, 10 2. Устройство по п. 1, о т л и - ч а ю щ е е с я тем, что блок управления содержит три триггера, два элемента ИЛИ, два счетчика, два коммута В ,тора, компаратор, первый вход которого соединен с шиной синхронизации, а второй вход является первым входом блока управления, первый вход первого элемента ИЛИ является вторым входом блока управления, первый вход первого триггера соединен с выходом первого элемента ИЛИ, а выход является вторым выходом блока управления, первый вход первого коммутатора подключен к вы- рб 33 6ходу первого триггера, второй входподключен к первому входу второгокоммутатора и является третьим входомблока управления, а выход - с первымвходом первого счетчика, второй входкоторого соединен с первым входом второго элемента ИЛИ и с вторым входомпервого триггера, выход первого счетчика подключен к второму входу второго триггера и к второму входу первогоэлемента ИЛИ, а выход второго триггера подключен к второму входу второгокоммутатора и является первым входомблока управления, выход второго коммутатора соединен с вторым входомвторого счетчика, первый вход которого соединен с первыми входами второгосчетчика и третьего триггера, а выходвторого счетчика соединен с вторымвхоцом третьего триггера, выход которого является третьим выходом блокауправления, и с вторым входом второгоэлемента ИЛИ, выход которого подключен к первому входу второго триггера.
СмотретьЗаявка
4170601, 30.12.1986
РЯЗАНСКИЙ РАДИОТЕХНИЧЕСКИЙ ИНСТИТУТ
КРЯКОВ ВЛАДИМИР ГРИГОРЬЕВИЧ, ПРОШИН ЕВГЕНИЙ МИХАЙЛОВИЧ, ШТЫРКОВ ВЛАДИМИР НИКОЛАЕВИЧ
МПК / Метки
МПК: G01R 29/02
Метки: однократных, регистрации, сигналов, формы, электрических
Опубликовано: 30.06.1988
Код ссылки
<a href="https://patents.su/4-1406533-ustrojjstvo-dlya-registracii-formy-odnokratnykh-ehlektricheskikh-signalov.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для регистрации формы однократных электрических сигналов</a>
Предыдущий патент: Устройство для измерения параметров периодических импульсных сигналов
Следующий патент: Измеритель отношения сигналшум телевизионного сигнала
Случайный патент: Устройство для крепления траншей