Способ преобразования максимума амплитуды электрического импульса в цифровую форму и устройство для его осуществления

Номер патента: 1387194

Авторы: Волков, Гордиенко

ZIP архив

Текст

/ ИЗОБРЕТЕНИ ПИС ЕЛЬСТ УС ВТОРС(2 (2 (4 ифро 196, МАК- ИЧЕС- ФОРУЩЕ. ОСУДАРСТВЕННЫЙ КОМИТЕТ СССРО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ 1) 4119090/24-242) 15.09.866) 07.04.88. Бюл.13(57) Изобретение относится к электроизмерительной и вычислительной технике и предназначено для преобразования амплитуды им пульсов в код. Способ основан на выполнении первой операции считывания амплитуды импульса, а во время убывания его амплитуды производится вычитание из макОБ ПРЕОБРАЗОВАНИЯ АМПЛИТУДЫ ЭЛЕКТР ПУЛЬСА В ЦИФРОВУЮ РОЙСТВО ДЛЯ ЕГО ОС симального значения амплитуды импульса его убывающего значения, нижний предел которого зафиксирован первым считыванием и второй операцией считывания (методом одного отсчета) разностного напряжения.Суммирование результатов первого и второго считываний в момент времени максимума разностного напряжения позволяет определить максимумм.:туз электрического импульса в цифрово.: форме. Устройство, реализующее предлагаем, способ, состоит из двух параллельно подклкяеп.х каналов: в первом фиксируется в ПЗУ результат первого считывания известным АЦП, а на втором выходе формируется логическая единица в момент времени максимума разностного напряжения, во втооом, состоящем из последовательно соединеппьх 1 о- Ж вого детектора, вычитающего устрой гна точного АЦП, осуществляется формирона ние разностного напряжения и ст;и.его (методом одного отсчета) точным АЦП.2 с,п.ф-лы, 2 ил.10 15 20 25 30 35 Формула изобретения 40 45 50 55 Изобретение относится к цифровой измерительной и вычислительной технике.Цель изобретения - повышение точности.Способ преобразования максимума амплитуды электрического импульса в цифровую форму заключается в сравнении преобразуемого сигнала с набором опорных уровней, соответствующих старшим разрядам формируемого кода, формировании и запоминании кода, соответствующего количеству опорных уровней напряжений, превышенных преобразуемым сигналом, в момент равенства уменьшаюшегося после достижения максимума преобразуемого сигнала ближайшему опорному уровню, причем одновременно со сравнением преобразуемого сигнала с набором опорных уровней запоминают максимум амплитуды преобразуемого сигнала и вычитают из последнего преобразуемый сигнал, а в момент равенства уменьшающегося преобразуемого сигнала ближайшему опорному уровню сравнивают разностный сигнал с набором опорных уровней, соответствующих младшим разрядам формируемого кода, формируют код младших разрядов и суммируют его с кодом старших разрядов.На фиг. 1 представлено устройство для реализации предлагаемого способа; на фиг. 2 - временные диаграммы.Устройство содержит делитель 1 напряжения, каналы преобразования, каждый из которых состоит из компаратора 2, 0-триггера 3, элемента ИЛИ 4, элемента И 5, полусумматора 6, линии 7 задержки. Кроме того, в устройство входят линии 8 - 11 задержки, запоминаюшее устройство (ЗУ) 12, элементы ИЛИ 13 и 14, пиковый детектор 15, вычитаюшее устройство 16, ограничительный элемент 17 на диоде, аналогоцифровой преобразователь (АЦП) 18 параллельного типа, сумматор 19, оперативное запоминаюшее устройство (ОЗУ) 20.Работа устройства объясняется с помощью временных диаграмм (фиг. 2), которые отражают самые характерные случаи работы устройства.В момент времени 1=0 амплитуда входного сигнала достигает уровня, при котором на выходе компаратора 2 имеется логическая единица. В этом случае состояния входов и выходов, обозначенные соответствующими буквами элементов устройства, отражены на временных диаграммах в виде логического нуля или логической единицы. Цифрами обозначены выходы соответствующих элементов.Таким образом, на выходе -го канала преобразования имеется логическая единица, определяющая адрес ячейки памяти ЗУ 12, в которой записан цифровой код, соответствующий амплитуде аналогового значения (код старших разрядов) . Во втором канале происходит нарастание аналогового напряжения на пиковом детекторе 15, а на выходе вычитаюшего устройства 16 аналоговое напряжение отсутствует.При 1)1 макс на выходе вычитаюшего устройства имеется разностное напряжение, которое считывается АЦП 18, формирующим младшие разряды, но результат считывания еше не поступает на его выход.В момент времени 1=11 на входах А и С имеются логические нули, а на 0-входе поддерживается логическая единица, что обеспечивает на Я выходе логическую единицу, которая в сочетании с логической единицей на 5 выходе обуславливает логическую единицу на выходе элемента И 5. Через время задержки линии 9 задержки на ее выходе формируется логическая единица, которая поступает на вторые входы ЗУ 12 и АЦП 18 и обуславливает запись результатов считывания кодов в сумматор 19 и обнуляет пиковый детектор 15. Через время задержки линии 8 задержки начинается суммирование в сумматоре 19, а результат его записывается в ОЗУ 20.Работа нижнего канала преобразования отражена на временной диаграмме как до момента времени 1=14, так и после него. В частности, после указанного времени на время 1 на 0 входе 0-триггера 3 поддерживается логическая единица, а на С входе имеется логический нуль, что обеспечивает на Я выходе логическую единицу. Через время задержки 1 зн (время задержки линии 11 задержки) на всех С входах имеется логическая единица, что обеспечивает готовность устройства к определению максимальной амплитуды следующего входного электрического импульса,1. Способ преобразования максимума амплитуды электрического импульса в цифровую форму, заключаюшийся в сравнении преобразуемого сигнала с набором опорных уровней напряжений, соответствующих старшим разрядам формируемого кода, формировании и запоминании кода старших разрядов, соответствуюшего количеству опорных уровней напряжений, превышенных преобразуемым сигналом, в момент равенства уменьшающегося после достижения максимума преобразуемого сигнала ближайшему опорному уровню напряжения, отличаюи 1 ийся тем, что, с целью повышения точности, одновременно со сравнением преобразуемого сигнала с набором опорных уровней напряжений запоминают максимум амплитуды преобразуемого сигнала и путем вычитания из последнего преобразуемого сигнала формируют разностный сигнал, в момент равенства уменьшаюшегося преобразуемого сигнала ближайшему опорному уровню напряжения сравнивают разностный сигнал с набором опорных уровней напря 1387194жения, соответствующих младшим разрядам формируемого кода, формируют код младших разрядов и суммируют его с кодом старших разрядов.2. Устройство преобразования максимума амплитуды электрического импульса в цифровую форму, содержащее делитель напряжения, входы которого соединены с шиной опорного напряжения и общей шиной соответственно, а выходы - с соответствующими опорными входами каналов преобразования, каждый из которых выполнен на компараторе, О-триггере, элементе И, первом элементе ИЛИ, полусумматоре и первой линии задержки, вход которой в каждом канале преобразования объединен с входом полусумматора и подключен к выходу компаратора, первый вход которого является опорным входом канала преобразования, вторые входы компараторов каналов преобразования объединены и являются входной шиной, выход первой линии задержки в каждом канале преобразования соединен с 0- входом О-триггера, выход которого соединен с первым входом элемента И и является первым выходом соответствующего канала преобразования, С-вход 0-триггера в каждом канале преобразования соединен с выходом первого элемента ИЛИ, первый вход которого соединен с первым выходом полу- сумматора, второй выход которого подключен к второму входу элемента И, выходы элементов И всех каналов преобразования подключены к соответствующим входам второго элемента ИЛИ, выход которого соединен с входом второй линии задержки, выход которой соединен с управляющим входом запоминающего устройства и входом третьей лчнии задержки, выход которой 10 15 20 25 30 соединен с первым входом третьего элемента ИЛИ, второй вход которого соединен с выходом четвертой линии задержки, а выход подключен к вторым входам первых элементов ИЛИ, вход четвертой линии задержки соединен с вторым входом элемента И первого канала преобразования, второй вход полусумматора -канала преобразования, кроме первого, соединен с С-входом 0-триггера ( - 1)-канала преобразования, второй вход полусумматора первого канала преобразования является шиной логической единицы, отличающееся тем, что в него введены пиковый детектор, вычитающее устройство, ограничительный элемент, параллельный аналого-цифровой преобразователь, пятая линия задержки, сумматор, оперативное запоминающее устройство, выход которого является выходной шиной, вход соединен с выходом сумматора, первый и второй информационные входы которого подключены соответственно к выходам запоминающего устройства и параллельного аналого-цифрового преобразователя, а управляющий вход через пятую линию задержки подключен к выходу третьей линии задержки и объединен с управляющими входами пикового детектора и параллельного аналого-цифрового преобразователя, информационный вход которого объединен с входом ограничительного элемента и подключен к выходу вычитающего устройства, первый вход которого является входной шиной, а второй соединен с выходом пикового детектора, информационный вход которого является входной шиной, а входы запоминающего устройства соединены с первыми выходами каналов преобразования, выход ограничительного элемента соединен с общей шиной.Составитель В.МахнаковРедактор И, Горная Техред И, Верес Корректор М. МаксимишинецЗаказ 1232/58 Тираж 928 ПодписноеВНИИПИ Государственного комитета СССР по делам изобретений и открытий113035,Москва, Ж - 35, Раушская набд. 4/5Произвбдственно-полиграфическое предприятие, г. Ужгород, ул. Проектная, 4

Смотреть

Заявка

4119090, 15.09.1986

ПРЕДПРИЯТИЕ ПЯ В-2667

ГОРДИЕНКО КУЗЬМА ПЕТРОВИЧ, ВОЛКОВ ВИКТОР ВИКТОРОВИЧ

МПК / Метки

МПК: H03M 1/14

Метки: амплитуды, импульса, максимума, преобразования, форму, цифровую, электрического

Опубликовано: 07.04.1988

Код ссылки

<a href="https://patents.su/4-1387194-sposob-preobrazovaniya-maksimuma-amplitudy-ehlektricheskogo-impulsa-v-cifrovuyu-formu-i-ustrojjstvo-dlya-ego-osushhestvleniya.html" target="_blank" rel="follow" title="База патентов СССР">Способ преобразования максимума амплитуды электрического импульса в цифровую форму и устройство для его осуществления</a>

Похожие патенты