Устройство для синхронизации вычислительной системы

Номер патента: 1363172

Авторы: Мингалеев, Пластун

ZIP архив

Текст

СОЮЗ СОВЕТСКИХСОЦИАЛИСТИЧЕСКИХРЕСПУБЛИК 09) (11 11 4 0 06 Г 1/04 ОСУДАРСТВЕННЫЙ КОМИТЕТ ССС О ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫ ОПИСАНИЕ ИЗОБРЕТЕНИЯ "К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ ении вычислитель х однох манин, окраще- Отличитва являесколькислительнь 4 Н.Т.Пластун ляется с низацииустройс детельство СССРУ 1/04, 1981,тельство СССР06 Р 1/04, 1985 оляет сократить вычислительно ется то, что оно позввремя подсинхронизациисистемы путем проведровки с измерением пуправляющих сигналовчины несинхронности,бильностью задающегоставленная цель доствведения блока 5 сра т(54) УСТРОЙСТВО ДЛЯ СИНХРОНИЗА 1ЧИСЛИТЕЛЬНОЙ СИСТЕМЫ 57) Изобретение относится к вычис лительной технике и может быть использовано при постных систем на базетипных цифровых вычелью изобретения яе времени подсннхльной особенность ния режима таририода выработки с учетом веливызванной неста генератора. Погается за счет кения. 3 ил.13631 Изобретение относится к вычислительной технике и может быть использовано при построении вычислительных систем на базе нескольких однотип 5 ных цифровых вычислительных машин.Цель изобретения - сокращение времени подсинхронизации.На Фиг. 1 приведена схема устройства для синхронизации вычислительной 10 системы; на Фиг. 2 - временная диаграмма работы устройства в режиметарировки; на фиг. 3 - то же, в .рабочем режиме.Устройство содержит задающий гене г ратор 1, счетчик 2, регистр 3, дешиф" ратор 4, блок 5 сравнения, элементы И 6 первой группы 7, элементы И 8 второй группы 9, триггеры 10 и 11, элементы И 12-14, элемент ИЛИ 15, вход 16 сигнала несинхронности, вход 17 сигнала точного времени общей системы отсчета и выходы 18 устройства.Устройство работает следующим образом. 25Задающим генератором 1 Формируется серия тактовых импульсов, которая поступает. на счетный вход счетчика 2. По состояниям последнего на выходах дешифратора 4 при работе устройства Формируется (и) выходных сигналов. В рабочем режиме вычислительной системы последний (и-й) сигнал цикла выработки управляющих сигналов формируется в момент сравнения значе-, ний счетчика 2 и регистра 3, т,е. при появлении сигнала на выходе блока 5 сравнения.Выходные сигналы 1,2 п-,п черезвыходы 18 устройства поступают на 40 управляющие входы ЦВМ вычислительной системы. По появлении последнего (и-го) сигнала на выходе элемента ИЛИ15 производится сброс счетчика 2 вцлО , т,е. переход на следующий циклвыработки управляющих сигналов, Приэтом количество .управляющих сигналовв цикле является постоянным, т.е.равно и.Элементы И 6 группы 7, триггеры10 и 11, элементы И 12-14 осущест 50вляют управление режимом тарировки.В исходном состоянии триггеры 10и 11 обнулены.Рассмотрим работу устройства привыполнении режима тирировки на временной диаграмме (фиг. 2).В момент времени С, (во время появления сигнала несинхронности по 72 2входу 16) сигнал поступает на единич" ный вход триггера 11, При этом триггер 11 устанавливается в единичное состояние, инверсный выход которого запрещает выработку управляющих сигналов на выходах элементов И 8 группы 9.В момент времени С (во время по 2явления первого сигнала точного времени общей системы отсчета по стробирующему входу 17) сигнал через элементы И 14 и 13 поступает на единичный вход триггера 10 и через элемент ИЛИ 5 - на вход сброса в "0" счетчика 2, т.е. переход на следующий цикл. выработки управляющих сигналов.В момент времени С (во время появления второго сигнала точного времени общей системы отсчета по входу 17) сигнал через элементы И 14 и 12 поступает на нулевые входы триггеров 1 О и 11.По данному сигналу измеренная величина периода между двумя сигналами точного времени общей системы отсчета в тактовых импульсах задающего генератора 1 из счетчика 2 через элементы И 6 группы 7 переписывается на регистр 3 и хранится там до следующего режима тарировки. Сигнал с выхода элемента И 14 поступает также через элемент ИЛИ 15 на вход сброса в "0" счетчика 2, т.е. переход на следующий цикл выработки управляющих сигналов, Снимается запрет на выработку управляющих сигналов на выходах элементов И 8 группы 9. Наэтом режим тарировки прекращается.Во время режима тарировки устройство использует только два последовательно поступающих сигнала точного времени по входу 17, а в остальное время данные сигналы не используются.Рассмотрим работу устройства врабочем режиме (Фиг. 3).В данном режиме триггеры 10 и 11 обнулены, По состояниям счетчика 2 на выходах дешифратора 4 формируются (и) выходных сигналов,В момент времени С, Сз (момент сравнения текущего значения счетчика 2 и величины на регистре 3, полученной в режиме тарировки) на выходе блока 5 сравнения формируется и-й выходной сигнал, который через элемент И 8 группы 9 и элемент ИЛИ 15 поступает на вход сброса в "0" счетчика2, т.е. переход на следующий цикл выработки управляющих сигналов, При этом количество управляющих сигналов в цикле является постоянным, т,е. равно п. Выходные сигналы 1,2п, п через элементы И 8 группы 9 и выходы 18 устройства поступают на управляющие входы ЦВМ вычислительной системы. 10Рассогласование последнего (и-го) сигнала цикла выработки управляющих сигналов и сигнала точного времени общей системы отсчета, вызванное нестабильностью генераторов тактовых 15 импульсов, устраняется автоматически без участия оператора. Формула изобретения20Устройство для синхронизации вычислительной системы, содержащее задающий генератор, счетчик, регистр, дешифратор, две группы элементов И, два триггера, три элемента И, элемент 25 ИЛИ, причем выход задающего генератора соединен со счетным входом счетчика, разрядные выходы которого соединены с информационными входами дешифратора и с первыми входами элемен- З 0 тов И первой группы соответственно, выходы дешиФратора соединены с первыми входами соответствующих элементов И с первого по (и)-й (где и - число выходов устройства) второй группы, выходи элементов И с перво 35 го по и-й второй группы являются выходами с первого по и-й устройства, выходы элементов И с первогопо и-й первой группы соединены с входами установки в 1 разрядов регистра со- .И И40 ответственно с первого по п-й, выходэлемента ИЛИ соединен с входом сбросав "Осчетчика, прямой выход первоготриггера соединен с первым входомпервого элемента И, инверсный выход -с первым входом второго элемента И,вход синхронизации устройства соединен с первым входом третьего элемента И, выход которого соединен с вторыми входами первого и второго элементов И, прямой выход второго триггерасоединен с третьим входом второго элемента И и вторым входом третьего элемента И, инверсный выход второго триггера соединен с вторыми входами спервого по (п)-й элементов И второйгруппы и с первым входом п-го элемента И второй группы, выход первого эле.мента И соединен с нулевыми входамипервого и второго триггеров и с вторыми входами элементов И первой группы, выход второго элемента И соединенс единичйым входом первого триггера,вход сигнала несинхронности устройства соединен с единичным входом второго триггера, о т л и ч а ю щ е -е с я тем, что, с целью сокращениявремени подсинхронизации, в устройство введен блок сравнения, причемразрядные выходы счетчика соединенысоответственно с первой группой входов блока сравнения, вторая группавходов которого соединена с выходами регистра, выход "Равно" блокасравнения соединен с вторым входоми-го элемента И второй группы, выходкоторого соединен с первым входомэлемента ИЛИ, второй вход которогосоединен с выходом третьего элемента И.

Смотреть

Заявка

4060927, 28.04.1986

ПРЕДПРИЯТИЕ ПЯ В-2969

МИНГАЛЕЕВ ФАЗЫЛ ФЕРИТОВИЧ, ПЛАСТУН НИКОЛАЙ ТРОФИМОВИЧ

МПК / Метки

МПК: G06F 1/04

Метки: вычислительной, синхронизации, системы

Опубликовано: 30.12.1987

Код ссылки

<a href="https://patents.su/4-1363172-ustrojjstvo-dlya-sinkhronizacii-vychislitelnojj-sistemy.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для синхронизации вычислительной системы</a>

Похожие патенты