Формирователь серий задержанных импульсов

Номер патента: 1361706

Авторы: Воина, Романив, Тимченко

ZIP архив

Текст

(19) К 5/ 59 4 Н 03 Н 9/30 ГОСУДАРСПО ДЕЛ гЮЕЦр.гдг", 1 АНИЕ ИЗОБРЕТЕНИЯ СВИДЕТЕЛЬСВ ВТО,(21) 3966624/2 1(22) 11.11.85 (46) 23.12.87. ,(72) В.М.Воина и .А.В.Тимченко (53) 621.374(0 (56) Авторское У 457158, кл. Бюл. У 47 И.С.Романив 8.8)свидетельство ССС 03 Н 9/30, 974. ЗАДЕ Р)КАННЬ ть испольокации при ель изобрете формирован импульсов ХЮ ВЕНКЫЙ КОМИТЕТ СССРИЗОБРЕТЕНИЙ И ОТКРЫТИИ(57) Изобретение можетэовано в гидро- и радиолслежении по дальности. Цния - повышение точностиния временной расстановк и расширение области применения устройства. Формирователь содержит генератор 1 импульсов тактовой частоты,КЯ-триггер 3, двухвходовый элементИ 4, двоичный счетчик 5, регистр 6кода задержки и схему 7 сравнениякодов. В устройство введены вычислитель 2 и формирователь 8 импульсов.Наличие формирователя 8 импульсовпозволяет уменьшить триггерный шумвыходного сигнала, а также предотвращает появление на выходе устройстваложных импульсов,которые могут возникать в момент перезаписи вычисленного значения кода в регистр 6 кодазадержки 1 з,п. ф-лы, 2 ил.113Изобретение относится к цифровым устройствам задержки импульсных сигналов и может использоваться в качестве формирователя опорного сигнала при слежении по дальности, например, в гидро- и радиолокации.Цель изобретения - повышение точности формирования временной расстановки импульсов и расширение области применения устройства.На фиг. приведена блок-схема предлагаемого устройства; на фиг.2 блок-схема вычислителя.Формирователь серий задержанных импульсов содержит генератор 1 импульсов тактовой частоты, вычислитель 2, КБ-триггер 3, двухвходовый элемент И 4, двоичный счетчик 5, регистр 6 кода задержки, схему 7 сравнения кодов, формирователь 8 импульсов. Кроме того, на фиг,1 обозначены шина 9 синхронизации С, шина 10 кода дальности К, шина 11 номера кода М, шина 12 кода скорости К.Вычислитель 2 содержит дешифратор , 13, двухвходовый элемент ИЛИ 14, счетчик 15, постоянное запоминающее устройство (ПЗУ) 16, сумматор 17.Генератор 1 тактовых импульсов подключен непосредственно к тактовому входу формирователя 8 импульсов, а через элемент И 4 - к счетному входу счетчика 5. Выходы счетчика 5 соединены с первой группой входов схемы 7 сравнения кодов, вторая группа входов которой подсоединена к выходам регистра 6, а выход через формирователь 8 импульсов соединен с выходом устройства и счетным входом вычислителя 2. Информационный и тактовый выходы вычислителя 2 соединены с соответствующими входами регистра 6, а выход останова - с входом установки в нулевое состояние КБ-триггера3. Первая группа входов вычислителя2 соединена с шиной 10 кода дальности, вторая - с шиной 12 кода скорости, а третья в с шиной 11 номера кода, Синхронизирующий вход вычислителя 2 и вход установки в единичноесостояние КБ-триггера 3 соединены с шиной 9 синхронизации. Прямой выходКБ-триггера 3 соединен с вторым входом двухвходового элемента И 4, аинверсный - с входом установки нулясчетчика 5.В вычислителе 2 шина 10 кода дальности соединена с первой группойЮ 61706 2входов сумматора 17, шина 12 кодаскорости - с первой группой входовПЗУ 16, шина 11 номера кода непосредственно - с второй группой входов5блока 16; а через дешифратор 13 - свходами предустановки счетчика 15,информационные выходы которого соединены через третью группу входов ПЗУ16 с второй группой входов сумматора .17, выходы которого являются информационными выходами вычислителя 2.Счетный вход счетчика 15 и первыйвход элемента ИЛИ 14 соединены вмес 15 те и являются счетным входом вычислителя 2. Вход разрешения предустановки счетчика 15 и второй вход элемента ИЛИ 14 соединены с и;иной 9 синхронизации. Выход элемента ИЛИ 14 является тактовым выходом вычислителя 2,а выход переноса счетчика 15 - выходом останова вычислителя 2.Устройство работает следующим образом.25 Пусть в исходном состоянии на шины 10-12 поданы соответствующие коды,в результате чего вычислителем 2 вычислен и подан на информационные входы регистра б кода задержки код МЗ 0 отвечающий заданной дальности, т.е.положению первого выходного импульса,а КБ-триггер 3 находится в нулевомсостоянии. При этом на инверсном выходе КБ-триггера 3 присутствует логическая единица, удерживающая счетчик355 в нулевом состоянии. Элемент И 4закрыт, так как на его второй входподается логический ноль с прямогоЮвыхода КБ-триггера 3,40 Формирование опорного сигнала заданного вида начинается с приходазапускающего импульса с шины 9 синхронизации, Этот импульс устанавливает КБ-триггер 3 в состояние логической единицы, открывая тем самымэлемент И 4 и разрешая прохождениеимпульсов тактовой частоты на входсчетчика 5. Запускающий импульс также поступает на тактовый выход вычислителя 2 и записывает в регистр 6вычисленное значение кода Мо. Послеэтого вычислитель 2 переходит к вычислению требуемой задержки для второго импульса выходного сигнала, учитывая поданные на шины 10-12 коды,которые преобразуются вычислителем2 в величину М, = М + ЬМ, гдеЬМ, - код расстояния между первым ивторым импульсами выходного сигнала.формируется значение кода М Запускающий импульс поступает через элемент ИЛИ 14 на тактовый выход вычислителя 2 и на вход разрешения предустановки счетчика 15, записывая в последнем код с выхода дешифратора 13. Код на выходе счетчика 15 изменяет выходной код ПЗУ 16, в результате чего на выходе сумматора 17 формируется новое значение кода задержки М,.После формирования устройством первого импульса выходного сигнала, который поступает на счетный вход вычислйтеля 2, т,е. на С-вход счетчика 15 и,через элемент ИЛИ 14 на тактовый выход, записывая значение М в регистр 6, выходное значение кода счетчика 15 уменьшается на единицу. В результате этого формируется новое значение кода М . Далее вычислитель 2 функционирует аналогично, После записи в регистр 6 кода М, соответствующего последнему импульсу выходного сигнала, по выходному коду счетчика 15 ПЗУ 16 и сумматор 17 вырабатывают код, который может отвечать начальной дальности, например М . После генерации последнего импульса выходного сигнала счетчик 15 переходит в нулевое состояние, на его выходе переноса генерируется импульс, поступающий через выход останова блока 2 на вход установки нуля КЯ-триггера 3, устанавливая тем самым в ноль счетчик 5. Генерация импульсов выходного сигнала прекращается, а вычислитель 2 приведен в исходное состояние.Таким образом, за счет применения в известном устройстве блоков 2,3 и 8 с соответствующими связями можно повысить точность формирования временной расстановки импульсов и расширить его функциональные возможности. Формула изобретения 1Формирователь серий задержанных импульсов, содержащий генератор импульсов, подключенный через двухвходовый элемент И к счетному входу счетчика, выходы которого соединены с первой группой входов элемента 55сравнения, к второй группе входов ко торого подсоединены выходы регистра кода задержки, КБ-триггер, вход установки в единичное состояние которогосоединен с шиной синхронизации, а з 1361706Счетчик 5 подсчитывает импульсы тактовой частоты от генератора 1 и через время Т = М,/Г, где Р - тактовая частота, выходное значение кода счетчика 5 сравнивается со значением, записанным в регистре 6 кода задержки, и на выходе схемы 7 сравнения появится импульс, по которому формирователь 8 импульсов сформирует 10 первый выходной импульс заданной длительности. Этот импульс поступает на счетный вход вычислителя 2 и через последний на его тактовый выходВ результате этого в регистр 6 записы вается код, значение которого соответствует временному положению второго импульса выходного сигнала М, а блок 2 переходит к вычислению кода временного положения третьего импуль са выходного сигнала.Счетчик 5 продолжает накапливать импульсы от генератора 1 и в момент времени Т, = М,/Р на выходе формирователя 8 импульсов генерируется вто/ рой импульс выходного сигнала. Далее работа устройства повторяется аналогично. После формирования последнего импульса выходного сигнала вычислитель 2 не передает выходной импульс 30 на тактовый выход, а формирует импульс по выходу останова, который устанавливает ЕЯ-триггер 3 в нулевое состояние и обнуляет счетчик 5. Таким образом, устройство возвращается в исходное состояние.Наличие формирователя 8 импульсов позволяет уменьшить триггерный шум выходного сигнала, а также предотвращает появление на выходе устройства 40 ложных импульсов, которые могут появиться в момент перезаписи вычисленного значения кода в регистр 6 кода задержки.Вычислитель 2 работает следующим образом,Пусть в начальном положении счетчик 15 находится в нулевом состоянии. Дешифратор 13 дешифрирует код И и подает на входы предустановки счетчика 15 код, соответствующий количеству импульсов в выходном сигнале. ПЗУ 16 по нулевому выходному значению кода на выходе счетчика 5 и соответствую" щим кодам на шинах 11 и 12 подает на вторую группу входов сумматора 17 поправку к заданному по первой группе входов коду дальности.К. В результате этого на выходе сумматора 176170662. Формирователь по и,1, о т л ич а ю щ и й с я тем, что вычислитель содержит сумматор, первая группа входов которого является первойгруппой входов вычислителя, а выходыявляются информационными выходами вычислителя, вторая группа входов сумматора соединена с выходами постоянного запоминающего устройства, первая группа входов которого являетсявторой группой входов вычислителя,третья группа входов которого подключена к второй группе входов постоян ного запоминающего устройства и через дешифратор - к входам предустановки счетчика, счетный вход которого является счетным входом вычислителя и соединен с первым входом элемента ИЛИ, выход которого являетсятактовым выходом вычислителя, а дру"гой вход соединен с входом разреше"ния предустановки счетчика и является синхронизирующим входом вычислите ля, информационные выходы счетчикаподключены к третьей группе входовпостоянного запоминающего устройства,а его выход переноса является выходом останова вычислителя. 5 13 прямой выход соединен с вторым входом двухвходового элемента И, о т - л и ч а ю щ и й с я тем, что, с целью повышения точности формирования временной расстановки импульсов и расширения области применения, в него введены вычислитель, формирователь импульсов и три шины управления, причем первая информационная группа входов вычислителя соединена с первой шиной управления, вторая - с второй шиной управления, а третья - с третьей шиной управления, синхронизирующий вход вычислителя соединен с шиной синхронизации, информационный и тактовый выходы вычислителя соединены с соответствующими входами регистра кода задержки, выход останова вычислителя соединен с входом установки в нулевое состояние КЯ-триггера, инверсный выход которого соединен с входом установки нуля счетчика, выход элемента сравнения через формирователь импульсов соединен с выходом устройства и счетным входом вычислителя, а выход генератора импульсов дополнительно соединен с тактовым входом формирователя импульсов. оставитель А.Титовехред 11.Дидык орректор М.Шаро Редакто ереши аз 6303/56ВН Тираж 9 ИИПИ Госуда по делам из 3035, Москв Подпис о комитета СС и открытий Раушская наб.

Смотреть

Заявка

3966624, 11.11.1985

ПРЕДПРИЯТИЕ ПЯ В-8751

ВОИНА ВЛАДИМИР МИХАЙЛОВИЧ, РОМАНИВ ИГОРЬ СТЕФАНОВИЧ, ТИМЧЕНКО АЛЕКСАНДР ВЛАДИМИРОВИЧ

МПК / Метки

МПК: H03H 9/30, H03K 5/156

Метки: задержанных, импульсов, серий, формирователь

Опубликовано: 23.12.1987

Код ссылки

<a href="https://patents.su/4-1361706-formirovatel-serijj-zaderzhannykh-impulsov.html" target="_blank" rel="follow" title="База патентов СССР">Формирователь серий задержанных импульсов</a>

Похожие патенты