Устройство фазового пуска

Номер патента: 1350839

Авторы: Рабешко, Стрельбицкий

ZIP архив

Текст

) 4 Н 04 Ь 7/ОМСЯГВРФ 1,ц АНИЕ ИЗОБРЕТЕНИ ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССРПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ АВТОРСКОМУ СВИДЕТЕЛЬСТ(56) Авторское свидетельство СССРР 866773, кл. Н 04 Ь 7/04, 1979.(57) Изобретение может использоваться дпя помехоустойчивого рекуррентного фазового пуска в системах сеансовой связи и обеспечивает сокращение времени поиска сигнала фазового пуска. Устр-. во содержит коммутатор режимов (КР) 1, рекуррентный регистр сдвига (РРС) 2, сумматор 3 по модулю два, дешифратор 4, счетчик нулей 5, элементы И 6, 9, 13, элемент ИЛИ 8, элементы НЕ 1 О, 12, 16, пороговые блоки 7, 11, блок сравнения кодов14 и регистр сдвига (РС) 15. В РРС 2 заносится ненулевой код, а КР 1 устанавливается в состояние, соотврежиму поиска. Символы принимаемогосообщения заносятся в РС 15. Блоксравнения кодов 14 сравнивает содержимое РС 15 и РРС 2 и при их равенстве формирует сигнал, по которомуустр-во переводится в режим синхронной работы. Следующий элемент принимаемого сообщения заносится вмладший разряд РС 15 и сравниваетсяв сумматоре 3 с .содержимым младшегоразряда РРС 2. Если принимается элемент рекуррентной последовательностисо структурой кода, отличной отструктуры кода РРС 2, то по сигналусумматора 3 устр-во переводится врежим поиска. При совпадении структур кодов сумматор 3 формирует нулевой сигнал. Если подряд поступит Инулевых сигналов, то по импульсусчетчика нулей 5 блокируется переводКР 1 в режим поиска и запускаютсяпороговые блоки 7, 11 для выделениякода фазового пуска. 1 ил,Изобретение относится к техникесвязи и может быть использовано дляпомехоустойчивого рекуррентного фазового пуска в системах сеанснойсвязиЦель изобретения - сокращение времени поиска сигнала фазового пуска.На чертеже представлена структурная электрическая схема предпагаемого устройства.Устройство фазового пуска содержит коммутатор 1 режимов, рекуррентный регистр 2 сдвига, сумматор 3 помодулю два, дешифратор 4, счетчик 155 нулей, первый элемент И 6, первыйпороговый блок 7, элемент ИЛИ 8,второй элемент И 9, первый элементНЕ 10, второй пороговый блок 11, второй элемент НЕ 12, третий элемент 20И 13, блок 14 сравнения кодов, регистр 15 сдвига, третий элемент НЕ 16,Устройство работает следующим образом.Установка исходного состояния устройства осуществляется сигналом, поступающим на вход, при этом происходит запись ненулевого кода в рекуррентный регистр 2 сдвига, которыйстановится защищенным от комбинации11 нВсе нули на протяжении всей работыустройства, что повышает его надеж.ность. Кроме этого, сигнал сброса,пройдя через элемент ИЛИ 8, устанавливает коммутатор 1 режимов в 35исходное состояние, которое соответствует работе устройства врежимепоиска, а коммутатор 1 режимов всвою очередь, устанавливает в исходное состояние счетчик 5 нулей, первый 7 и второй 11 пороговые блоки,На один вход устройства поступаюттактовые импульсы низкой частотыравной частоте следования информационных символов принимаемого сообщения, а на другой вход - тактовыеимпульсы высокой частоты Гт, приэтом необходимо выполнение требованиятт(25 О где и - степень образующего полинома используемой рекурренты,Во всех режимах работы устройства последовательное занесение символов принимаемого сообщения в регистр 55 15 сдвига осуществляется под действием тактовых импульсов частотыта частота переключения рекуррентного регистра 2 сдвига различна в.,зависимости от режима работы устройства. В исходном состоянии на тактовый вход рекуррентного регистра 2 сдвига с первого выхода коммутатора 1 режимов поступают тактовые импульсы частотой Р , при этом блок 14 сравнения кодов производит сравнение содержимого регистра 15 сдвига с. состоянием рекуррентного регистра 2 сдвига. В момент равенства кодов сигнал с выхода блока 14 сравнения кодов поступает на второй управляющий вход коммутатора 1 .режимов вследствие этого устройство переводится в режим синхронной работы, в котором на тактовый вход рекуррентного регистра 2 сдвига поступают тактовые импульсы частоты ГтС приходом следующего элементапринимаемого сообщения осуществляется запись его в младший разряд регистра 15 сдвига и производится сравнение его сумматором 3 по модулю двас содержимым младшего разряда рекуррентного регистра 2 сдвига. В случае приема элемента рекуррентной последовательности со структурой кода, соответствующей структуре кода, генерируемого рекуррентным регистром 2 сдвига, на выходе сумматора 3 по модулю два появляется импульс совпадения нулевого уровня, В исходном состоянии первый 7 и второй 11 пороговые блоки блокированы нулевым сигналом с выхода счетчика 5 нулей, а на вход второго элемента И 9 подан с выхода второго элемента НЕ 12 разрешающий потенциал.Счет импульсов совпадения производит счетчик 5 нулей, который сбрасывается в нуль с приходом каждого импульса несовпадения, который, кроме того, осуществляет через открытый второй элемент И 9 перевод коммутатора 1 режимов в режим поиска, Возврат устройства в режим синхронной работы производится по сигналу с выхода блока 14 сравнения кодов, когда начальное состояние рекуррентного регистра 2 сдвига соответствует содержимому регистра 15 сдвигаПри поступлении подряд М импуль"ов совпадения (величина М выбирается исходя из допустимой вероятности ложного приема пакета из М символов принимаемого кода) на вход счетчика 5 нулей на его выходе появляется сигнал, производящий установку за 135083910 15 20 25 ЭО 35 40 45 50 прещающего потенциала с помощью второго элемента НЕ 12 на входе второгоэлемента И 9, вследствие чего блокируется перевод коммутатора 1, режимовв режим поиска с появлением каждыйраз на выходе сумматора по модулюдва импульса несовпадения, Кроме этого, сигнал с выхода счетчика 5 нулейосуществляет запуск первого 7 и второго 11 пороговых блоков, при этомначинается статистическая обработкарезультатов приема элементов рекуррентной последовательности,Первый пороговый блок 7 фиксируетнесовпадения, а второй пороговыйблок 11 - совпадения младших разрядов регистра 15 сдвига и рекуррентного регистра 2 сдвига, При достиженииколичества совпадений Ь вторым пороговым блоком 11 на его выходе устанавливается высокий потенциал, который разрешает прохождение через первый элемент И 6 сигнала с выхода дешифратора 4, осуществляющего распознавание кода фазового пуска. В этомслучае сигнал фазирования с выходадешифратора 4 через открытый первыйэлемент И 6 поступает на выходнуюшину.Если число несовпадений, фиксируемое первым пороговым блоком 7, достигает предельного количества К, то,если до этого не было зафиксировановторым пороговым блоком 11 Ь совпадений, сигналом с выхода первогопорогового блока 7 через открытыйразрешающим потенциалом с выхода третьего элемента НЕ 16 третий элементИ 13, а также через элемент ИЛИ 8осуществляется установка коммутатора1 режимов в исходное состояние, соответствующее режиму поиска устройства. Если же возникает ситуация, вкоторой вначале зафиксировано пороговое количество Ь совпадений, а затем сигнал с выхода первого порогового блока 7 возвращает о накопленииК несовпадений, то этот сигнал череззакрытый третий элемент И 13 не проходит и команда общего сброса устройства не подается,Общий сброс устройства осуществляется каждый раз, помимо сигнала уста.новки исходного состояния, поступающего на вход устройства, сигналом свыхода дешифратора 4.Пороговые значения Ь и К выбираются, исходя из допустимой вероятности ложного приема сигнала фазового пуска, причем должно выполняться неравенство М + Ь + К И, где И = 2" -1 -длина рекуррентной последовательности, причем порог М может быть несколько уменьшен по сравнению с известным устройством до М (п,формула изобретения Устройство фазового пуска, содержащее рекуррентный регистр сдвига, выходы разрядов которого подключены к соответствующим входам дешифратора, а выход младшего разряда рекуррентного регистра сдвига подключен к первому входу сумматора по модулю два, выход которого подключен к информационным входам счетчика нулей и порогового блока, выход дешифратора подключен к первым входам первого элемента И и элемента ИЛИ, выход которогоподключен к первому управляющему входу коммутатора режимов работы, выход которого подключен к тактовомувходу рекуррентного регистра сдвига,причем выход первого элемента И.является выходом устройства, о т л и -ч а ю щ е е с я тем, что, с цельюсокращения времени поиска сигнала фазового пуска, введены регистр сдви" га, блок сравнения кодов, элементыНЕ, дополнительный пороговый блок ивторой и третий элементы И, при этомвыходы разрядов регистра сдвига ирекуррентного регистра сдвига черезблок сравнения кодов подключены квторому управляющему входу коммутатора режимов работы, а выход младшего разряда регистра сдвига подклю".чен к второму входу сумматора по модулю два, выход которого через первый элемент НЕ подключен к первомувходу второго элемента И, к второмувходу которого через второй элементНЕ подключен выход счетчика нулей,который подключен к входам запускапорогового блока и дополнительногопорогового блока, вход которогообъединен с информационным входомсчетчика нулей, а выход дополнительного порогового блока подключен к второму входу первого элемента И и квходу третьего элемента НЕ, выход которого и выход порогового блока через третий элемент И подключены квторому входу элемента ИЛИ, к третьему входу которого подключен выСоставитель П,Курьячев Редактор В,Петраш Техред М. Ходанич Корректор М,Пожо Заказ 529957 Тираж 636 Подписное ВНИИПИ Государственного комитета СССР по делам изобретений и открытий 113035 Москва, Ж, Раушская наб., д, 4/5Производственно-полиграфическое предприятие, г. Ужгород, ул, Проектная, 4 5135 О 8 ход второго элемента И дополнительный выход коммутатора режимов работы подключен к установочным входам счетчика нулей, порогового блока и допол. нитапьного порогового блока, причем установочный вход рекуррентного регистра сдвига объединен с четвертым входом элемента ИЛИ и является входом сигнала исходного состояния, пер 396вый вход коммутатора режимов работы объединен с тактовым входом регистра сдвига и является первым тактовым входом, а второй вход коммутатора режимов работы является вторым тактовым входом, вход последовательной записи информации регистра сдвига - информационным входом устройства фа" зового пуска.

Смотреть

Заявка

4012284, 23.01.1986

ПРЕДПРИЯТИЕ ПЯ В-8751

РАБЕШКО РУСЛАН ВЛАДИМИРОВИЧ, СТРЕЛЬБИЦКИЙ АЛЕКСАНДР БОРИСОВИЧ

МПК / Метки

МПК: H04L 7/04

Метки: пуска, фазового

Опубликовано: 07.11.1987

Код ссылки

<a href="https://patents.su/4-1350839-ustrojjstvo-fazovogo-puska.html" target="_blank" rel="follow" title="База патентов СССР">Устройство фазового пуска</a>

Похожие патенты