Регистр сдвига
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 1264242
Автор: Пешев
Текст
СОЮЗ СОВЕТСКИХСОЦИАЛИСТИЧЕСКИХРЕСПУБЛИК А 1 4242 И 9) в 411 С 19/00 ЛИСАНИЕ ИЗОБРЕТЕНВТОРСНОМУСВИДЕТЕЛЬСТВУ Ф 3 ельство ССС 23/02, 1971 ьство СССР 19/00, 1980 тся к выч ь исет быаспре елите- онизи синх ю изоб е ОСУДАРСТВЕННЫЙ НОМИТЕТ СССРПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ(57) Изобретение относлительной технике и можпользовано в качестве рлей и делителей частотьрующих импульсов. Цель является повышение быстродеиствиярегистра сдвига и расширение егофункциональных возможностей за счетвыполнения Функции генерации. Кольцевая схема регистра сдвига выполнена на четырех ячейках памяти, перваяи третья иэ которых состоит из трехэлементов И-НЕ, а вторая и четвертая - иэ четырех элементов И-НЕ.Кольцевая схема может быть преобразована в линейную путем размыканиясвязей между ячейками. В регистресдвига реализуются режимы сдвига,счета, распределения, деления частоты и генерирования. 1 э.п. Ф-лы",4 ил.1Изобретение относится к вычислительной технике и может быть использовано в качестве распределителейи делителей частоты синхронизиРующих импульсов,Цель изобретения - повышение быстродействия регистра сдвига и расширение его Функциональных возможностей путем выполнения Функции ге"нерации.На фиг. 1 представлена кольцеваясхема регистра сдвига, выполненногона четырех ячейках памяти; на Фиг,2 диаграммы напряжений на входах ивыходах регистра в режиме сдвига;на фиг. 3 - диаграммы напряжений навходах и выходах регистра в режимахсчета, распределения импульсов и деления частоты; на Фиг. 4 - кольцевая схема регистра сдвига, выполненного на четырех ячейках памяти,реализующего режим сдвига, счета, распределения, деления частоты и генерирования,Регистр сдвига на Фиг. 1 содержит четыре ячейки памяти, первая итретья из которых состоит из трехэлементов И-НЕ 1-3, а вторая и четвертая - из четырех элементов И-НЕ1-4, тактовый вход 5, входы 6 изаписи, управляющий вход 8 и выходы9-11.Регистр сдвига на Фиг. 4, кроме того, содержит второй управляющий вход 12. Кольцевая схема можетбыть преобразована в линейную путемразмыкания связей между ячейками,например, четвертой и первой.Процесс сдвига информации в устройстве по фиг, 1 происходит следующим образом,По входам 6 и 7 в первую и третьюячейки памяти записывают код числа,например 1 О), во вторую и четвертую - код нуля 001, на управляющийвход 8 подают уровень "1", При этомна выходах 10 и 11 первой ячейкиприсутствуют соответственно уровни"1" и "0", на выходах 10 и 11 других ячеек памяти " соответственно"0" и "1", на выходе элементов 1 и4 - уровень "1", По Фронту тактового импульса на входе 5 срабатываетэлемент 1 первой ячейки (Фиг2),уровень "0" на выходе которого переключает вторую ячейку в единичноесостояние, а первую - в нулевое. Врезультате этого срабатывает элемент264242 2 510 20 25 30 35 40 45 50 55 4 второй ячейки регистра, затем элементы 1 первой и второй ячеек памяти.По сигналу "0" на выходе элемента 1 второй ячейки происходит переключение в единичное состояние третьей ячейки и в нулевое второй.Такое состояние регистр сохраняет до спада тактового импульса, после чего происходит переключение элементов 1 и 2 второй ячейки памяти иокончание процесса сдвигаДля реализации функций счета,распределения импульсов или делениячастоты на вход 8 подают "0",в первую ячейку записывают "1", в другие"О", а на вход 5 подают последовательность импульсов,Первый импульс переключает вторую и первую ячейки памяти соответственно в единичное и нулевое состояние. При этом на выходе 9 первойячейки происходит Формирование импульса, равного по длительности входному,Второйимпульс переключает третью .и вторую ячейки, на выходе 9которой Формируется соответствующийимпульс, и т.д,Четвертый импульс возвращает устройство в исходное состояние, Импульс на выходе 9 четвертой ячейкисоответствует сигналу переноса илиодному из выходных сигналов делителя частоты и распределителя импульсов,Устройство по фиг. 4 реализуетфункции аналогично регистру пофиг. 1. Режим сдвига задают сигналами "О" и "1" на входах 8 и 12, арежим счета (распределения импульсов или деления частоты)сигналами "О",Для перевода устройства в режим,генератора (асинхронного распределителя) на входы 8 и 12 подают уровень "1", а в одну из ячеек памятизаписывают "1".По сигналу "1" на тактовом входе5 устройство начинает генерироватьпутем последовательного переключения ячеек памяти начиная с той, вкоторую записана "1". Формированиеимпульсов происходит на выходах 9.По сигналу "0" на входе 5 генерацияпрекращается.Формула изобретения 1, Регистр сдвига, содержащий ячейки памяти, каждая из которых3 ,264 состоит из трех элементов И-НЕ, вы-. ход первого из которых соединен с первыми входами второго и третьего, выход второго - с первым входом первого и вторым входом третьего, выход которого соединен с вторым входом второго элемента И-НЕ и третьим входом третьего элемента И-НЕ предыдущей ячейки памяти, выход первого элемента И-НЕ которой соединен с 1 О вторым входом первого и третьим входом второго элементов И-НЕ данной ячейки памяти, третий вход первого элемента И-НЕ каждой ячейки памяти является тактовым входом регистра, 15 а выходы элементов И-НЕ - выходами регистра, о т л и ч а ю щ и й с я тем, что, с целью повышения быстродействия регистра, каждая четная ячейка памяти содержит четвертый 20 элемент И-НЕ, первый вход которого соединен с выходом второго элемента 242 4И-НЕ данной ячейки памяти, выход - с четвертым входом первого элемента И-НЕ предыдущей ячейки памяти, а второй вход является управляющим входом регистра, дополнительные входы второго и третьего элементов И-НЕ каждой ячейки памяти являются входами записи регистра. 2. Регистр по п. 1, о т л и ч аю щ и й с я тем, что, с целью расширения Функциональных возможностей путем выполнения функции генерации, каждая нечетная ячейка памяти содержит четвертый элемент И-НЕ, первый вход которого соединен с выходом второго элемента И-НЕ данной ячейки памяти, выход - с четвертым входом первого элемента И-НЕ предыдущей ячейки памяти, а второй вход является дополнительным управляющим входом регистра.Редактор Л.Пчелинска орректор А.Тяско Заказ 5568/ НИИП о и о 1130 ск Проектная,Производственно-полиграфическое предприятие, г. Ужгоро 101 Тираж 543 И Государственн елам изобретени осква, Ж, Ра Подписноитета СССРрытийнаб д, 4/5
СмотретьЗаявка
3705553, 24.02.1984
ПЕШЕВ ВАЛЕНТИН ЕВГЕНЬЕВИЧ
МПК / Метки
МПК: G11C 19/00, H03K 5/00
Опубликовано: 15.10.1986
Код ссылки
<a href="https://patents.su/4-1264242-registr-sdviga.html" target="_blank" rel="follow" title="База патентов СССР">Регистр сдвига</a>
Предыдущий патент: Блок постоянной памяти
Следующий патент: Запоминающее устройство с самоконтролем
Случайный патент: Устройство динамического приоритета