Устройство для одновременной передачи дельта модулированного сигнала и двоичного сигнала низкоскоростной дискретной информации
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 1248074
Автор: Коломиец
Текст
СОЮЗ СОВЕТСКИХСОЦИАЛИСТИЧЕСКИХРЕСПУБЛИК 74 19) О 1) А 51) 4 Н 03 М 3/О ВСЕГО М".) ),ОПИСАНИЕ ИЗОБРЕТЕНИЯ ОРСХОМУ ЕТЕЛЬСТВУ ке ОСУДАРСТВЕННЫЙ НОМИТЕТ СССРО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИИ(56) Авторское свидетельство СССРУ 604181, кл. Н 04 М 11/06,Н, 03 К 13/22, 02.02.76,Авторское свидетельство СССР(54) УСТРОЙСТВО ДЛЯ ОДНОВРЕМЕННОЙПЕРЕДАЧИ ДЕЛЬТА-МОДУЛИРОВАННОГО СИНАЛА И ДВОИЧНОГО СИГНАЛА НИЗКОСКОРОСТНОЙ ДИСКРЕТНОЙ ИНФОРМАЦИИ,(57) Изобретение относится к технисвязи и позволяет снизить уровень помех. Устройство содержит на передающей стороне 1 дельта-модулятор 2, элемент 3 ЗАПРЕТ, элемент 4 ИЛИ, два элемента 5, 7 И, накопитель б, источник 8 низкоскоростной дискретной информации (НДИ) и блок 9 управления на приемной стороне элемент 17 И, элемент 12 ЗАПРЕТ, дельта-демодулятор 14, анализатор 15, накопитель 19 и формирователь 20 НДИ. Благодаря введению на приемной стороне 10 элемента 13 ИЛИ, блока 16 задержки и второго элемента 18 И обеспечивается устранениев передаваемом аналоговом сигнале шумов , щелчков и пауз, в моменты передачи НДИ. 1 ил.40 1 12480Изобретение относится к техникесвязи и может быть использовано для.дополнительной передачи сигнала низкоскоростной дискретной информации(НДИ) по каналу связи с дельта-моду 5ляцией.Цель изобретения - снижение уровня помех.На чертеже приведена функциональная схема устройства. 10Устройство для одновременной передачи дельта-модулированного сиг"нала и двоичного сигнала НДИ содержитна передающей стороне 1 дельта-модулятор 2, элемент 3 ЗАПРЕТ, элемент4 ИЛИ, первый элемент 5 И,-накопи- .тель 6, второй элемент 7 И, источник 8 НДИ и блок 9 управления.Передающая сторона,1 связана сприемной стороной 10 через импульсныйканал 11 связи. На приемной стороне 10устройство содержит элемент 12 ЗАПРЕТ,элемент 13 ИЛИ, дельта-демодулятор 14,анализатор 15, блок 16 задержки,первый и второй элементы 17, 18 И,25накопитель 19 и формирователь 20 НДИ.Информационный вход дельта-модулятора 2 является входом 21 аналогового сигнала устройства, тактовыйвход дельта-модулятора 2 объединен синформационным входом первого элемента 5 И и подключен к тактовой шине 22. Выход дельта-модулятора 2 соединен с разрешающим входом элемента3 ЗАПРЕТ, выход которого подключен кпервому входу элемента 4 ИЛИ, второйвход которого соединен с выходомвторого элемента 7 И, выход элемента4 ИЛИ подключен к входу канала 11связи. Первый и второй выходы источника 8 НДИ соединены с первыми входами накопителя 6 и блока 9 управления соответственно. Второй вход накопителя 6 соединен с выходом первого элемента 5 И, первый и второйвыходы накопителя 6 подключены со 45ответственно к первому входу второгоэлемента 7 И и второмувходу блока 9, управления, а третий выход накопителя 6 соединен с входом источника 8НДИ и третьим входом блока 9 управления. Выход последнего подключен квторым входам элементов 5., 7 И изапрещающему входу элемента 3,Вход анализатора 15 и разрешающийвход элемента 12 и первый вход элемента 17 объединены и подключены квыходу канала 11 связи, выход анализатора 15 соединен с запрещающим 74 йвходом элемента 12 и вторыми входами .элементов 17, 18 И, Выход элемента 12 ЗАПРЕТ соединен с информационным входом блока 16 задержки и первым входом элемента 13 ИЛИ, второй вход которого подключен к выходу второго элемента 18 И, а выход соединен с информационным входом дельта-демодулятора 14. Выход последнего является выходом 23 аналогового сигнала устройства, а тактовый вход объединен с тактовым входом блока 16 задержки и подключен к тактовой шине 21. Выход блока 16 задержки соединен с вторым входом второго элемента 18 И, Выход первого элемента 17 И соединен с информационным входом накопителя 19, выход которого подключен к информационному входу фор" мирователя 20 НДИ. Выход формйрователя 20 является выходом 25 НДИ устройства, а его тактовый вход,объединен с тактовым входом накопителя 19 и подключен к шине 26 сигнала опорной частоты.Накопители 6 и 19 могут быть выполнены на запоминающих элементах, анализатор 15 может представлять собой регистр сдвига с дешифратором. Блок 16 задержки может быть выполнен также в виде регистра сдвига. Время задержки в блоке 16 должно быть не менее времени передачи сигналов НДИ, но меньше длительности звуков передаваемой речи.Устройство для одновременной передачи дельта-модулированного.сигнала и двоичного сигнала низкоско- ростной дискретной информации работа ет следующим образом.В отсутствие передачи сигнала НДИ двоичный дельта-модулированный (ДМ) сигнал с тактовой частотой, равной скорости следования импульсов в канале 11 связи, с .выхода дельта-модулятора 2 проходит последовательно через элементы 3 и 4. С выхода элемента 4 ИЛИ двоичный ДМ сигнал поступает в импульсный канал связи 11, с выхода которого через элемент 12, запрещающий прохождение двоичного дельта-модулированного сигнала в момент приема сигнала НДИ, и первый вход элемента .13 ИЛИ он поступает на вход дельта-демодулятора 14, котоРый преобразует двоичный ДМ сигнал в аналоговый речевой сигнал, Одновременно с выхода элемента . 12 ЗАПРЕТ ДМ сигнал постоянна по1248074и закрывается элемент 12. С выходаблока 16 задержки импульсы ДМ сигнала, предшествующие импульсам дельтамодулированного сигнала перед передачей двоичного сигнала НДИ, повторно через открытый элемент 18 И и элемент 13 ИЛИ под воздействием импульч- сов тактовой частоты с шины 24 поступают на информационный вход дельта 10 демодулятора 14.Таким образом, образующиеся паузы, .вызванные прерыванием речевого ДМсигнала, заполняются путем повторения предыдущего отрывка речевого сиг 15 нала. 3ступает на вход блока 16 задержки,откуда он считывается под воздействием импульсов тактовой частоты сшины 24 и поступает на закрытый второй элемент 18 И.При одновременной передаче речевого сигнала методом ДМ и двоичногосигнала НДИ последний с выхода истоника 8 НДИ с частотой опорного генератора этого источника 8 НДИ поступает на вход накопителя 6. После заполнения низкоскоростной дискретнойинформацией накопителя 6 он вырабатывает сигнал "Накопитель полон",который поступает на входы источника 8 НДИ и блока 9 управления, Поэтому сигналу источник 8 НДИ прекращает выдачу сигналов НДИ в накопитель 6, а блок 9 управления выдаетуправляющий сигнал на элемент 3 ЗАПРЕТ,Озапрещая прохождение двоичного ДМсигнала, и открывает элементы 5, 7 И,Под воздействием импульсов тактовой частоты, поступающих с шины 22через открытый элемент 5 И на вход 25накопителя 6, дискретная информациясчитывается с накопителя 6 со скоростью следования импульсов двоичного ДМ сигнала в импульсном .канале 11связи и через открытый элемент 7 И З 0и элемент 4 ИЛИ поступает на входканала.11. По окончании считывания,дискретной инфбрмации накопитель 6вырабатывает сигнал "Накопительчист", который поступает на вход бло..ка 9 управления. По этой командеблок 9 управления снимает сигнал сэлемента 3, разрешая прохождение двоичного ДМ сигнала, и закрывает элементы 5, 7 И. В случае неполного заполнения накопителя 6 двоичными сигналами НДИ и отсутствия их в источни.ке 8 НДИ .последний выдает команду"Конец информации" в блок 9 управления. По этой команде блок 9 управления осуществляет считываниедвоичных сигналов НДИ с накопителя 6.Сигнал . НДИ из канала 11 связипоступает на входы открытого элемента 12 ЗАПРЕТ анализатора 15 и входзакрытого элемента 17 И,Анализатор 15 осуществляет анализ поступающих на его вход сигналов на наличие признака начала и конца передачи сигнала НДИ. Обнаружив при знак начала передачи сигнала НДИ, анализатор 15 вырабатывает команду, по которой открываются элементы, 17, 18 И формула изобретения Устройство для одновременной пе- . редачи дельта-модулированного сигнала и двоичного сигнала низкоскорост.ной дискретной информации, содержащее на передающей стороне дельта-модулятор, элемент ЗАПРЕТ, элемент ИЛИ, первый и второй элементы И, накопитель, блок управления и источник низкоскоростной дискретной информации,. первый и второй выходы которого соединены с первыми входами соответственно накопителя и блока управления, первый и второй выходынакопителя подключены соответственно к первому входу второго элемента И и второму входу бЛока управления, третий вход которого объединен с входом источника низкоскоростнойдискретной информации иподключен ктретьему выходунакопителя,второй вход которого соединен с выходом первого элемента И, первый вход которого объединен с тактовым входом дельта-модулятора и подключен к тактовой шине передающей части, информационный вход дельта-модулятора является входом аналогового сигнала устройства, выход дельта-модулятора соединен с разрешающим входом элемента ЗАПРЕТ, выход которого подключен к первому входу элемента ИЛИ, а запрещающий вход объединен с вторыми входами первого и второго элементов И и подключен к выходу блока управления, выход второго элемента И соединен с вторым входом элемента ИЛИ, выход которого подключен к входу импульсного канала связи, а на приемной стороне дельта- демодулятор, анализатор, накопитель, формирователь низкоскоростной дискретной информации, первый элемент ИФ1248074 Составитель О.РевинскийТехред И.Гайдош Редактор М.Бандура Корректор М. Самборская Заказ 4142/59 Тираж 816 ВНИИПИ Государственного комитета СССР по делам изобретений и открытий 113035, Москва, Ж, Раушская наб., д. 4/5Подписное Производственно-полиграфическое предприятие, г.ужгород, ул. Проектная, 4 и элемент ЗАПРЕТ, разрешающий входкоторого объединен с входом анализатора и первым входом первого элемента И и подключен к выходу импульсного канала связи, выход анализаторасоединен с запрещающим входом элемента ЗАПРЕТ и вторым входом первогоэлемента И, выход которого соединенс информационным входом накопителя, Ювыход которого подключен к информационному входу формирователя низкоскоростной дискретной информации, выходкоторого является выходом низкоскоростной дискретной информации устройства, тактовые входы накопителя иформирователя низкоскоростной дискретной информации объединены и подключены к шине сигнала опорной частоты,выход дельта-демодулятора является 20 выходом аналогового сигнала устройства, тактовый вход дельта-демодулятора соединен с тактовой шиной приемной части, о т л и ч а ю щ е е с ятем, что, с целью снижения уровняпомех, на приемной стороне введеныблок задержки, второй элемент И иэлемент ИЛИ, первый вход которогообъединен с информационным входомблока задержки и подключен к выходуэлемента ЗАПРЕТ, второй вход элементаИЛИ соединен с выходом второго элемента И, первый вход которого подключен к выходу анализатора, а второйвход соединен с выходом блока задержки, тактовый вход которого объединен с тактовым входом дельта-демодулятора, инфдрмационный вход которогоподключен к выходу элемента ИЛИ,
СмотретьЗаявка
3876910, 04.02.1985
ВОЙСКОВАЯ ЧАСТЬ 60130
КОЛОМИЕЦ ЮРИЙ БОРИСОВИЧ
МПК / Метки
МПК: H03M 3/02
Метки: двоичного, дельта, дискретной, информации, модулированного, низкоскоростной, одновременной, передачи, сигнала
Опубликовано: 30.07.1986
Код ссылки
<a href="https://patents.su/4-1248074-ustrojjstvo-dlya-odnovremennojj-peredachi-delta-modulirovannogo-signala-i-dvoichnogo-signala-nizkoskorostnojj-diskretnojj-informacii.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для одновременной передачи дельта модулированного сигнала и двоичного сигнала низкоскоростной дискретной информации</a>
Предыдущий патент: Преобразователь код-временной интервал
Следующий патент: Устройство уплотнения цифровых потоков
Случайный патент: Гидроэнергетическая установка