Номер патента: 1221723

Авторы: Лебединский, Певцов, Рябуха, Скосырев, Хоменко

ZIP архив

Текст

(56) Самойлов Л.К. Устройство задержки информации в дискретной технике,М.: Сов. радио, 1973, с. 203,рис. 5.12.(57) Изобретение относится к областицифровой обработки сигналов, Цельизобретения - увеличение быстродействия за счет уменьшения времени перестройки на величину .задержки. Устройство содержит блок 1 оперативной памяти, цифровой ключ 2, генератор 3 тактовых импульсов, счетчик 4 адреса, регистр 5 управления величиной задержки и вычитатель 6. В устройстве задержки реализовано временное разделение режимов работы блока 1 временной памяти. В течение первого полупериода (нулевое. состояние на выходе генератора 3 тактовых импульсов) происходит запись входного сигнала, а в течение второго полупериода (единичное состояние на выходе генератора 3 тактовых импульсов) - считывание задержанного сигнала из блока 1 оперативной памяти, информационный выход которого является выходом устройства . задержки. В описании даны временные диаграммы, поясняющие работу устройства. 2 ил.5 О 15 20 25 30 35 40 45 50 55 1 12Изобретение относится к цифровойобработке сигналов, в частности кустройствам задержки информации вдискретной технике.Цель изобретения - повышение быстродействия эа счет уменьшения времени перестройки величины задержки.На Фиг; 1 показана структурнаясхема устройства задержки; на фиг.2 -временные диаграммы,Устройство задержки содержитблок 1 оперативной памяти, информационный вход и информационный выход которого являются входом и выходом устройства соответственно, цифровой ключ 2 и соединенные последовательно генератор 3 тактовых импульсов и счетчик 4 адреса. Устройство содержит также регистр 5 управления величиной задержки, вход которого является входом управления устройства, а выход соединен с информационным входом цифрового ключа 2,;вычитатель 6, выход которого соединен с адресным входом блока 1 оперативной памяти, а первый и второй входы соединень 1 с выходом счетчика 4 адреса и выходом цифрового ключа 2 соответственно, выход генератора 3 тактовых импульсов соединен с управляющим входом цифрового ключа 2 и входомуправления чтением-записью блока 1оперативной памяти,Устройство задержки работает следующим образом.На информационный вход блока 1оперативной памяти, который являетсявходом устройства задержки, поступает входной сигнал в виде параллельного двоичного кода (в частном случаеэто может быть одноразрядный код),согласованного по напряжению с уровнями логики, на которой реализованоустройство.На выходе генератора 3 тактовыхимпульсов формируется напряжение тактовых импульсов в виде меандра с некоторым периодом ,(фиг. 2 б).Период тактовых импульсовопределяется требуемым шагом задержкиили требуемым периодом временнойдискретизации входного сигнала и равен меньшему из них.Период тактовых импульсов состоитиэ первого полупериода (нулевое состояние на выходе генератора 3 тактовых импульсов), в течение которогопроисходит запись входного сигнала(фиг. 2 а) в устройство задержки, и 21723 2 второго полупериода (единичное состояние на выходе генератора 3 тактовых импульсов), в течение которого происходит считывание задержанного сигнала из блока 1 оперативной памяти (фиг. 2 д), информационный выход которого является выходом устройства задержки,Таким образом, в устройстве задержки реализовано временное разделение режимов работы блока 1 операттивной памяти.Число ячеек И в блоке 1 оперативной памяти и число разрядов и счетчика 4 адреса зависит от требуемого максимального времени задержкиэ.макс 1 которое должно обеспечивать устройство задержки.Счетчик 4 адреса имеет период повторения равный И и, соответственно, и выходов, подключенных к первому входу и -разрядного двоичного вычитателя 6. При вычитании из большего числа меньшее на выходе вычитателя 6 формируется дополнительный код разности.К второму входу вычитателя 6 подключен выход цифрового ключа 2, Последний под действием тактовых импульсов, поступающих на его управляющий вход, во втором полупериоде разрешает прохождение кода величины задержки от информационного входа на выход, а в первом полупериоде блокирует распространение кода величины задержки и формирует нулевое значение выходного кода.Под действием тактовых импульсов счетчик 4 адреса периодически формирует на своих выходах возрастающий от О до (М) и-разрядный двоичный код адреса записи (фиг. 2 в). В каждом периоце тактовых импульсов в первом полупериоде выходной код счетчика 4 адреса поступает без изменений через вычитатель 6 на адресный вход блока 1 оперативной памяти, По заданному адресу производится запись текущего кода входного сигнала в блок 1 оперативной памяти.Во втором полупериоде блок 1 оперативной памяти работает в режиме считывания сигнала,Задержка сигнала в устройстве происходит за счет того, что в каждом периоде тактовых импульсов имеется разность между адресом записи сигнала в блок 1 оперативной памяти и адресом .считывания сигнала. Указанная раз1723 4ремя записи г.кода задержки К в регистр 5 управления величиной задержки составляет доли периода тактовых импульсов 5Так как в момент записи кода задержки в устройстве задержки не синхронизирован с тактовыми импульсами,считывание задержанного сигнала изустройства задержки можно начинать вследующем периоде тактовых импульсов,Время перестройки величины задержкиГз будет равно периоду тактовых импульсов сгти15 Таким образом, в предлагаемомустройстве при организации задержкисигнала в каждом периоде тактовых импульсов записи входного сигнала вблок 1 оперативной памяти и считывания производятся по разным адресам,величина разности которых пропорциональна времени задержки С , что позволяет уменьшить время перестройкивеличины задержки и тем самым повы сить быстродействие устройства,50 3 122ность адресов пропорциональна величине задержки С устройства задержки и постоянна при неизменной величине задержки Ст.Настройка устройства задержки наопределенную величину задержкипроизводится путем помещения в регистр 5 управления величиной задержки п-разрядного двоичного кода задержки К, который связан с величинойзадержкиследующим соотношением:к= - Д-.СйгтиПолученный указанным способоми-разрядный двоичный код задержки Кпоступает на вход управления устройства задержки и заносится в регистр 5управления величиной задержки. Источником кода задержки К может служить любое электронное устройство,управляемое как вручную, так и работающее в автоматическом режиме и сопряженное с устройством задержки,Величину задержки сигналанаЬвыходе устройства задержки можно определить, какЕз =(К+0,5)ТгтиНа фиг. 2 г показан фрагмент циклограммы изменения на выходе вычитателя 6 кода адреса записи, начиная 30с некоторого кода 1;, и кода адресасчитывания Кпри постоянном значении кода задержки К. При вычитании вовтором полупериоде из кода адреса записи 1,(01; М) кода задержки К на 35выходе вычитателя 6 образуется и-разрядный двоичный код адреса считывания(состояние выхода заема в (и+1)-мразряде вычитателя 6 не учитывается).К =1; -К,40На фиг. 2 а показан входной сигналустройства задержки, а на фиг. 2 д -задержанный входной сигнал на выходеустройства задержки при =гт3 гт фВ предлагаемом устройстве задержки45функционирование может начинаться спроизвольного состояния выходного кода счетчика 4 адреса (т.е. начальныйадрес записи в ячейки блока 1 оперативной памяти может принимать любоезначение от 0 до И), поэтому вустройстве задержки отсутствуют цепиначальной установки,Формула изобретения Устройство задержки, содержащее блок оперативной памяти, информационный вход и информационный выход которого являются входом и выходом устройства соответственночцифровои ключ и соединенные последовательно генератор тактовых импульсов и счетчик адреса, о т л и ч а ю - щ е е с я тем, что, с целью повышения быстродействия эа счет уменьшения времени перестройки величины задержки, в него введены регистр управления величиной задержки, вход которого является входом управления устройства, а выход соединен с информационным входом цифрового ключа, вычитатель, выход которого соединен с адресным входом блока оперативной памяти, а первый и второй входы соединены с выходом счетчика адреса и выходом цифрового ключа соответственно, выход генератора тактовых импульсов соединен с управляющим входом цифрового ключа и входом управления записыосчитыванием блока оперативной памяти.1221723 г,г Составитель А.Титовдактор М, Петрова Техред В.Кадар 816 Подписнвенного комитета СССРретений и открытий35, Раушская наб., д, 4 оскв 1 ПП "Патент", г, Ужгород, ул. Проектн ф Заказ 1619/58 ВНИИП по 113035, Тир Государ елам из

Смотреть

Заявка

3789453, 07.09.1984

ПРЕДПРИЯТИЕ ПЯ М-5075

ПЕВЦОВ ВЛАДИМИР НИКОЛАЕВИЧ, СКОСЫРЕВ ВАДИМ НИКОЛАЕВИЧ, РЯБУХА НИКОЛАЙ ДЕМИДОВИЧ, ЛЕБЕДИНСКИЙ АЛЕКСАНДР СЕРГЕЕВИЧ, ХОМЕНКО ЕВГЕНИЙ ВЛАДИМИРОВИЧ

МПК / Метки

МПК: H03K 5/13

Метки: задержки

Опубликовано: 30.03.1986

Код ссылки

<a href="https://patents.su/4-1221723-ustrojjstvo-zaderzhki.html" target="_blank" rel="follow" title="База патентов СССР">Устройство задержки</a>

Похожие патенты