Устройство контроля дискретных каналов

Номер патента: 1142894

Автор: Тюкалов

ZIP архив

Текст

- гФЩЦ34 ТКИ У 11. ПИСАНИ БРЕТЕНИ СКОМУ/ СВИДЕТЕЛЬСТВУНА ОСУДАРСТВЕННЫЙ КОМИТЕТ СССРО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ(56) 1. Авторское свидетельство СССР В 346806, кл. Н 04 1. 11/08. 1970.2. Авторское свидетельство СССР У 554633, кл. Н 04 В 3/46, 1975 (прототип).(54)(57) УСТРОЙСТВО КОНТРОЛЯ ДИСКРЕ НЫХ КАНАЛОВ, содержащее последовательно соединенные анализатор принимаемых сигналов и счетчик ошибок, а также дешифратор циклов измерения и элемент ИЛИ, при этом выходы дешифратора циклов измерения подключены к соответствующим входам элемента ИЛИ, выход которого подключен к установочному входу счетчика ошибок, о т л и ч а ю щ е е с я тем, что, с целью повышения достоверности контроля, в него введены блок сравнения, реверсивный счетчик, дешифратор номеров состояния, блок импульсных линий задержки и блок регистров задания чисел, при этом первый выход дешифратора циклов измерения подключен к входу вычитания реверсивного счетчика, второй выход дешифратора циклов измерения подключен к установочному входу реверсивного счетчика, а третий выход дешифратора циклов измерения подключен к входу суммирования реверсивного счетчика, выход которого подключен к вхоцу дешифратора номеров состояния, выходы которого подключены соответственно к входам блока импульсных линий задержки и блока регистра задания чисел, выходы которого подключены соответственно к одним вхо- Е дам блока сравнения, установочный вход которого соединен с выходом элемента ИЛИ, кроме того, выход С счетчика ошибок подключен к информационному входу блока сравнения, выходы которого подключены соответ-, ственно к первому и второму входам дешифратора циклов измерения, третий рхад которого соединен с выхо аь дом блока импульсных,.линий задержки. Ь)ОО Сйф1 1142Изобретение относится к технике1связи и может быть использованов аппаратуре контроля состояниядискретных каналов.Известно устройство контроля диск 5ретных каналов, содержащее последовательно соединенные анализатор принимаемых сигналов, счетчик ошибок,формирователь сигналов "Авария-нор-Лма", дешифратор циклов измерения 1 Ои блок сигнализации, а также счетчик тактовых импульсов, управляемыйгенератором и подключенный к дешифратору циклов измерения 1 1,Однако в данном устройстве времяанализа состояния канала связи постоянно и не зависит от его качества,в результате чего снижается достоверность контроля.- Наиболее близким к предлагаемомупо технической сущности и достигаемому результату является устройствоконтроля дискретных каналов, содержащее последовательно соединенныеанализатор принимаемых сигналов исчетчик ошибок, а также дешифраторциклов измерения и элемент ИЛИ, приэтом выходы дешифратора циклов измерения подключены к соответствующимвходам элемента ИЛИ, выход которогоподключен к установочному входу счетчика ошибок 23Недостатком известного устройства является невысокая достоверностьконтроля качества и небольшие функциональные возможности - выдача толь-,535ко двух сигналов "Авария" и "Норма",Цель изобретения - повышение достоверности контроля.Поставленная цель достигается тем,40что в устройство контроля дискрет -ных каналов, содержащее последовательно соединенные анализатор принимаемых сигналов и счетчик ошибок,а также дешифратор циклов измеренияи элемент ИЛИ, при этом выходы дешиф -45ратора циклов измерения подключенык соответствующим входам элементаИЛИ, выход которого подключен кустановочному входу счетчика ошибок,введены блок сравнения, реверсивныйсчетчик, дешифратор номеров состояния, блок импульсных линий задержкии блок регистров задания чисел,при этом первый выход дешифраторациклов измерения подключен к входувычитания реверсивного счетчика, второй выход дешифратора циклов измерения подключен к установочному вхо 894 2ду реверсивного счетчика, а третийвыхсд дешифратора циклов измерения подключен к входу суммирования реверсивного счетчика, выходкоторого подключен к входу дешифратора номеров состояния, выходыкоторого подключены соответственнок входам блока импульсных линийзадержки и блока регистра заданиячисел, выходы которого подключенысоответственно к одним входам блокасравнения, установочный вход которого соединен с выходом элемента ИЛИ,кроме того, выход счетчика ошибокподключен к информационному входублока сравнения, выходы которого подключены соответственно к первомуи второму входам дешифратора цикловизмерения, третий вход которого соединен с выходом блока импульсныхлиний задержки.На чертеже приведена структурнаяэлектрическая схема устройства контроля дискретных каналов.Устройство контроля дискретныхканалов содержит анализатор 1 принимаемых сигналов, счетчик 2 ошибок,блок 3 сравнения, дешифратор 4 циклов измерения, реверсивный счетчик 5,дешифратор 6 номеров состояния,блок 7 импульсных линий задержки,блок 8 регистров задания чисел иэлемент ИЛИ 9.Устройство работает следующим образом,Выбрано п стационарных состояний, в течение которых статистические свойства канала связи считаются неизменными 1-му состоянию канала связи соответствует определенное значение длительности времениконтроля Т; , задаваемое однойиз и импульсных линий задержки блока 7, а также нижний 11 и верхнийнВМ, пределы числа ошибок, записаные в одном из регистров задания чисел блока 8,Ошибочно принятые сигналы с выхода анализатора 1 поступают на входсчетчика 2 ошибок и подсчитываютсяпоследним в течение времени Т Измеренное число ошибок М за1время Т, сравнивается в блоке 3н бсравнения со значениями М н и Мй.1С приходом импульса с выхода блока 7 импульсных линий задержки, соответствующего окончанию Т. , наодин из входов дешифратора 4 цикловизмерения в зависимости от соотно11423щения И, , М, , М,. возможны трнн вслучая; М (М., ЙН. ( Й,С М. М, М Если М, ( М", , то на выходе дешифратора 4 циклов измерения появится импульс, который поступает на вход суммирования реверсивного счетчика 5 и через элемент ИЛИ 9 - на установочные входы счетчика,2 ошибок и блока З.сравнения, в результате чего счетчик 2 ошибок и блок 3 сравнения обнуляются, а реверсивный счетчик 5 переходит в ( 1 +1)-е состояние. Сигнал с реверсивного счетчика 5, соответствующий ( 1 +1)-му состоянию канала, поступает на выход устройства (например, в аппаратуру передачи дайных для ее перенастройки на ( 1 +1)-й режим работы, на чертежеГне показано) и на вход дешифратора 6. номеров состояния, сигнал с ( 1 +1)-го 20 выхода которого поступает на ( 1 +1)-е входы блока 8 регистров задания чи- сел и блока 7 импульсных линий задержки. С ( 1 +1)-го регистра блока 8 регистров задания чисел в блок 3 сравнения записываются значения М;ВиМ; а через (1 +1)-ю импульсную линию задержки блока 7 по истечению времени Т; поступает импульс на один из входов дешифратора 4 циклов измерения. Таким образом, при улучшении состояния канала контроль его будет проводиться за время Т ) .Т;.н вЕсли М;Й ( Й то на выходе де 1шифратора 4 циклов измерения появится импульс, который поступает на установочный вход реверсивного счетчика 5 и через элемент ИЛИ 9 на входы установочные счетчика 2 ошибок и блока 3 сравнения, в результате40 чего счетчик 2 ошибок и блок 3 сравнения обнуляются, а реверсивный счетчик 5 остается в -м состоянии. Сигнал с реверсивного счетчика 5, соответствующий -му состоянию канала,45 поступает на выход устройства (в этом случае аппаратура передачи цанных остается в прежнем режиме работы) и на вход дешифратора 6 номеров состояния, сигнал с 1-го выхода которо 50го поступает на 1-е входы блока 8 регистров задания чисел и блока 7 импульсных линий задержки. С 1-го регистра блока 8 регистров 894 4задания чисел в блок 3 сравнения заиписываются прежние значения М, и МВ,а через 1-ю импульсную линиюзадержки блока 7 по истечении времени Т. поступает импульс на один1из входов дешифратора 4 циклов измерения. Таким образом, при неизменившемся состоянии канала контроль его будет проводиться за прежнее время Т,Если ММ , то появившийсяна выходе дешифратора 4 циклов измерения импульс поступает на входвычитания реверсивного счетчика 5 ичерез элемент ИЛИ 9 на установочные входы счетчика 2 ошибок и блока 3 сравнения, в результате чегосчетчик 2 ошибок и блок 3 сравнения обнуляются, а реверсивный счетчик 5 переводится в ( 1 -1)-е состояние. Сигнал с реверсивного счетчика 5, соответствующий ( 1 -1)-мусостоянию канала, поступает на выходустройства (для перенастройки аппаратуры передачи данных на ( 1 -1)-йрежим работы) и на вход дешифратора 6 номеров состояния, сигналс ( 1 -1)-го выхода которого поступает на (1 -1)-е входы блока 8 регистров задания чисел и блока. 7 импульсных линий задержки. С ( -1)-горегистра блока 8 регистров заданиячисел в блок 3 сравнения записываются значения Ми М, , ан в1-1через ( -1)-ю импульсную линию задержки блока 7 по истечении времени Т;поступает импульс на одиниз входов дешифратора 4 циклов измерения. Таким образом, при ухудшении состояния канала контроль егобудет проводиться за время Т 1 1 ( Т;,Технико-зкономический эффект от использования устройстваконтроля дискретных каналов заключается в повышении достоверности контроля за счет изменения времени и критерия контроля в зависимости от состояния канала связи, и как следствие, в возможности более оперативного управления режимами работы аппаратуры передачи данных, например, перенастройкой кодирующего и декодирующего устройств. Это, в свою очередь, повышает качество передачи данных.1142894 оставитель Ш,Эвьенехред Л.Коцюбянк ктор М. Самборская ктор К,Волощук Тираж 659 ПодписноВНИИПИ Государственного комитета СССпо делам изобретений и открытий113035, Москва, Ж, Раушская наб.,аз 752 филиал ППП "Патент", г. Ужгород, ул. Проектна

Смотреть

Заявка

3603589, 10.06.1983

ВОЕННАЯ ОРДЕНА ЛЕНИНА, ОРДЕНА ОКТЯБРЬСКОЙ РЕВОЛЮЦИИ И ОРДЕНА СУВОРОВА АКАДЕМИЯ ИМ. Ф. Э. ДЗЕРЖИНСКОГО

ТЮКАЛОВ ЮРИЙ ПОЛИКАРПОВИЧ

МПК / Метки

МПК: H04B 3/46

Метки: дискретных, каналов

Опубликовано: 28.02.1985

Код ссылки

<a href="https://patents.su/4-1142894-ustrojjstvo-kontrolya-diskretnykh-kanalov.html" target="_blank" rel="follow" title="База патентов СССР">Устройство контроля дискретных каналов</a>

Похожие патенты