Дискретно-адресная система связи
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
(19) (11) Н 04 В 7/17 САНИ ЕТЕНИ ВТОРСНОМУ С фильтр, линиции, причем Фильтров пер его каналов с выходом ус частоты, а в в каждом кан ого, второго и треть бъединены и соединен лителя промежуточной етекторз ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССРПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ(56) 1. Авторское свидетельство СССР В 652714, кл. Н 04 В 7/17, 1977.2, Авторское свидетельство СССР У 995351, кл, Н 04 В 7/17, 198 1. (54)(57) ДИСКРЕТНО-АДРЕСНАЯ СИСТЕМА СВЯЗИ, содержащая на передающей стороне три канала, каждый из которых состоит из последовательно соединенных блока формирования сетки частот,. блока Фазовращателей, блока элементов задержки, блока. коммутации и блока регулируемых усилителей мощности, причем выходы блока регулируемых усилителей мощности каждого канала подключены к соответствующим входам группового усилителя, а также последовательно соединенные усилитель низкой частоты, модулирующий блок и элемент задержки, первый, второй и тре-, тий выходы которого подключены соответственно к другим входам блока регулируемых усилителей мощности первого, второго и третьего каналов, а на приемной стороне - последователь. но соединенные дискриминатор, декодер и усилитель низкой частоты, а также последовательно соединенные усилитель высокой частоты, гетеродинный блок и усилитель промежуточной частоты, а также три канала, каждый из которых состоит из детектора и элемента И, причем выход детекторов первого и второго каналов подключен к.первому входу элемента И через элемент задержки, а первый выход детектора третьего канала подключен к первому входу элемента И непосредственно, второй и третий выходы детектора третьего канала подключены соответственно к вторым входам элементов И первого и второго каналов, выходы которых подключены к второму и третьему входам элемента И третьего канала, выход которого подключен к входу дискриминатора, о т л и ч а ю щ а я с ятем, что, с целью повышения помехоустойчивости, на передающей стороне введен блок Фиксации начала отсчета Св Фаз, вход которого соединен с выходом модулирующего блока, а выход подключен к входам запуска блоков Формирования сетки частот первого, второго и третьего каналов, а на приемной стороне в каждый канал введены послевательно соединенные многополюснь задержки и блок коммутаоды многополюсных ыход блока коммутации але подключен к входу1133678 Изобретение относится к радиотех- нике и предназначено для передачи дискретной и непрерывной информации.Известна дискретно-адресная система, содержащая на передающей стороне усилитель низкой частоты, выход которого соединен с модулирующим блоком, выходом подключенным к входу элемента задержки, выходы которого соединены с входами трех стробирующих бло О ков, дополнительные входы которыхсоединены с выходами трех соответствующих блоков формирования сеткичастот, а выходы - с соответствующими входами группового усилителя, выход которого соединен с входом усилителя мощности, а на приемной сто"роне - усилитель высокой частоты,выход которого соединен с гетеродинным блоком, выходом соединенным 20 с входами трех адаптивных согласован.ных фильтров, выходы которых,соедине.ны с входами трех соответствующихдетекторов, выходы которых, соединеныс первыми входами соответствующих 25первого и второго элементов И, к вторым входам которых подключены выходытретьего детектора, а выходы первого и второго элементов И соединены соответственно с первым и вторым вхо-ЗО дами третьего элемента И, выход которого соединен с последовательно включенными импульсно-широтным дискриминатором, декодером и усилителем низ" кой частоты Ц .35 Наиболее близким техническим решением к изобретению является дискретно-адресная система связи, содержащая на передающей стороне три канала, каждый из которых состоит из после О довательно соединенных блока формирования сетки частот, блока фазовращателей, блока элементов задержки, бло ка коммутации и блока регулируемых усилителей мощности, причем выходы 45 блока регулируемых усилителей мощности каждого канала подключены к соответствующим входам группового усилителя, а также последовательно соединенные усилитель низкоП часто ты, модулирующий блок и элемент задержки, первый, второй и третий выходы которого подключены соответственно к другим входам блока регулируемых усилителей мощности первого.55 второго и третьего каналов, а на приемной стороне - последовательно соединенные дискриминатор, декодер и усилитель низкой частоты, а такжепоследовательно соединенные усилитель высокой частоты, гетеродинныйблок и усилитель промежуточной частоты, а также три канала, каждый изкоторых состоит из детектора и элемента И, причем выход детекторовпервого и второго каналов подключенк первому входу элемента И черезэлемент задержки, а первый выход детектора третьего канала - к первомувходу элемента И непосредственно,второй и третий выходы детекторатретьего канала подключены соответственно к вторым входам элементов Ипервого и второго каналов, выходыкоторых подключены к второму и третьему входам элемента И третьего канала, выход которого подключен к входудискриминатора 2 .Однако известные системы обладаютнедостаточной помехоустойчивостью.Цель изобретения - повышение помехоустойчивости,Для достижения поставленной цели в дискретно-адресную систему связи, содержащую на передающей стороне три канала, каждый из которых состоит из последовательно соединенных блока формирования сетки частот, блока фазовращателей, блока элементов задержки, блока коммутации и блока регулируемых усилителей мощности, причем выходы блока регулируемых усилителей мощности каждого канала подключены к соответствующим входам группового усилителя, а также последовательно соединенные усилитель низ кой частоты, модулирующий блок и эле. мент, задержки, первый, второй и третий выходы которого подключены соответственно к другим входам блока регулируемых усилителей мощности первого, второго и третьего каналов, а на приемной стороне - последовательно соединенные дискриминатор, декодер и усилитель низкой частоты, а также последовательно соединенные усйлитель высокой частоты, гетеродинный блок и усилитель промежуточной частоты, а также три канала, каждый иэ которых состоит из детектора и элемента И, причем выход детекторов первого и второго каналов подключен к первому входу элемента И через элемент задержки, а первый выход детектора третьего канала подключен к первому входу элемента И непосред3 11336 ственно, второй и третий выходы детектора третьего канала подключены .соответственно к вторым входам элементов И первого и второго каналов, выходы которых подключены к второму и третьему входам элемента И третьего канала, выход которого подключен к входу дискриминатора, на пере дающей стороне введен блок. фиксации начала отсчета фаз, вход которого 1 О соединен с выходом модулирующего блока, а выход подключен к входам запуска блоков формирования сетки частот первого, второго и третьего каналов, а на приемной стороне в каж дый канал введены последовательно соединенные многополюсный Фильтр, линия задержки и блок коммутации, причем входы многополюсных Фильтров первого, второго и третьего каналов объединены и соединены с выходом усилителя промежуточной частоты, а выход блока коммутации в каждом кана ле подключен к входу детектора.На чертеже представлена структур ная электрическая схема дискретно- адресной системы связи.Система содержит на передающей стороне. усилитель 1 низкой частоты, модулирующий блок 2, элемент 3 задержки, блок 4 фиксации начала отсчета фаз, блоки 5 Формирования сетки частот, блоки 6 фазовращателей, блоки 7 элементов задержки, блоки 8 коммутации, блоки 9 регулируемых усилителей мощности, групповой усили 35 тель 10, а на приемной стороне - усилитель 11.высокой частоты, гетеродинный блок 12, усилитель 13 промежуточной частоты, многополюсные фильт 40 ры 14, линии 15 задержки, блоки 16 коммутации, детекторы 17, элементы 18 задержки, элементы И 19 - 21, дискриминатор 22, декодер 23 и усилитель 24 низкой частоты.45Система работает следующим образом.При передаче информации звуковой сигнал с помощью усилителя 1 низкой частоты и модулирующего блока 2 пре образуется в импульсную последовательность, которая поступает на элемент 3 задержки. Каждый информационный импульс кодируется набором подимпульсов с различными временными 55 сдвигами, которые снимаются с соответствующих выводов элемента 3 задерж ки, подаются на соответствующие 78 4входы блоков 9 регулируемых усилителей мощности и открывают их на задан ное время.С выхода генератора импульсов модулирующего блока 2 импульсы подаются на блок 4 фиксации начала отсчета фаз, который вырабатывает тактовые импульсы с периодом, кратным Т (Т .период колебания), для одновременного запуска всех генераторов гармоник кратных частот блоков 5 Формирования сетки частот. Таким образом осуществляется стабилизация начала отсчета фаз М гармоник кратных частот, вырабатываемых блоками 5 Формирования сетки частот, начальные фазы которых затем устанавливаются блоками 6 Фазовращателей по правилу, обеспечивающему заданный пикфактор. Сформированные таким образом гармоники кратных частот задерживаются каждая на заданное время, кратное вТ/И (где ш=О, М), блоками 7 элементов задержки и блоками 8 коммутации, усиливаются каждая по мощности блоками 9 регулируемых усилителей мощности и через групповой усилитель 10 подаются на единую нагруз" ку - антенну, где осуществляется их суммирование, т.е. окончательное фор мирование ансамбля сигнала в виде частотно-временной матрицы.На приемной стороне сигнал усиливается усилителем 11 высокой частоты, преобразуется с помощью гетеродинного блока 12 в напряжение промежуточной частоты. С выхода усилителя 13 промежуточной частоты, принятые сигналы поступают на входы многополюсных фильтров 14 периодического дискретно-кодированного частотного колебания, с выходов которых они задерживаются линиями 15 задержки и блоками 16 коммутации на соответствующее время, детектируются детекторами 17 и подаются для первого и третьего подканалов через соответствующие элементы 18 задержки, а для второго подканала - непосредственно на элементы И 19 и 20 и далее на элемент И 21. С выхода элемента И 2 1 информационные импульсы поступают на импульсноширотный дискриминатор 22, затем на декодер 23 и усилитель 24 низкой частоты.Раздельное усиление по мощности отрезков гармоник, составляющих сигнал обеспечивает максимальную эффек1133678 тивность использования Р передатчика, так как пикфактор гармоникиминимален. В этом случае выполняетсяравенство К=ИсР с где Ряби - пиковое значение мощности, обеспечиваемое каждым усиаказ 9961/44 Тираж 658 Подпис тентф, г. Ужгород,ул.Проектвая,пикк пик к- пик 1 г г пик и к к К=1 лителем мощности;Пк =Г 2 - пикфактор гармоники.Таким образом, Р достигаетэкстремального для радиоимпульсовзначения, не зависящего от П, чтопозволяет, не изменяя Р передатчиикка, повысить энергетический уровень сигнала, а следовательно,и помехоустойчивость системы в целом,
СмотретьЗаявка
3554074, 13.12.1982
ВОЕННАЯ ОРДЕНА ЛЕНИНА КРАСНОЗНАМЕННАЯ АКАДЕМИЯ СВЯЗИ ИМ. С. М. БУДЕННОГО
ГОЛИКОВ ОЛЕГ БОРИСОВИЧ, ЯКОВЛЕВ АЛЕКСАНДР ИВАНОВИЧ
МПК / Метки
МПК: H04B 7/17
Метки: дискретно-адресная, связи
Опубликовано: 07.01.1985
Код ссылки
<a href="https://patents.su/4-1133678-diskretno-adresnaya-sistema-svyazi.html" target="_blank" rel="follow" title="База патентов СССР">Дискретно-адресная система связи</a>
Предыдущий патент: Устройство для контроля дискретного канала связи
Следующий патент: Устройство для передачи и приема сигналов
Случайный патент: Способ выращивания хлебопекарных дрожжей