Устройство для сокращения избыточности информации

Номер патента: 1100634

Авторы: Капинос, Матис

ZIP архив

Текст

СОЮЗ СОВЕТСНИХСОЦИАЛИСТИЧЕСНИРЕСПУБЛИН ЯОИОО 28 ИДЕТЕПЬСТВУ АВТОРСНОМ,Капинос идетельство СССР19/28, 1969. др. Адаптивные стемы, Энергорис, 2-1 ормирователь импульс ервым входом первого оединен. деродомодом ГОСУДАРСТВЕННЫЙ НОМИТЕТ СССР ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИ(54)(57) 1. УСТРОЙСТБО ДЛЯ СОКРАШЕНИЯ ИЗБЫТОЧНОСТИ ИНФОРМАЦИИ, сожащее блок сравнения, первый вхкоторого соединен с первым входустройства, второй вход - с выхФормирователя модели сигнала, иключ, выход которого является первымвыходом устройства, о т л и ч. а ющ е е с я тем, что, с целью повышения точности устройства, в него введен блок управления, первый выходкоторого соединен с первым входомФормирователя модели сигнала, второйвход которого соединен с первым входом устройства, первый выход - с инФормационным входом ключа, второйвыход - с вторым выходом устройстваи первым входом блока управления,второй и третий входы блока управ"ления соединены соответственно с выходом блока сравнения и вторым входом устройства, второй выход блокауправления соединен с управляющимвходом ключа и третьим выходом устройства. триггера, выход которого соединенс первым входом первого элемента И,второй вход которого соединен спервым выходом второго триггераьвторой выход второго триггера соединен с первым входом второго элемента И, выход которого соединен черезпервый элемент задержки с первымвходом второго триггера, вторые вхо- ЕРды первого и второго триггеров объединены и подключены к выходу второгоэлемента задержки, вход второго эле- (фщфмента задержки, первый вход первоготриггера и второй вход второго элемента И являются соответственно первым, вторым и третьим входами блока разауправления, выход формирователя им- рапульсов и выход второго элемента Иявляются соответственно первым и вторым выходами блока управления.3. Устройство по п, 1, о т л и -ч а ю щ е е с я тем, что формирователь модели сигнала содержит элементпамяти, элемент задержки и ключи,выход первого ключа соединен с входом элемента памяти, первый выходкоторого соединен с первым входомвторого ключа, выход которого соединен с шиной нулевого потенциала,выход элемента задержки соединен спервым входом первого ключа, второй. выход элемента памяти и выход элемента задержки являются соответственнопервым и вторым выходами формирователя модели сигнала, объединенныевход элемента задержки и второй входвторого ключа и второй вход первого 1100634ключа являются соответственно первым и вторым входами формирователя модели сигнала.10 1Изобретение относится к телемеханике, в частности к устройствам телеизмерения.Известйо устройство для передачи информации, содержащее синхронизатор, выход которого соединен с управляющими входами блока сокращения избыточности, блока кодирования адреса и блока кодирования информации, выход блока сокращения избыточности соединен с информационными входами блоков кодирования адреса, кодирования информации и кодирования интервалов времени, выходы которых соединены с "соответствующими входами 15 блока кодирования кодовой группы, выход которого является выходом устройства 11.Наиболее близким по технической сущности к предложенному является 20 адаптивное устройство для сокращения избыточности информации, содержащее блок сравнения, первый вход которого объединен с входом блока обработки и подключен ко входу уст ройства, выход блока обработки соединен с первым входом ключа и входом блока формирования модели сигнала первый выход которого соединен с вторым входом ключа и вторым 30 входом блока сравнения, выход которого соединен с входом нуль-органа, выходы которого соединены соответственно с одним выходом устройства и третьим входом ключа, выход которо- . З 5 го является другим выходом устройства 23.. Недостаток прототипа состоит в том, что он не согласуется своей производительностью при высокой ак тивности измеряемого сигнала с пропускной способностью устройств кодирования адреса, времени и значения измеренного существенного отсчета и при этом не обеспечивается высокая 45 точность измерений, так как отсчеты, превышающие производительность 2устройств кодирования, не толькотеряются, но и искажают работу устройств кодирования.Цель изобретения - повышениеточности устройства.Поставленная цель достигаетсятем, что в устройство для сокращения избыточности информации, содержащее, блок сравнения, первый входкоторого соединен с первым входомустройства, второй вход - с выходомформирователя модели сигнала, и ключ,выход которого является первым выходом устройства, введен блок управления, первый выход которого соединен с первым входом формирователямодели сигнала, второй вход которогосоединен с первым входом устройства,первый выход - с информационным входом ключа, второй выход - с вторымвыходом устройства и первым входомблока управления, второй и третийвходы блока управления соединенысоответственно с выходом блока срав"нения и вторым входом устройства,второй выход блока управления соединен с управляющим входом ключаи третьим выходом устройства,Кроме того, блок управления содержит формирователь импульсов,триггеры, элементы И и элементы задержки, выход первого элемента Ичерез формирователь импульсов соединен с первым входом первого тригге- ,ра, выход которого соединен с первым входом первого элемента И, второй вход которого соединен с первымвходом второго элемента И, выходкоторого соединен через. первый элемент задержки с первым входом второго триггера, вторые входы первогои второго триггеров объединены иподключены к выходу второго элемента задержки, вход второго элементазадержки, первый вход первого триггера и второй вход второго элемента И являются соответственно первым,3 11006вторым и третьим входами блока управления, выход формирователя импульсови выход второго элемента И являются,соответственно первым и вторым выходами блока управления.5Формирователь модели сигнала содержит элемент памяти,элемент задержки и ключи, выход первого ключа соединен с входом элемента памяти, первый выход которого соединенс первым входом второго ключа, выход которого соединен с шиной нулевого потенциала, выход элемента задержки соединен с первым входомпервого ключа, второй выход элемента памяти и выход элемента задержкиявляются соответственно первым ивторым выходами формирователя моделисигнала, объединенные вход второгоключа и второй вход, первого ключаявляются соответственно первыми вторым входами формирователя модели сигнала.На чертеже приведена схема пред"лагаемого устройства.25Устройство содержит блок 1 сравнения, состоящий иэ элемента 2сравнения и пороговрго элемента 3,формирователь 4 модели сигнала,содержащий элемент 5 памяти, ключи 6и 7 и элемент 8 задержки, блок 9управления, содержащий триггеры 10и 11, элементы И 12 и 13, элементызадержки 14 и 15, формирователь 16импульсов и ключ 17.Устройство для сокращения избы 35точности информации работает следую"щам образом. Сигнал от датчика поступает на , сигнальный первый вход устройства 40 (на первый вход элемента 2 сравне- ния и сигнальный вход ключа 7), на . второй вход элемента 2 сравнения поступает сигнал с выхода элемента 5 памяти. Сигнал с выхода элемен та 5 памяти имеет амплитуду (уровень), соответствующую амплитуде последнего переданного существенногоотсчета. При несовпадении (отличии амплитуд сигналов на входах элемен- . 50 та 2 сравнения) амплитуд сигналов с выхода датчика и с выхода элемента 5 памяти элемент 2 сравнения выдает сигнал несовпадения. По достижениисигналом с выхода элемен" 55та сравнения 2 величины, превышающейпорог срабатывания порогового элемента 3 (порог срабатывания устанавли 34 4вается исходя из требуемой погрешности аппроксимации измеряемого сигнала), последний выдает сигнал, который, пройдя через элемент И 12, поступает: на вход формирователя 16,Формирователь 16 по переднему фронту сигнала высокого уровня, поступившего на его вход, формирует импульс, который с выхода формирователя 16 поступает на вход триггера 10,управляющий вход ключа 6 и вход элемента задержки 8. При поступленииимпульса на вход триггера 10 последний опрокидывается и на выходе триггера 10, соединенном с входом элемен.та И 12, устанавливается низкий (нулевой) потенциал, тем самым обеспечивается запрещение прохождений сигналас выхода блока 1 через элемент И 12.При поступлении импульса на управляющий вход ключа 6 последний открывается и элемент 5 памяти через ключ 6сбрасывается. (например, конденсаторпамяти разряжаемся). После сбросаэлемента 5 памяти с выхода элементазадержки 8 на управляющий вход ключа 7 поступает импульс, который открывает ключ 7, и информация о текущем значении параметра записываетсяв элемент 5 памяти (конденсатор памяти через открытый ключ заряжается .до текущего значения измеряемого сигнала, т,е. до уровня значения новогосущественного отсчета). Одновременно импульс с выхода элемента 8 задержки поступает на сигнальный выходустройства (вццается команда на окончание интервала дискретизации) и навход элемента 14 задержки. Импульсс выхода элемента задержки 14 посту;пает на входы.т 1 иггеров 10 и 11.Триггер 10 возвращается в исходное.состояние, а триггер 11 опрокидывается. На выходе триггера 11, соединенном с входом элемента И 12, устанавливается низкий (нулевой) потенциал,тем самим запрещается прохождениесигнала от блока 1 через элемент И 12до тех пор, нока значение нового существенного отсчета из устройстване будет считано в устройства кодирования, ОдновременнО на выходе триг-гера 11, соединенном с входом элемента И 13, устанавливается высокий потенциал, который разрешает прохожде.ние тактовых управляющих импульсовчерез элемент И 13. Первый тактовыйуправляющий импульс, поступившийна вход элемента И 13 после опроки"отсчета благодаря тому, что до съема(считывания) значения существенногоотсчета из устройства сокращенияизбыточности в последнем новЫе существенные отсчеты не. ФиксируютсяИ только после считывания (по приходу тактовых импульсов на вход блока 9, элементы И 13) значения существенного отсчета устройство фиксирует новый существенный отсчет.Следовательно, поскольку достигнутосогласование производительностиустройства сокращения избыточностис пропускной способностью взаимодействующих устройств кодирования адреса, времени и значения существенногоотсчета, обеспечивается повьппениеточности измерений, что позволяет,сократить время на проведение исследований и испытаний различных объектов. 4583 дв Тираж 569 Подписм , ужгород, ул,Проектная 31100634 дывания триггера 11, проходит через элемент И 13 и поступает на вход элемента задержки 15, управляющий вход ключа 17 и выход устройства (признак считывания инФормации су щественного отсчета)Ключ 17 открывается и сигнал с выхода каскада 5 памяти выдается на выход устройства сокращения избыточности инФормации, Тактовый импульс с выхода элемента И 13, пройдя через элемент задерж.ки 15, устанавливает триггер 11 в исходное состояние.Пасле этого цикл работы устройства сокращения избыточности инФорма ции повторяется.Предложенное устройство обеспечивает согласование его производительности с пропускной способностью устройств кодирования адреса, времени 20 и значения измеренного существенного

Смотреть

Заявка

3564136, 11.03.1983

ФИЛИАЛ "ВОСХОД" МОСКОВСКОГО ОРДЕНА ЛЕНИНА И ОРДЕНА ОКТЯБРЬСКОЙ РЕВОЛЮЦИИ АВИАЦИОННОГО ИНСТИТУТА ИМ. СЕРГО ОРДЖОНИКИДЗЕ

МАТИС ИВАН ЭРНСТОВИЧ, КАПИНОС ЕВГЕНИЙ ФЕДОРОВИЧ

МПК / Метки

МПК: G08C 19/28

Метки: избыточности, информации, сокращения

Опубликовано: 30.06.1984

Код ссылки

<a href="https://patents.su/4-1100634-ustrojjstvo-dlya-sokrashheniya-izbytochnosti-informacii.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для сокращения избыточности информации</a>

Похожие патенты