Устройство дельта-модуляции с двойным интегрированием

Номер патента: 982193

Автор: Сидневец

ZIP архив

Текст

) Заявитель Ьй) УстРОйСтЕО ДЕЛЬтд-ИОДУ С ДВОЙНЫИ ИНТЕГРИРОВАН ение относится к может быть пристемах связи.во, содержащее ратор, дискретиора 13.устройства являк самовозбуждению, вость работы.16 Известно также устройство, содержащее тактовый генератор, вычитатель, первый вход которого соединен с шиной входного сигнала, а второй вход через первый интегратор соединен с выходом , второго интегратора, входы которого соединены с шинами выходного сигнала и с выходом дискретизатора, первый вход которого соединен через нуль-ор ган с выходом выцитателя Г 2 1 2 оНедостатком известного устройства является его низкая устойчивостьЦель изобретения повышение устойчивости. Настоящее изобре импульсной технике менено в цифровых си Известно устройст блок разности, компа затор и два интеграт Недостатком этого ется его склонность т, е. низкая устойчи2Поставленная цель достигается тем, что в устройство, содержащее тактовый генератор, вычитатель, первый вход которого соединен с шиной входного сигнала, а второй вход через первый интегратор соединен с выходом второ" го интегратора, входы которого соеди" иены с шинами выходного сигнала и с выходом дискретизатора, первый вход которого соединен через нуль-орган с выходом вычитателя, введены дельта- модулятор с одинарным интегрированием, элемент задержки и два элемента запрета, причем первый вход дельта" модулятора с одинарным интегрировани" ем соединен с шиной входного сигнала, второй вход соединен с выходом тактового генератора, первый выход соеди" нен с первыми входами элементов запрета, а второй выход соединен через элемент задержки с вторыми входами элементов запрета, выходы которых соединены с вторым входом дискретизато"На чертеже представлено устройстводельта-модуляции с двойным интегрированием.Устройство содержит вычитатель 1,первый вход которого соединен с шиной2 входного сигнала, а второй вход через интегратор 3 соединен с выходоминтегратора ч, входы которого соединены с выходами дискретизатора 5, первый вход которого соединен через нуль-Оорган 6 с выходом вычитателя 1, первый вход дельта-модулятора 7 с одинарным интегрированием соединен с шиной2, втооой вход соединен с выходом тактового генератора 8, первый выход соединен с первыми входами элементов 9и 10 запрета, а второй выход соединенчерез элемент 11 задержки с вторымивходами элементов 9 и 10, выходы которых соединены с вторым входом дискретизатора 5Устройство работает следующим образом.Входной аналоговый сигнал, ограниченный по спектру частот, поступает 25одновременно на два входа: на первыйвход вычитателя 1 и на вход дельтамодулятора 7 с одинарным интегрированием, Дельта-модулятором 7 с одинарным интегрированием в моменты времени, определяемые импульсами от тактового генератора 8, производится дельта-преобразование входного аналогового сигнала в прямую и инвертированнуюимпульсные последовательности,35Прямая и инвертированная импульсные последовательности с выхода дельта-модулятора 7 с одинарным интегрированием поступают на входы элементов4 О запрета 9 и 10, причем прямая последовательность поступает непосредственно на основной вход элемента 9 запрета и на запрещающий вход элемента 10 запрета, а инвертированная последовательность до поступления на основной45 вход элемента 10 запрета и на запрещающий вход элемента 10 запрета задерживается на орин такт элементом 11 задержки.Элементы 9 и 10 производят исключение из прямой и инвертированной импульсных последовательностей дельта- модулятора 7 с комбинаций типа "единица-нуль". В результате на выходе элементов 9 и 10 вырабатываются импульсные последовательности, состоящие только из информационных импульсов, которые, совместно образуя объединенную импульсную последовательность, поступают на тактовый вход дискретизатора 5,Замкнутой одноконтурной цепью, состоящей из вычитателя 1, нуль-органа6, дискретизатора 5 и интеграторов 3и 1, в моменты времени, определяемыеимпульсами объединенной импульснойпоследовательности, на основе принципа дельта-модуляции с двойным интегрированием производится дельта-преобразование входного сигнала в прямуюи инвертированную импульсные последовательности, которые с выхода дискретизатора 5 поступают в тракт передачи.Прямая и инвертированная импульсные последовательности на выходе устройства дельта-модуляции с двойныминтегрированием отображают квантованное значение второй производной входного аналогового сигнала,Дельта-модуляция с двойным интегрированием при передаче информации по сравнению с дельта-модуляцией с одинарным интегрированием, обеспечивает более высокое отношение сигнал/шум квантования, Однако, если известное устройство дельта-модуляции .с двойным интегрированием запускается по тактовому входу дискретизатора 5 импульсами от тактового генератора, то оно недостаточно устойчиво и в режиме молчания, когда входной аналоговый сигнал равен нулю, склонно к самовозбуждению. Запуск настоящего устройства производится только в периоды времени, соответствующие периоду нарастания или периоду убывания входного аналогового сигнала. В паузный период работы предлагаемого устройства, который совпадает с паузным периодом работы дельта-модулятора 7 с одинарным интегрированием, запуск исключен, импульсы на тактовом входе дискретизатора 5 отсутствуют. Запуск предлагаемого устройства также исключен в периоды времени, соответствующие появлению комбинаций типа "единица-нульн в дельта-модуляторе 7 с одинарным интегрированием, когда крутизна нарастания или убывания входного аналогового сигнала ниже предельной для дельта-модулятора 7 с одинарным интегрированием. Отсутствие запуска в указанные периоды приводит к исключению воэможности самовозбуждения предлагаемого устройства, а следовательно, повышает устойчивость работы93 15 Формула изобретения 5 9821 предлагаемого устройства, доводя ее до устойчивости работы дельта-модуля. тора с одинарным интегрированием.Таким образом, предлагаемое устройство, сохраняя существенный выигрыш при передаче информации по сравйению с дельта-модулятором с одинарным интегрированием, в то же время позволяет довести устойчивость работы устройства дельта-модуляции с двойВ ным интегрированием до устойчивости работы дельта-модулятора с одинарным интегрированием. Устройство дельта-модуляции с двой-. ным интегрированием, содержащее тактовый генератор, вычитатель, первый 2 р вход которого соединен с шиной входного сигнала, а второй вход через первый интегратор соединен с выходом второго интегратора, входы которого соединены с шинами выходного сигнала и И с выходами дискретизатора, первый вход которого соединен через нуль-орган с выходом вычитателя, о т л и ч а ю щ ее с я тем, что, с целью повышения устойчивости работы, в него введеныдельта-модулятор с одинарным интегрированием, элемент задержки и два элемента запрета, причем, первый вход дельта- модулятора с одинарным интегрированием соединен с шиной входного сигналатВ второи вход соединен с выходом такто" вого генератора, первый выход соединен с первыми входами элементов запрета, а второй выход соединен через элемент задержки с вторыми входами элементов запрета, выходы которых соединены с вторым входом дискретизатора. Источники информации,принятые во внимание при экспертизе1. Стил Р. Принципы дельта-модуляции. М., "Связь", 1979, с. 44.2. Венедиктов М.Д. и др. Дельтамодуляция. Теория и применение, М.,

Смотреть

Заявка

3298745, 13.03.1981

ПРЕДПРИЯТИЕ ПЯ В-2314

СИДНЕВЕЦ НИКОЛАЙ ЗАХАРОВИЧ

МПК / Метки

МПК: H03K 13/22

Метки: двойным, дельта-модуляции, интегрированием

Опубликовано: 15.12.1982

Код ссылки

<a href="https://patents.su/3-982193-ustrojjstvo-delta-modulyacii-s-dvojjnym-integrirovaniem.html" target="_blank" rel="follow" title="База патентов СССР">Устройство дельта-модуляции с двойным интегрированием</a>

Похожие патенты