Устройство для сдвига информации

Номер патента: 898505

Автор: Попашенко

ZIP архив

Текст

(5)М. Кл, б 11 С 19/О присоединением заявки аударстаееный каете СССР а йоаи кзааретенкк и атериткй(22) Заявлено 25,04,80 3Изобретение относится к вычислительной технике и может быть использовано в формирователях команд вычислительных систем, селекторах импульсов и других подобных схемах импульсной и вычислительной техники5Известно устройство для сдвига информации, базирующееся на схемах регистров сдвига. Требуемое число разрядов регистра сдвига определяется при постоянной частоте следования тактовых им 10пульсов требуемым временем задержки Щ,Недостатком устройства является большие аппаратурные затраты в случае необходимости; получения задержки на бо 15 лысое число периодов тактовой частоты.Уменьшение объема аппаратуры может быть получено построением устройства сдвига информации на базе счетчика.Наиболее близким к предлагаемому по20технической сушности является устройство для сдвига информации, которое состоитиз ряда последовательно соединенных поинформативным входам и выходам разрядов, каждый из которых содержит последовательно соединенные ячейку памяти, элемент И и счетчик, выход которого соединен со входом сброса ячейки памяти данного разряда и, информационным входом (входом взвода ячейки памяти) следующего разряда, вторые входы элементов И всех разрядов соединены с выходом генератора тактовых импульсов. При поступлении на информационный вход разряда задерживаемого импульса ячейка памяти переходит в сосгояние, при котором с выхода ячейки памяти на вход элемента И поступает разрешающий потенциал. При этом импульсы тактовой частоты от генератора проходят через элемент И на вход счетчика, работающего в обычном счетном режиме, После отсчета званного числа импульсов, равного емкости счетчика сигнал отсчета заданного числа, поступающий с выхода счетчика на второй вход ячейки памяти, сбрасывает ячейку памяти в состояние, запрещающее прохождение тактовых импульсов черезэлемент И,и одновременно открывает ячейку памяти следующего разряда, Йанный разряд начинает работать, повторяя описанную для предыдущего разряда последовательность операций, Полное время сдвига ин формации в известном устройстве равно сумме времен сдвига всех разрядов,а время сдвига разряда равно произведению периода повторения тактовых импульсов на емкость счетчика разряда 2.0Недостатком известного устройства является потеря информации о длительности входного импульса, происходящая по той причине, что ячейка памяти запускается фронтом входного импульса разряда и не реагирует на его длительностьЦель изобретения - повышение надежности устройства.Поставленная цель достигается тем, что в устройство для сдвига информации, ф содержащее генератор тактовых импульсов, ячейки памяти, каждая из которых состоит из запоминающего .элемента, элемента И и счетчика, выход которого соединен с первым входом запоминающего элементавыход запоминающего элемента подКлючен к первому входу элемента И, выход которого соединен со входом , счетчика, второй вход элемента И соединен с выходом генератора тактовых ф импульсов, введены реверсивный счетчик, дешифратор, РЬ -триггер и элемент НЕ, вход которого соединен с первым входом устройства и со входом реверсивного счетчика, второй вход реверсивного счеь чика подключен к выходу генератора тактовых импульсов, выход реверсивного счетчика соединен со входом дешифратора, выход которого соединен с первым входом К 3-триггера второй вход Рб- фй триггера подключен к выходу счетчика первой ячейки памяти, третьи входы реверсивного счетчика и Р 5-триггера соединены со входом последунипей ячейкипамяти. 43На чертеже представлена функциональная схема предложенного устройства.Схема содержит генератор 1 тактовых импульсов, реверсивный счетчик 2, ячейки 3 памяти (на чертеже показана Ятолько первая ячейка памяти, состоящая из запоминающего элемента 4, элемента И 5 и счетчика 6), РУ-триггер 7, дешифратор 8 и элемент НЕ 9Уст 1 ройство работает следующим образом.Поступающий на вход (вход) первой ячейки 3 положительный импульс разрешает прямой счет импульсов тактовойчастоты генератора 1 счетчику 2 и,пройдя элемент КЕ 9, переводит элемент 4 в состояние, при котором разрешается прохождение импульсов тактовой частоты от генератора 1 на счетный вход счетчика 6 через элемент И5. Счетчик 2 считает в прямом направлении только и пределах длительностивходного импульса. С окончаниемвходного импульса разрешающий потенциал со входа управления (вх 2) прямымсчетом снимается и счетчик 2 затормаживается. После отсчета заданного числаимпульсов счетчиков 6 его выходной сигнал переводит элемент 4 в состояние,запрещающее прохождение импульсов тактовой частоты генаратора 1 через элемент И 5, и одновременно устанавливаетКЯ-триггер в состояние логической единицы. При этом с выхода триггера навход управления обратным счетом реверсивного счетчика 2 подается разрешающий потенциал, Реверсивный счетчик 2отсчитывает в обратном направлении число импульсов, записанное в него привоздействии входного импульса разрядовв начале рабочего цикла, Нулевое состояние реверсивного счетчика 2 регистрируется дешифратором 8, выходной сигналкоторого сбрасывает К 8-триггер 7 в состояние логического нуля, Ячейка 3 памяти приходит к исходное состояние и готово к приему следующего входного импульса. Импульс положительной полярности поступает с выхода Р 3-триггера 7на вход следующей ячейки памяти, разрешая в ней прямой счет реверсивНомусчетчику 2 и переводя элемент 4 в состояние, разрешающее прохождение импульсов генератора 1 на счетный входсчетчика 6. Описанный рабочий, циклпервой ячейки памяти повторяется во второйи последующих ячейках памяти устройст,ва,Поскольку Р 9-триггер 7 остается вединичном состоянии в течение интервалавремени обратного счета, записанного вреверсивный счетчик 2 числа импульсов,длительность выходного импульса ячейки3 памяти, с точностью до периода повторения тактовых импульсов равна длительности входного импульса. Причем при последовательном соединении несколькихячеек памяти не происходит накопленияошибки в воспроизведении длительностивходного импульса на выходе, так каквыходной импульс первой ячейки памятиВНИ Тира Филиал ППП "Пате г. Ужгород, ул. Пр ектная,5жесткопривязан фронтом к фронту тактового импульса, а его длительность равна целому числу периодов повторения тактовых импульсов. Если задерживаемый импульс по длительности равен целому З числу периодов повторения тактовых импульсов и сфазирован относительно фронта тактового импульса (что почти всегда имеет место в практических устройствах), импульс воспроизодится на выходе уст ройства без искажения длительностиАналогичные условия необходимо выполнить и для неискаженной передачи импульса через регистр сдвига.Преимущества предложенного устройства определяются объединением в нем положительных характеристик как известного устройства (сокращение объема аппаратуры при заданном времени задержки), так и устройств задержки на О регистрах сдвига (сохранение информации о длительности задерживаемого сигнала), Благодаря этому предложенное устройство может быть использовано в блоках цифровой задержки импуль-сов вместо регистров сдвига;при этом достигае 1 ся сокрацение объема аппаратуры при сохранении заданного времени задержки, т.е. устройство имеет по сравнению с известным устройством более широкую область применения.Формула изобре тенияУстройство для сдвига информации, содержашее генератор тактовых импульсов,05 4ячейки памяти, каждая из которых состоит из запоминаюшего.элемента, элемента И и счетчика, выход которого соединен с первым входом запоминающегоэлемента, выход запоминающего элемента подключен к первому входу элементаИ, выход которого соединен со входомсчетчика, второй вход элемента И соединен с выходом генератора тактовых импульсов, о т л и ч а ю щ е е с я тем,что, с целью повышения надежности устройства, в него введены реверсивныйсчетчик, дешифратор, Ю-триггер и элемент НЕ, вход которого соединен с первым входом устройства и со входом реверсивного счетчика, второй вход реверсивного счетчика цодключен к выходу ге-.нератора тактовых импульсов, выход реверсивного счетчика соединен со входомдешифратора, выход которого соединен спервым входом Вб-триггера, второй входМ-триггера подключен к выходу счетчика первой ячейки памяти, третьи входыреверсивного счетчика и Р 3-триггера соединены со входом последукипей ячейкипамяти.Источники ивормации,принятые во внимание при экспертизе 1. Авторское свидетельство СССР И 9 586499 ф .Кл, З 11 С 1900 е 1977 2. Авторское свидетельство СССР И 423176, кл. Я 11 С 19/00, 1974

Смотреть

Заявка

2917646, 25.04.1980

ПРЕДПРИЯТИЕ ПЯ В-2645

ПОПАШЕНКО ЮРИЙ ИВАНОВИЧ

МПК / Метки

МПК: G11C 19/00

Метки: информации, сдвига

Опубликовано: 15.01.1982

Код ссылки

<a href="https://patents.su/3-898505-ustrojjstvo-dlya-sdviga-informacii.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для сдвига информации</a>

Похожие патенты