Реверсивный счетчик абсолютных значений

Номер патента: 892734

Авторы: Битно, Клепацкая, Козловский

ZIP архив

Текст

ОПИСАНИЕИЗОБРЕТЕНИЯК АВТОРСКОМУ СВИ ВТВЛЬСТВУ Сеюэ Советских Сфциапистическик Республик(23) приоритет Н 03 К 23/00 ГосударстеениыА комитет СССР ио дедам изобретеииА и открыткА(54) РЕВЕРСИВНЫЙ СЧЕТЧИК АБСОЛЮТ ЭНАЧЕНИ орой в Изобретение относится к импульсной технике и может быть использовано в аппаратуре различного назначения в качестве счетчика импульсов, позволяющего представлять числа с абсолютной величиной и знаком, в частности в устройствах контроля перемещений щаговых приводов технологического оборудования для производства интегральных схем.Известен реверсивный счетчик импульсов, содержащий две входные шины, триггер знака, реверсивный счетчик импульсов, элементы И, ИЛИ и НЕ и дешифратор нулевого состояния ( 11.Недостатком известного устройства является его относительная сложность, обусловленная наличием дешифратора ну левого состояния реверсивного счетчика импульсов.Известен также реверсивный счетчик абсолютных значений, содержащий Й счетных декад, входную шину, шину управления, шину сброса, элемент НЕ, элемент ИСКЛЮЧАЮЩЕЕ ИЛИ, элемент НЕ-.ИЛИ, два элемента И-ЙЕ и триггер, тактовый вход которого соединен с выходом заема последней счетной декады и с первым входом элемента НЕ-ИЛИ, вт ход которого соединен с шиной сброса и со входом сброса триггера,информационный вход которого соединен с прямым выходом триггера и спервым входом элемента ИСКЛЮЧАЮЩЕЕ ИЛИвторой вход которого соединен с шиной управления, выход элемента ИСКЛЮЧАЮЩЕЕ ИЛИ соединен с первым входом первого элемента И-НЕ и, чЕрезэлемент НЕ с первым входом второгоэлемента И-НЕ, входная шина соединена со вторыми входами первого и.второго элементов И-НЕ, выходы которыхсоединены соответственно с первым ивторым тактовыми входами первой счет15 ной декады, выходы переноса и заемакаждой счетной декады соединены соответственно с первым и вторым тактовыми входами последующей счетнойдекады, вход сброса каждой счетной20 декады соединен с выходом элемента НЕ-ИЛИ 2.Однако устройство имеет относительно малую точность, обусловленная тем, что при переходе реверсивного счетчика через нулевое состояние теряется один входной импульсЦель изобретения - повышение точности,Поставленная цель достигается30 тем, что в реверсивный счетчик аб 892734,элемент ИСКЛЮЧАЮЩЕЕ ИЛИ, элементНЕ-ИЛИ, два элемента И-НЕ и триггер, тактовый вход которого соединенс выходом заема последней счетнойдекады и с первым входом элементаНЕ-ИЛИ, второй вход которого соединен с шиной сброса и со входом сброса триггера, информационный вход ко"торого соединен с прямым выходом10триггера и с первым входом элементаИСКЛЮЧАЮЩЕЕ ИЛИ, второй вход которого соединен с шиной управления,выход элемента ИСКЛЮЧАЮЩЕЕ ИЛИ сое"динен с первым входом первого элемента И-НЕ и, через элемент НЕ спервым входом второго элемента И-НЕ,входная шина соединена со вторымивходами первого и второго элементов И-НЕ, выходы которых соединены 20соответственно с первым и вторым тактовыми входами первой счетной декады,выходы переноса и заема каждой счетной декады соединены соответственнос первым и вторым тактовыми входамипоследующей счетной декады, входсброса каждой счетной декады соединенс выходом элемента НЕ-ИЛИ, введен расширитель импульсов, вход и выход которого соединены соответственно с тактовым входом триггера и со входом загрузки первой счетной декады, информационные входы которой соединены с соответствующими генераторами логичес"ких уровней,На чертеже приведена электриЧеская Исхема реверсивного счетчика абсолютных значений.Устройство содержит счетные декады1=1 - 1=3, элементы И-НЕ 21 и 22,входную шину 3, элемент ИСКЛЮЧАЮЩЕЕ ИЛИ 4, элемент НЕ 5,шину управления б, выходную шину 7, триггер .8,элемент НЕ-ИЛИ 9, шину 10 сброса,расширитель 11,.генераторы 12 и 13логических. уровней соответственно 4единицы и нуля.Выходы переноса и заема счетныхдекад 1=1 и 1=2 соединены соответственно с первыми и.вторыми тактовымивходами счетных декад 1=2 и 1:З,вы-ход заема последней из которых соединен с первым входом элемента НЕ-ИЛИ9, с тактовым входом триггера 8 ичерез расширитель 11 - со входомзагрузки счетной декады 1 ф 1, входсброса которой соединен со входамисброса счетных декад 1 е 2 и 1 еЗ и свыходом элемента НЕ-ИЛИ 9, второйвход которого соединен с шиной 10сброса и со входом сброса триггера8, информационный вход которого сое- Одинен с прямым выходом триггера 8и с первым входом элемента 4 ИСКЛЮЧАОЦЕЕ ИЛИ, второй вход которогосоединен с шиной б управления, выход элемента 4 ИСКЛЮЧАЮЩЕЕ ИЛИ сое- д динен с первым входом элемента И-НЕ 2=1, и со входом элемента НЕ 5, выход которого соединен с первым входом элемента И-НЕ 2 в 2, вторые входы элементов И-НЕ 2=2 и 2=1 соединены со входной шиной 3, выходы элементов И-НЕ 2 а 1 и 22 соединены соот-. ветственно с первым и вторым тактовыми входами счетной декады 1 в 1,генераторы 12 и 13 логических уровней соединены с соответствующими информационными входами счетной декады 1 1.Устройство работает следующим образом.В соответствии с текущими состоя" ниями шины б управления и триггера 8 информация в счетных декадах 1:1 1:3 накапливается или уменьшается. Когда содержимое счетных декад 1=.1 - 13 станет равным нулю, следующий информационный импульс, поступающий со входной шины 3, пройдет на выход заема последней счетной декады 1=3 и переключит триггер 8.При этом, если число, содержащееся в счетных декадах 1=1 - 1:3 положительное, регистр знака инициирует на выходной шине 7 потенциал знака "минус", а если число отрицательное потенциал знака "плюс". Одновременно этот импульс через элемент ИЛИ-НЕ 9 поступает на входы сброса счетных декад 1 с 1 - 13, подтверждая их нулевое значение и, на вход расширителя 11, который увеличивает длительность поступающего на н 4 го импульса по сравнению с длительностью входных информационных импульсов.Так как длительность импульса на выходе расширителя 11 больше, чем длительность импульса заема, то после окончания последнего,он заносит в первую счетную декаду 11 информацию, установленную генераторами 12 и 13 логических уровней на информационных входах этой декады, т.е.код единица".Таким образом, состояние реверсивного счетчика абсолютных значений к моменту поступления следующего информационного импульса станет равным 001, что соответствует истинному значению информации. Далее процесс повторяется. Длительность импульса, вырабатываемого расширителем 11,выбирается из условийИН ВОН ИНЗОн ИНюсхгде Фин - длительность входных ин"формационных импульсов 1фо, - длительность импульса,Формируемого расширителемимпульсов;Ти - период следования входных,информационных импульсов;1" максимальная рабочая частота применяемых микросхем.892734 Формула изобретения оставитель Рановехред Э.фанта Корректор М. Коста дактор Н. Волков каз 11284 Тираж 991 ВНИИПИ Государственног по делам изобретений 3035, Москва, Ж, РаПодписное комитета СССР открытий ская наб., д. 4лнал ППП "Патент", г. ужгород, ул. Проектная,4 Введение расширителя импульсов устраняет потерю импульса при изменении знака числа, т.е. повышает точность работы реверсивного счетчика абсолютных значений. Реверсивный счетчик абсолютных значений, содержащий й счетных декад, входную шину, шину управления, шину сброса, элемент НЕ, элемент ИСКЛЮЧАОЦЕЕ ИЛИ, элемент НЕ-ИЛИ, два элемента И-НЕ и триггер, тактовый вход которого соединен с выходом заема последней счетной декады и с первым 15 входом элемента НЕ-ИЛИ, второй вход которого соединен с шиной сброса и со входом сброса триггера, информационный вход которого соединен с прямым выходом триггера и с первым входом элемента ИСКЛЮЧАЮЩЕЕ ИЛИ, второй вход которого соединен с шиной управления, выход элемента ИСКЛЮЧАЮЩЕЕ ИЛИ соединен с первым входом первого элемента И-НЕ и; через элемент НЕ, с первым входом второго элемента И-НЕ, входная шина соединенасо вторыми входами первого и второгоэлементов И-НЕ, выходы которых соединены соответственно с первым и вторымтактовыми входами первой счетной декады, выходы переноса и заема каждойсчетной декады соединены соответственно с первым и вторым тактовыми входами последующей счетной декады, входсброса каждой счетной декады соединен с выходом элемента НЕ-ИЛИ, о т"л и ч а ю щ и й с я тем, что, сцелью повышения точности, -в него введен расширитель импульсов, вход и выход которого соединены соответственно с тактовым входом триггера и совходом загрузки первой счетной декады, информационные входы которойсоединены с соответствующими генераторами логических уровней.Источники информации,принятые во внимание при экспертизе1. Авторское свидетельство СССРР 433643, кл. Н 03 К 23/00, 1975.2. "Электроника", 1978, В 23,с, 67-68 (прототип),

Смотреть

Заявка

2907205, 07.04.1980

ПРЕДПРИЯТИЕ ПЯ Р-6495

БИТНО ЛЕОНИД ГРИГОРЬЕВИЧ, КОЗЛОВСКИЙ МАРК МОИСЕЕВИЧ, КЛЕПАЦКАЯ СВЕТЛАНА МИХАЙЛОВНА

МПК / Метки

МПК: H03K 23/00

Метки: абсолютных, значений, реверсивный, счетчик

Опубликовано: 23.12.1981

Код ссылки

<a href="https://patents.su/3-892734-reversivnyjj-schetchik-absolyutnykh-znachenijj.html" target="_blank" rel="follow" title="База патентов СССР">Реверсивный счетчик абсолютных значений</a>

Похожие патенты