Номер патента: 869030

Автор: Федоров

ZIP архив

Текст

Союз Советских Социалистических РеспубликОПИСАНИЕИЗОБРЕТЕНИЯХ АВТОРСКОМУ СВИ ЕТЕЛЬСТВУ(22) Заявлено 240180 (21) 2873739/18-21с присоединением заявки Йо(5)М. Кл.д Н 03 К 13/24 Государственный комитет СССР по делам изобретений н открытий(54) ПРЕОБРАЗОВАТЕЛЬ КОД прями+ асп 0 в узла рямо - 1) амидаль - ячеек расположени4угольной мат В( рицы - х2ожены в узлах пир 1) столбц чеек расп ой матрицы из (- 2 п 1)п 1ячеек злах 3 асположены Изобретение относится к автоматике и вычислительной технике,Известны преобразователи кодов,содержащие и входных и и выходныхшин и однотипных ячеек на элементахИЛИ и И 1.Наиболее близок к предлагаемомупреобразователь кодов, содержащий ивходных и и выходных шин и ячеек,каждая из которых содержит элементИЛИ и элемент И, входы которых соединены со входами ячейки, выход элемента ИЛИ подключен к первому выходу ячейки, а выход элемента И - ковторому выходу ячейки 2).Недостаток известных устройствнизкая надежность функционирования,Цель изобретения - повышение надежности преобразования кодов.Указанная цель достигается за счеттого, что в преобразователе кодов игольной матрицы из 4 с столбцов, --- 1 яч р оложены в узлах пирамидальной( и+1матрицы из-- 1 столбцов соответ 2ственно при четном и нечетном и,при этом входы прямоугольной матрицы соединены с входными шинами, а выходы подключены ко входам пирамчдальной матрицы, выходы которой соединены с выходными шинами, в прямоугольной матрице входы ячеек первого столбца и выходы ячеек последнего столбца соединены соответственно со входами этой матрицы, а в 1-ом столбце входы ячейки первой строки подключены к первым выходам ячеек первой и вто" рой строк (1-1)-го столбца, входы ячейки 3-ой строки соединены со вторым выходом ячейки (3-1)-ой строки и первым выходом ячейки (Э+1)-ой строки (1-1)-го столбца, входы ячейки последней строки подключены ко вторым выходам ячеек предпоследней и последней, строк (1"1)-го столбца, в пирамидальной матрице первый и последний входы непосредственно соединены соответственно с первым и ,последним выходами этой матрицы, адругие входы попарно подключены ковходам ячеек первого столбца, приэтом в 1-ом столбце первый выходпервой ячейки и второй выход последней ячейки соединены с однс)именнымивыходами матрицы, а второй выходячейки (3-1)-ой строки и первый выход ячейки 3-ой строки подключены ксвходам соответствующей ячейки (1+1)го столбца.На фиг. 1 представлена функциональная схема преобразователя кодов(и = 6) .Схема содержит входные шины 1 - 6,выходные шины 7 - 12, ячейки 13 - 24;прямоугольную матрицу 25 и пирамидильную матрицу 26. Входы прямоугольной матрицы 25 соединены с выходнымишинами 1 - 6, а выходы подключеныко входам пирамидальной матрицы 26,выходы которой соединены с выходными шинами 7 - 12. В прямоугольной 2 Оматрице 25 входы ячеек 13 - 15 первого столбца и выходы ячеек 19 - 21последнего столбца соединены соответственно со входами и выходами матрицы 25, а в 1-ом столбце входы ячейки первой строки подключенык первымвыходам ячеек первой и второй строк(1-1)-го столбца, входы ячейки З-ойстроки соединены со вторым выходомячейки (З) -ой строки и первым выходом ячейки (3+1)-ой строки (1-1) - ЗОго столбца, входы ячейки последнейстроки подключены ко вторым выходамячеек предпоследней и последней строк(1-1)-го столбца. В пирамидальнойматрице 26 первый и последний входы 35непосредственно соединены соответственно с первым и последним выходами матрицы 26, а другие входы попарно подключены ко входам ячеек 22и 23 первого столбца; при этом пер Овый выход ячейки 22 и второй выходячейки 23 соединены с одноименнымивыходами матрицы 26, а второй выходячейки 22 и первый выход ячейки 23подключены ко входам ячейки 24, выходы которой соединены с одноименными выходами пирамидальной матрицы 26,На фиг, 2 представлена принципиальная схема ячеек. Каждая из ячеек содержит элемент ИЛИ 27 и.элемент И 28, входы которых соединенысо входами ячейки, выход элементаИЛИ 27 подключен к первому выходу29 ячейки, а выход элемента И 28ко второму выходу 30 ячейки55Функционирование преобразователяосуществляется следующим образом.Пусть на входных шинах 3,4 и 5йрисутствуют единичные, а на входных шинах 1,2 и 6 - нулевые логические уровни. На обоих входах ячейки14 и на одном входе ячейки 15 поданы единичные логические уровни, вследствие чего единичные логические уровни имеем на обоих выходах ячейки 14 и на первом выходе ячейки 15. Далее, единичные логические уровни формируются на первых выходах ячеек 16,17 и 18, с выходов которых единичные логические уровни подаются на оба входа ячейки 19 и на один из входов ячейки 20, а с их выходов - на входы ячейки 22, со второго выхода которой единичный логический уровень поступает на один из входов ячейки 24. В результате на выходных шинах 7,8 и 9 имеем единичные логические уровни, а на выходных шинах.10,11, и 12 нулевые логические уровни.Таким образом, предлагаемый преобразователь кодов по сравнению с известным характеризуется простотой конструкции и большей надежностью функционирования.Формула изобретенияПреобразователь кодов, содержа-, щий и входных и и выходных шин и ячеек, каждая из которых содержит элемент ИЛИ и элемент И, входы которых соединены со входами ячеек, выход элемента ИЛИ подключен к первому выходу ячейки, а выход элемента И - ко второму выходу ячейки, о т л и ч аю щ и й с я тем, что, с целью повышения надежности, -" ячеек расположены в узлах прямоугольной матрицы и и 1 и/их - , - - - 1 ячеек расположены 2 2 (42в узлах пирамидальной матрицы из и (и) (и+1)1) столбцов а2 )Ф4ячеек расположены в узлах прямоугольнойии+1матрицы 4 строк и 2 столбцов, и+1 (и+1( -- 111 ячеек расположены в42 Лузлах пирамидальной матрицы из -1) столбцов соответственно при четном и нечетном и , при этом входы прямоугольной матрицы соединены с входными шинами, а выходы подключены ко входам пирамидальной матрицы, выходы которой соединены с выходными шинами, в прямоугольной матрице входы ячеек первого столбца и выходы ячеек последнего столбца соединены соответственно со входами и выходами этой матрицы, а в 1-ом столбце входы ячейки первой строки подключены к первым выходам ячеек первой и второй строк (1-1)-го столбца, входы ячейки 3-ой строки соединены со вторым выходом ячейки (3-1)-ой строки и первым выходом ячейки (3+1)-ой строки (1-1)-го столбца, входы ячейки последней строки подключены ко вторым выходам ячеек предпоследней и последней строк (1-1)-го столбца, в пирамидальной матрице первый и последний входы непосредственно сое869030 6 Составнтель В. ЧачанТехред Л. Пекарь ректор Н. Швыдка Редактор Л. Пчелинска Заказ 8355/ Тираж 991 ВНИИПИ Государственного по делам изобретений и 113035, Москва, Ж, РаушсПодписи оомитета СССРоткрытийая наб., д. 4/5 илиал ППП фПатентф, г. Ужгород, ул. Проектная, 4.динены соответственно с первым ипоследним выходами этой матрицы, адругие входы попарно подключены ковходам ячеек первого столбца, приэтом в 1-ом столбце первый выходпервой ячейки и второй выход последней ячейки соединены с одноименнымивыходами матрицы, а второй выходячейки (Э)-ой строки и первый выход ячейки 3-ой строки подключены ковходам соответствующей ячейки (1+1) -го столбца.Источники информации,принятые во внимание при экспертизе1. Авторское свидетельство СССРЮ 629640, кл. Н 03 К 13/24, 1978.2. Патент ФРГ Р 1537536,кл. 21 а" 36/18, 1969 (прототип) .

Смотреть

Заявка

2873739, 24.01.1980

ПРЕДПРИЯТИЕ ПЯ Г-4149

ФЕДОРОВ СЕРГЕЙ МИХАЙЛОВИЧ

МПК / Метки

МПК: H03K 13/24

Метки: кодов

Опубликовано: 30.09.1981

Код ссылки

<a href="https://patents.su/3-869030-preobrazovatel-kodov.html" target="_blank" rel="follow" title="База патентов СССР">Преобразователь кодов</a>

Похожие патенты