Устройство синхронизации с дискретным управлением

Номер патента: 856028

Автор: Захарченко

ZIP архив

Текст

Союз Советскик Сфцнвекткческма Республик(51) М, Ил.з с присоединением заявки йо Н 04 Ь 7/02 Госуяаретвевимй комитет СССР но девам езобретеиий я откРытияИзобретение относится к техникепередачи сообщений дискретными сигналами и может использоваться в системах передачи кодограмм и.командтелеуправления, в частности по коротковолновым радиоканалам,Известно устройство синхронизации с дискретным управлением, содеркащее селектор Фронтов импульсов,дискриминатор ложной синхронизации,фазовый дискриминатор, у"редняющийблок, делитель частоты, задающий генератор, три элемента ИЛИ и ключ 11.Однако данное устройство имеетнедостаточную точность синхронизацииПо основному авт. св. Р 758547известно устройство синхронизациис дискретным упрйвлением, содержащее селектор Фронтов импульсов, вы- фход которого подключен к входам дискриминатора ложной синхронизации ифазового дискриминатора, выходи которого через усредняющий блок подключены к одному из входов делителячастоты, к другому входу которогоподключен выход задающего генератора,а выход делителя частоты подключенк управляющим входам фазового дискриминатораи дискриминатора ложной сии-ЗО хронизации,содержащее также три элемента ИЛИ и ключ,при этом выходы Фазо.ного дискриминатора через первый элемент ИЛИ подключены к одному из вко"дов ключа,к другому входу которогоподключен выход дискриминатора ложнойсинхрониэацин,а выход ключа подключенк дополнительному входу делителя частоты через второй элемент, ИЛИ,к второму входу которого подключен второйвыход усредняющего блока, первый ивторой выходы которого через третийэлемент ИЛИ подключены к входу Запрет ключа, Для повышения точностисинхронизации в устройство введеныдешиФратор и блок задержки, причемдополнительный выход делителя частоты подключен к входу дешифратора,включенного между выходом делителячастотыи управляющим входом дискриминатора ложной синхронизации, выходкоторого через блок задержки подключен к другому входу ключа, вход ко"торого соединен с другим входом блока задержки 121,Однако у этого устройства большоевремя вхождения в синхроиизм,Цель изобретения - сокращение времени вхождения в синхронизм.Дпя достижения поставленной цели в устройство синхронизации с дискретным управлением, содержащее селектор фронтов импульсов, выход которого подключен к входам дискриминатора ложной синхронизации и фазового дискриминатора, выходы которого через усредняющий блок подключены к одному из входов делителя частоты, к другому входу которого подключен выход задающего генератора, а выход делителя частоты подключен к управляющим входам фазового дискриминатора и дискриминатора ложной синхронизации, содер" жащее также три элемента ИЛИ и ключ, при этом выходы фазового дискриминатора через первый элемент ИЛИ подклю чены к одному из входовключа, к дру" гому входу которого подключен выход дискриминатора ложной синхронизации, а выход ключа подключен к дополнитель. ному входу делителя частоты через 2 второй элемент ИЛИ, к второму входу которого подключен второй выход усредняющего блока, первый и второй выходы которого через третий элемент ИЛИ подключены к входу ффЭапрет 25 кляча, содержащее также дешифратор и блок задержки, причем дополнительный выход делителя частоты подключен к входу дешифратора, включенного между выходом делителя частоты и управляющим входом дискриминатора ложной синхронизации, выход которого через блок задержки подключен к другому входу ключа, вход которого соединен с другим входом блока задержки, введен счетчик импульсов, входы которого соответственно соединены с выходом блока задержки и выходом первого элемента ИЛИ, а выход счетчика импульсов подключен к дополнительному входу третьего элемента ИЛИ. 40На чертеже изображена структурная электрическая схема устройства синхронизации с дискретно управлением.Устройство содержит селектор 1 45 фронтов импульсов, задающий генератор 2, делитель 3 частоты, фазовый дискриминатор 4, усредняющий блок 5, первый элемент ИЛИ б, второй элемент ИЛИ 7, третий элемент ИЛИ 8, дешифратор 9, дискриминатор 10 ложной ,синхронизации, блок 11 задержки, ключ 12 и счетчик 13 импульсов.Устройство работает следующим образом.Во время приема информации сигналы, соответствующие значащим момен", там, с выхода селектора 1 фронтов импульсов поступают на фазовый дискриминатор 4 и дискриминатор 10 ложной синхронизации. При отсутствии ложной 40 синхронизации фазовый дискриминатор 4 определяет знак рассогласования фазы, в зависимости от которого выдает импульсы добавления, либо вычитания на Усредняющий блок 5. Сигналы на выходе усредняющего блока 5 появляются только в том случае, если количество импульсов добавления (вычитания)поступающих с выхода фазового дискриминатора 4, устойчиво преобладает над количеством импульсов вычитания (добавления) в течение периодаусреднения. Емкость усредняющего блока 5 для сеансной связи по КВ-радиоканалам выбирается исходя от ожидаемой величины дробления прийймаемой посылки о (при заданном соотношении сигнал/помеха) и лежит в пределах 2-3. Сигнал с выхода усредняющего блока 5 поступает иа делитель 3 частоты, изменяя фазу тактовых импульсов.При возникновении ложной синхронизации (вероятность такого события достаточно велика при сеансной связи по КВ-радиоканалам и зависит от ожидаемой величины преобладания Рлож смнхи- где 1 - абсолютная величинаТоипреобладания, а также зависит от частоты сеансной связй) дискриминатор 10 ложной синхронизации через время, определяемое блоком 11. задержки, выдает одновременно управляющий сигнал на ключ 12 и на разрешающий вход счетчика 13 импульсов. Ключ 12 открывается, и импульсы добавления и вычитания, поочередно поступающие с выходов фазового дискриминатора 4, а также импульсы с выхода задающего генератора 2 (частота следования равна К) через первый элемент 6 ИЛИ, открытый ключ 12 и второй элемент 7 ИЛИ поступают на дополнительный вход делителя 3 частоты и одновременно зти импульсы поступают на считывающий вход счетчика 13 импульсов, который начинает их подсчет.При этом в силу поочередного поступления импульсов добавления и вычитания с обоих выходов фазового дискриминатора 4 усредняющий блок 5 не выдает управляющих сигналов на делитель 3 частоты, и фаза тактовых импульсов изменяется только сигналами, поступающими с выхода ключа 12.Время вхождения Ъ синхронизм, т.е. скорость вывода системы из зоны ложной синхронизации, определяется количеством управляющих сигналов, поступающих с выхода задающего генератора 2 и с выхода фазового дискриминатора 4. Так как с момента открытия ключа 12, т.е. с момента возникновения ложной синхронизации, становится известно, что фаза тактовых импульсов отстает (опережает) на угол ЧоСОВ то ключ 12 должен открываться на время Т Ь . Это времяОТКопределяет счетчик 13 импульсов совзаимным сбросом (К/2-2) разряда,где К/2 - количество импульсов, необ856028Формула изобретения ВНИИПИ Заказ 6967/87 Тираж 698 Подписно иал ППП "Патент", г. Ужгород, ул. Проектная,4 ходимое для смещения Фазы тактовых импульсовна Фо=, 2 - ожидаемое количество дополнительных импульсов, выдаваемых Фазовым дискриминатором 4 за время Тугк ключа 5Счетчик 13 импульсов по истечении времени подсчета (К/2 - 2) импульсов выдает управляющий сигнал через третий элемент ИЛИ 8 на вход ффЗапрет клреа 12 и на вход блока 11 задержки. о Ключ 12 закрывается, ранее накопленная информация о состоянии ложной синхронизации в блоке 11 задержки стирается, а счетчик 13 импульсов возвращается в исходное состояние.Дальнейшая корректировка фазы и последующее удержание ее в состоянии ,йормальной синхронизации осуществляется управляющими сигналами с выхода усредняющего блока 5По сравнению с устройством-прото типом в предлагаемом устройстве синхронизации с дискретным управлением скорость вывода из зоны ложной синхронизации не зависит от частоты управляющих сигналов, поступающих с выхода Фазового дискриминатора 4. При ,равных условиях, например. при К=32 и в=1,. в первом случае для вывода иэ состояния ложной синхронизации необходимо ключ,12 открывать на время ЗО,(. , Ъ 8 Гь, а во втором Т", шФ Щ, т.е. выигрыш составляет , р,Ф 8 раз.Использование предлагаемого изобретения позволяет .повысить скорость вывода системы из зоны ложной синхронизации, т.е. сократить время вхождения в синхрониэм, что особенно важно прн передаче приеме) сеавсной связи по КВ-радиоканалам. устройство синхронизации с дискрет.ным управлением по авт. св. 9 758547,отличающеес ятем, что,сцелью сокращения времени вхождения всинхронизм, введен счетчик импульсов,входы которого соответственно соединены с выходом блока задержки и выходом первого элементаИЛИ,а выходсчетчика импульсов подключен к дополнительному входу третьего элемента ИЛИ.Источники инфЬрмацни,,принятые во внимание при экспертизе1. Авторское свидетельство СССР9 562936, кл, Н 04 Ь 7/02, 1974.2. Авторское свидетельство СССРР 758547, кл. Н 04 Ь 7/02, 05.04.78

Смотреть

Заявка

2697643, 18.12.1978

ВОЙСКОВАЯ ЧАСТЬ 25871

ЗАХАРЧЕНКО БОРИС ГРИГОРЬЕВИЧ

МПК / Метки

МПК: H04L 7/02

Метки: дискретным, синхронизации, управлением

Опубликовано: 15.08.1981

Код ссылки

<a href="https://patents.su/3-856028-ustrojjstvo-sinkhronizacii-s-diskretnym-upravleniem.html" target="_blank" rel="follow" title="База патентов СССР">Устройство синхронизации с дискретным управлением</a>

Похожие патенты