Резервированное устройство

Номер патента: 819995

Авторы: Жукаускас, Серапинас

ZIP архив

Текст

819995 ОП ИСАНИ Е ИЗОБРЕТЕНИЯ К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ Союз СоветскихСоциалистическихРеслублйкОпубликовано 07.04.81. Бюллетень13Дата опубликования описания 09,04.81 по делам изобретений и открытий(72) Авторы изобретения 1) Заявктел нститут математики и кибернетики АН Ли(54) РЕЗЕРВИРОВАННОЕ УСТРОЙСТВ я к области автой техники и может повышения надежсти сложных езе -Изобретение относитсматики и вычислительнобыть использовано дляности и помехоустойчиво Р р вированных систем.Известн. резервированные устройства, содержащие резервируемые блоки, индикаторы отказов на каждом из каналов, мажоритарный элемент и блоки формирования веса компенсирующего сигнала 11,Однако в этих устройствах каждый сбой резервируемых блоков будет принят за полный отказ блока и соответствующим образом будет форсироваться вес компенсирующего сигнала. Кроме того, поочередные сбои одного резервируемого блока будут приниматься за очередные отказы резервируемых блоков устройства.Наиболее близким по технической сущности к изобретению является резервированное устройство, содержащее в каждом из каналов резервируемый блок, через схему И соединенный с восстанавливающими органами всех каналов, элемент памяти, выход которого подключен ко второму входу элемента И, мажоритарный элемент контроля, входы которого соединены с выходами восстана вливающих органов всех каналов, а выход подключен к одному входу элемента неравнозначности, второй вход которого подключен к выходу резервируемого блока 121.Недостатком известного устройства является то, что оно не выключает окончательно из устройства отказавшего блока. Так как известное устройство при наличии сбоя или полного отказа одного из резервируемых блоков запрещает проход выходного сигнала О отказавшего блока на вход восстанавливающих органов только на следующем такте (после обнаружения отказа блока) работы устройства, то при выдаче отказавшим блоком одинаковых логических сигналов (или только 1, или только О) и при примерноодинаковой частоте 1 и 0 на выходе устройства сигналы отказавшего резервируемого блока будут проходить на входы восстанавливающих органов именно тогда, когда они не совпадают с выходными сигналами исо правных блоков. Тем самым ухудшаютсяусловия работы восстанавливающих органов, и это может привести к появлению неправильного сигнала на выходах, одного или нескольких восстанавливающих органов.Целью изобретения является повышение помехоустойчивости устройства.Эта цель достигается тем, что резервированное устройство, содержащее в каждом из каналов резервируемый блок, через первый элемент И, соединенный с восстанавливающими органами всех каналов, элемент памяти, выход которого подключен ко второму входу первого элемента И, мажоритарный элемент контроля, входы которого соединены с выходами восстанавливающих органов всех каналов, а выход подключен к одному входу первого элемента неравнозначности, второй вход которого подключен к выходу резервируемого блока, содержит в каждом из каналов второй элемент не- равнозначности, второй и третий элементы И, резерсивный счетчик. Выход первого элемента неравнозначности подключен к первым входам второго элемента неравнозначности и второго элемента И, вторые входы которых подключены к шине тактовых импульсов. Выход второго элемента И подключен к прямому входу реверсивного счетчика. Выход второго элемента неравнозначности через третий элемент И подключен к реверсивному входу реверсивного счетчика, а второй вход третьего элемента И подключен к выходу нулевого содержимого реверсивного счетчика. Основной выход реверсивного счетчика подключен ко входу элемента памяти, выход которого подключен к весовым входам восстанавливающих органов всех каналов.На чертеже показана функциональная схема предлагаемого устройства.Устройство содержит в каждом из каналов резервируемый блок 1, мажоритарный элемент контроля 2, элементы неравнозначности 3 и 4, элементы И 5 - 7, реверсивный счетчик 8, элемент памяти 9 и восстанавливающий орган 10.Выход резервируемого блока 1 в каждом канале подсоединен к первому входу элемента неравнозначности 3 и к первому входу элемента И 7, выход которого соединен с соответствующим входом восстанавливающего органа 10 каждого канала. Выход мажоритарного элемента 2 в каждом канале соединен со вторым входом элемента не- равнозначности 3. Выход элемента неравнозначности 3 подсоединен к первым входам второго элемента неравнозначности 4 и второго элемента И 5, вторые входы которых присоединены к шине 11 тактовых импульсов.Выход второго элемента И 5 подключен к прямому входу реверсивного счетчика 8, Выход второго элемента неравнозначности 4 . через третий элемент И 6 подключен к реверсивному входу счетчика 8. Второй вход третьего элемента И 6 соединен с выходом нулерохо одержимого счетчика 8. Выход счетчика 8 подключен ко входу элемента памяти 9, выход которого подключен ко второму входу элемента И 7 и к соответст вующему весовому входу восстанавливающего органа 10 каждого канала. Таким образом, в предлагаемом устройстве редкие сбои резервируемых блоков 1 не приводят к снижению исходной структурной избыточности и только при полном отказе блока 1 или резком увеличении интенсивности сбоев в его работе резервируемый блок 1 выключается из функционирования целого устройства. Это повышает помехоустойчивость и надежность предло. женного устройства. 50 55 Устройство работает следующим образом.5При правильной работе резервируемыхблоков 1 сигналы с их выходов поступают через элемент И 7 на входы восстанавливающих органов 10. Сбой какого-либо блока 1 обнаруживается с помощью мажоритарных элементов контроля 2 и элементов неравнозначности 3. При этом на выходе элемента неравнозначности 3 в данном канале формируется сигнал, который через элемент И 5 поступает на прямой вход счетчика 8 и увеличивает его содержимое.При этом сигнал на выходе элемента не равнозначности 4 отсутствует. Неправильный сигнал с резервируемого блока 1 через элемент И 7 поступает на соответствующий вход восстанавливающих органов 10 всех каналов. Однако восстанавливающие органы 1 О восстанавливают информацию и на выходах всех восстанавливающих органов 10 будут правильные сигналы. Когда резервируемый блок 1 работает исправно, сигнал на выходе элемента неравнозначности 3 отсутствует, и при этом появляется сигнал 2 на выходе элемента неравнозначности 4и через элемент И 6 поступает на реверсивный вход счетчика 8 и уменьшает содержимое последнего, Если содержимое счетчика 8 равно нулю, то сигнал индикации нулевого содержимого счетчика 8 запрещает проход зв сигнала от элемента неравнозначности 4через элемент И 6 и содержимое счетчика 8 не меняется. При редких сбоях резервируемого блокасодержимое счетчика 8 будет равно нулю, Однако при полном отказе бло-.ка 1 или резком увеличении интенсивности сбоев в его работе частота выходных сигналов элемента неравнозначности 3 увеличивается, и счетчик 8 заполняется полностью и выдает выходной сигнал, который поступает на вход элемента памяти 9 и переводит 40 его в состояние О. Управляющий сигналс выхода элемента памяти 9 поступает на вход элемента И 7 и запрещает прохождение сигнала с неисправного блока 1 на входы восстанавливающих органов 10. Кроме того, сигнал поступает на соответствующие весо вые входы восстанавливающих органов 10и соответствующим образом уменьшает порог срабатывания восстанавливающих органов 10.. Колосков .ас Корректор ГПодписноекомитета СССРи открытийшская наб д. 4/5род, ул. Проектная,Соста Техред Тираж ПИ Государст делам изобр Москва, Ж - 3 П Патент, гтель ЛА. Бой89 едактор Л. Утехинааказ 1149/37ВНИИ заров нного тенийРау Ужго. по113035,илиал ПП Резервированное устройство, содержа: щее в каждом из каналов резервируемый блок, через первый элемент И соединенный с восстанавливающими органами всех каналов, элемент памяти, выход которого подключен ко второму входу первого элемента И, мажоритарный. элемент контроля, входы которого соединены с выходами восстанавливающих органов всех каналов, а выход подключен к одному входу первого элемента неравнозначности, второй вход которого подключен к выходу резервируемого блока, отличающееся тем, что, с целью повышейия помехоустойчивости, оно дополнительно содержит в каждом из каналов второй элемент неравнозначности, второй и третий элементы И, реверсивный счетчик, причем выход первого элемента неравнозначности подключен к первым входам второго элемента неравнозначности и второго элемента И, вторые входы которых подключены к шине тактовых импульсов, выход второго элемента И подключен к прямому входу реверсивного счетчика, выход второго элемента неравнозначности через третий элемент И подключен к реверсивному входу реверсивного счетчика, а второй вход третьего элемента И подключен к выходу нулевого содержимого реверсивного счетчика, основной выход реверсивного счетчика подключен ко входу эле О мента памяти, выход элемента памяти подключен к весовым входам восстанавливающих органов всех каналов. Источники информации,принятые во внимание при экспертизе1. Авторское свидетельство СССР315180, кл. Н 05 К 1 О/00, 1971.2. Авторское свидетельство СССР506859, кл. Н 05 К 10/00, 1975 (прототип) . -

Смотреть

Заявка

2768918, 22.05.1979

ИНСТИТУТ МАТЕМАТИКИ И КИБЕРНЕТИКИАН ЛИТОВСКОЙ CCP

СЕРАПИНАС КАЗИС-ПРАНАС ЛЮДОВИЧ, ЖУКАУСКАС КОНСТАНТИНАС ПЯТРО

МПК / Метки

МПК: H05K 10/00

Метки: резервированное

Опубликовано: 07.04.1981

Код ссылки

<a href="https://patents.su/3-819995-rezervirovannoe-ustrojjstvo.html" target="_blank" rel="follow" title="База патентов СССР">Резервированное устройство</a>

Похожие патенты