Импульсный дешифратор
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 813784
Автор: Белов
Текст
Союз Советских Социалистических Республикоп 813784 К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ 61) Дополнительное к авт. свид-ву 22) Заявлено ОЫ 1.76 (21) 2418 с присоединением заявки Но 23) Приоритет)М. Кл 59/18-2 03 К 17/8 Государстаеииый ко СССР ио делам иэобрет и открытий) ИМПУЛЬСНЫЙ ДЕСЗИФРАТ ныминых тра оединимп 10 25 Изобретение относится к вычислительной технике и может быть исполь эовано в адресной части запоминающих устройств на магнитных сердечни ках. Известны импульсные дешифраторы с суммированием напряжений, в котором для устранения помех используется стробирование выходного сигнала, которое осуществляется с помощью транзисторного ключа, включенного последовательно с выходной шиной дешифратора и источников питания 11.Недостатком такого дешифратора является то, что для его работы необходимо формировать стробирующийсигнал, не перекрывающий во временини одного из входных снгналов и позволянхций устранить помехи на невыбранных выходах, что усложняет входные формирователи и стробирующие усилители.Наиболее близким к изобретению по технической сущности и достигаемому результату является импульсный дешифратор, у которого нагрузка включена в последовательную цепь, состоящую из источника порогового напряжения, порогового элемента и цепи суммирования напряжений, образованной последовательно с енвторичными обмотками ульс нсформаторов 2 .Недостаток этого устройства заключается в возникновении на невыбранных выводах дешифратора значительных помех, вызываемых как несовпадением задних фронтов входных сигналов, так и действием обратных выбросов.Цель изобретения - уменьшениея помех на невыбранных выходныхимпульсного дешифратора.ставленная цель достигается тем,импульсный дешифратор, содержащий импульсные трансформаторы,каждый из которых выполнен с двумя первичными и несколькими вторичными обмотками, количество которых равно количеству дешифрируемых кодов, цепи суммирования напряжений, подключенные одним из своих выводов к общей точке и выполненные из последовательно соединенных в соответствии с дешифрируемыми кодами вторичных обмоток трансФррматоров, пороговые элементы и источник порогового напряжения, и в котором каждая из выходных шин образована последовательным соединением цепи суммирования напряжений и поро" гового элемента, а первичные обмоткикаждого из трансформаторов подсоединены к соответствующим входным разряд 10 20 ход которого представляет собой выход 40 50 ным формирователям прямого и инверсного сигналов, введены параллельносоединенные резистор и конденсатор,включенные между общей точкой цепейсуммирования напряжений и источником опорного напряжения,На чертеже представлена схема четырехразрядного импульсного дешифратора,Схема дешифратора состоит из импульсных трансформаторов 1, представляющих собой магнитный сердечник, накоторый намотаны первичные обмотки2 и вторичные обмотки 3. Последовательно соединенные вторичные обмотки3 трансформаторов 1 образуют цеписуммирования напряжений, объединенные друг с другом одним из своих выводов. Последовательно с каждой цепьюсуммирования напряжений включен пороговый элемент 4, например диод, выную шину 5 дешифратора. Нагрузка 6включена в последовательную цепь, образованную последовательно соединенными источником 7 порогового напряжения, резистором 8, параллельно которому подключен конденсатор 9, вторичными обмотками 3 трансформаторов1 и пороговым элементом 4. Первичныеобмотки 2 трансформаторов 1 связаныс выходами входных разрядных формирователей прямого и инверсного сигналов (на чертеже не показаны),Устройство работает следующим образом,На входы дешифратора, которымиявляются обмотки 2, поступают импульсные сигналы от формирователейпрямого и инверсного сигналов. Вовторичных обмотках 3 возникают импульсы напряжения, которые алгебраически суммируются в каждой из цепей,образованных последовательно соединенными вторичными обмотками 3. В цепи,соответствующей поданному коду,амплитуда суммарного импульса напряжения превышает величину порогового напряжения,вследствие чего открываетсяпороговый элемент 4.Через сопротивление нагрузки 6, подключенной к выходу этого порогового элемента, протекает ток, максимальная величина которого определяется пороговым напряжением, величиной суммарного импульса, наведенного в выбранной шине 5дешифратора, и сопротивлением нагрузки 6. Длительность импульса в нагрузке определяется временем зарядаконденсатора 9 через сопротивлениенагрузки 6, которое меньше длительности входных сигналов. При сопротивлении нагрузки 6 много меньшем величины сопротивления резистора 8 конденсатор 9 заряжается до величинывыходного сигнала. Так как конденсатор 9 включен последовательно с ис 25 30 35 45 55 40 точником 7 порогового напряжения;то за счет кратковременного увеличения напряжения срабатывания пороговых элементов 4 устраняются помехи,вызванные несовпадением фронтов,длительностей и формы входных импульсов,а также действием обратных выбросов,К началу действия следующих входныхсигналов конденсатор 9 через резистор 8 успевает разрядиться практически до нуля, благодаря чему напряжение срабатывания пороговых элементов4 снижается до величины выходногонапряжения источника порогового напряжения, что обеспечивает большуювеличину выходного сигнала.Использование предлагаемого изобретения позволяет устранить на выходах импульсного дешифратора помехи,вызванные несовпадением фронтов,длительностей и формы входных импульсов,вызванные изменением во времени параметров входных разрядных формирователей, а также помехи, вызванныедействием обратных выбросов, что приводит к уменьшению уровня помех наневыбранных выходных шинах импульсного дешифратора,Формула изобретения Импульсный дешифратор, содержащийимпульсные трансформаторы, каждыйиз которых выполнен с двумя первичными и несколькими вторичными обмотками, количество которых равно количеству дешифрируемых кодов, цеписуммирования напряжений, подключенные одним иэ своих выводов к общейточке и выполненные из последовательно соединенных в соответствии с дешифрируемыми кодами вторичных обмоток трансформаторов, пороговые элементы и источник порогового напряжения, причем каждая из выходных шиндешифратора образована последовательным соединением цепи суммирования напряжений и порогового элемента, апервичные обмотки каждого иэ трансформаторов подсоединены к соответствующим входным разрядным формирователям прямого и инверсного сигналов,о т л и ч а ю щ и й с я тем, что,с целью уменьшения уровня помех,наневыбранных выходных шинах, в него введены параллельно соединенныерезистор и конденсатор, включенныемежду общей точкой цепей сующрования напряжений и источником опорного напряжения,Источники информации,принятые во внимание при экспертизе1. Авторское свидетельство СССРР 365044, кл. Н 03 К 17/80, 1970.2. Авторское свидетельство СССР9 155655, кл, Н 03 К 17/62, 1962
СмотретьЗаявка
2418159, 05.11.1976
БЕЛОВ ЕВГЕНИЙ ИОСИФОВИЧ
МПК / Метки
МПК: H03K 17/80
Метки: дешифратор, импульсный
Опубликовано: 15.03.1981
Код ссылки
<a href="https://patents.su/3-813784-impulsnyjj-deshifrator.html" target="_blank" rel="follow" title="База патентов СССР">Импульсный дешифратор</a>
Предыдущий патент: Оптический управляемый элемент
Следующий патент: Логический элемент или-иили-не-и
Случайный патент: Штамп для деформирования металлов ——пд; -; п-оча1., « i. _ » t лл