Устройство для измерения частоты
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
Союз Советских Социалистических Республик(22) Заявлено 16.01.78 (21)2571624/18-09 (51) М. Кл. Н 04 В 3/461С 01 5 9/44 с присоединением заявки йо(23) Приоритет Государственный комитет СССР по делам изобретений и открытий(54) УСТРОЙСТВО ДЛЯ ИЗМЕРЕНИЯ ЧАСТОТЫ Изобретение относится к радиоизмерительной технике и может быть использовано, в частности, в системах траекторных измерений для определения скорости и ускорения объектов, 5Известное устройство для измерения частоты содержит синтезатор линейных частотно-модулированных (ЛЧМ) сигналов, блок эталонного времени, решающий блок и М объединенных по 10 входу идентичных каналов, каждый из которых состоит из буферного регистра и последовательно соединенных смесителя, полосового фильтра, формирователя нуль-пересечений и ключа, причем информационные входы ключей объединены между собой, а к другим входам смесителей М каналов подключены соответствующие выходы синтезатора (ЛЧМ) сигналов 1 1. 20Однако известное устройство имеет низкую помехоустойчивость .Цель изобретения - повышение помехоустойчивостиДля этого в устройство для измерения частоты, содержащее синтезатор (ЛЧМ) сигналов, блок эталонного времени, решающий блок и М объединенных по входу идентичных каналов, каждый из которых состоит из буферного ре гистра и последовательно соединенных смесителя, полосового фильтра, формирователя нуль-пересечений и ключа, причем информационные входы ключей объединены между собой, а к другим входам смесителей М каналов подключены соответствующие выходы синтезатора ЛЧМ сигналов, введены интерполятор, псследовательно соединенные дешифратор и запоминающий блок, а в каждый канал введены последовательно соединенные блок сумматоров и блок квадраторов, включенных между выходами ключа и входами буферного регистра. Выходы блока эталонного времени подключены ко входам дешифратора, а выходы запоминающего блока подключены к информационным входам ключей М каналов, выходы буферных регистров которых подключены к соответствующим входам интерполятора и решающего блока, выход которого подключен к соответствующему входу интерполятора.На чертеже изображена структурная электрическая схема предложенного устройства.Устройство содержит М объединенных по входу идентичных каналов 1, синтезатстр 2 ЛЧМ-сигналов, блок 3 эталонного времени, дешифратор 4, эа786018 поминающий блок 5, решающий блок би интерполятор 7.Каждый канал 1 состоит из смесите,ля 8, полосового фильтра 9, формирователя 10 нуль-пересечений, ключа 11,блока 12 сумматоров, блока 13 квадраторов и буферного регистра 14.5Предложенное устройство работаетследующим образом.На первые входы смесителей 8 Мканалов 1 подается сигнал, имеющий видОЮ=5 со 5 2 Х(с+сО, И)1 Ос, о 1 о+) ггде Б- амплитуда сигнала; 15частота сигнала в момент1=0Г - производная частота сигналана интервале 1 6 (О,Т),а на втбрые входы смесителей 8 по- щдаются колебания синтезатора 2.ге=со 2 тс+(мин+нФ (2)- м =оА". М Т25В смесителе 8 каждого из М каналов1 сигнал подвергается гетеродинированию колебаниями (2), а с помощью полосовых фильтров 9 - фильтрации в полосе частотЗО где Г 1 - несущая частота синтезатора 2. 35Составляющая сигнала за счет наличия Гс в выходном напряжении полосового фильтра 9 оказывается в большей или меньшей степени скомпенсированной в различных каналах ЛЧМ составляющими 4 О .гетеродинирующих колебаний. О =Соэ 2111 с-(1 Сн-в ЬЮ 1 К. (В) Формирователь 10 каждого из М каналов 1 генерирует короткие импульсы в моменты времени, соответствующие положительным переходам напряжения (3) через нулевой уровень (моменты . нуль-пересечений). Эти импульсы поступают одновременно на ключ 11 и соответствующий управляющий вход дешифратора 4, на одной .из выходных шин которого .в соответствии с показаниями блока 3 появляется сигнал считывания информации с блока 5 через ключ 11 в блоК 12.ХРБлок 5 хранит набор из%= д опорных дискретных сигналов в виде числовой матрицы, рассчитанной в моменты следования тактовых импульсов блока 40 3 по Ч различным частотам, лежащим в полосе 2 Г из диапазона ФЕ(Го -Г -Г, Г -Г, +Г) с шагом дискретизации Ь%= - .Р 4Числовая матрица формируется отдельно по вещественным и квадратичным сос 65 тавляющим опорных сигналов в виде чисел 5 -сов 2% 1 и Ь.=Соз 21 ь и,сИ)5 =51 н 2%Ь Ь. =51 И 2% - И, где е 1 ы и 1 р р 1 ТК Концу интервала наблюдения длительностью Т в блоке 12 накапливается 2 и суммЕсоэг нс В у:1К(5)Ч с е = С 511 2зе где е 1, иМ - число импульсов нулей сигнала(3) на интервале наблюдения. Т,- число импульсов блока 3 к моКменту свыпадения К-го нуля. Блок 13 формирует отсчеты Зе "энергетического" спектра опорных сигналов по окончании формирования :. отсчетов производится перезапись содержимого блока 13 в регистр 14, после чего цикл измерения повторяется.Блок б определяет максимальный спектральный отсчет по всем М энергетическим спектрам и таким образом формирует грубую оценку частоты сигнала.Интерполятор 7 согласно заданному алгоритму на основе информации, содержащейся во всех остальных от. - счетах двумерного выходного эффекта ( по всем М энергетическим спектрам) уточняет оценку частоты сигнала.В предложенном устройстве возможно обеспечение панорамного совместного измерения 1 и ФИзобретение позволяет обеспечить высокую помехоустойчивость. Формула изобретения Устройство для измерения частоты, содержащее синтезатор линейных частотно-модулированных (ЛЧМ) сигналов, блок эталонного времени, решающий блок и М объединенных по входу идентичных каналов, каждый из которых состоит из буферного регистра и последовательно соединенных смесителя, полосового фильтра, формирователя нуль-пересечений и ключа, причем информационные входы ключей объединены между собой, а к другим входам смесителей М каналов подключены соответствунз 4 ие выходы синтезатора ЛЧМ-сигналов, о.т л и ч а ю щ е е с я тем, что, с целью повышения помехоустойчивости, введены интерполятор, последовательно соединенные дешифратор и запоминающий блок, а в каждый канал введены последоваТельно соединенные786018 Составитель И. ШамонинаТухина Техред Н. Граб Корректор Ь. Швццкая Реда Тираж 729осударственного комите лам изобретений и откр а, Ж, Раушская наб. акаэ 8865 60 ВНИИПИ по д 113 03 5, МосодписноеСССРийд. 4/5 илнал ППП "Патент , г. Ужгород, ул. Проектная, 4 блок сумматоров и блок квадраторов,включенных между выходами ключа ивходами буферного регистра, при этомвыходы блока эталонного времени подключены ко входам дешифратора, а выходы запоминакщего блока подключенык информационньм входам ключей М каналов, выходы буферных регистров коМторых подключены к соответствуяцим входам интерполятора и решающего блока, выход которого подключен к соответствующему входу интерполятора. Источники информации,принятые во внимание при экспертизе 1. Авторское свидетельство по заявке 9 2476444/18-09, кл. Ц 01 9/44 1977 .прототип).
СмотретьЗаявка
2571624, 16.01.1978
ХАРЬКОВСКИЙ АВИАЦИОННЫЙ ИНСТИТУТ
ЧУМАЧЕНКО АНАТОЛИЙ АЛЕКСАНДРОВИЧ, ПИСКОРЖ ВЛАДИМИР ВИКТОРОВИЧ, ФАЛЬКОВИЧ СЕВЕЛИЙ ЕРЕМЕЕВИЧ, ДОЛЖЕНКОВ НИКОЛАЙ ВАСИЛЬЕВИЧ
МПК / Метки
МПК: H04B 3/46
Метки: частоты
Опубликовано: 07.12.1980
Код ссылки
<a href="https://patents.su/3-786018-ustrojjstvo-dlya-izmereniya-chastoty.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для измерения частоты</a>
Предыдущий патент: Устройство для одновременного измерения импульсных помех и перерывов уровня в каналах связи
Следующий патент: Способ моделирования искажений в линии связи
Случайный патент: Щит для мебельных и тому подобных изделий