Дешифратор числового кода
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 734874
Авторы: Котляренко, Шипулин
Текст
ОПИСАНИЕ ИЗОБРЕТЕНИЯ К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ Союз Советскик Социалистическик -.Реслублик пв 734874 л1гФпо делам изобретений и открытий(72) Авторы изобретения В. А. Шипулин, Н. Ф. Котляренко и А. П. Шипулин Харьковский институт инженеров железнодорожного транспорта им. С, М. Кирова(54) ДЕШИФРАТОР ЧИСЛОВОГО КОДА Изобретение относится к импульсной технике, предназначено для выделения (расшифрования) поступающих на его вход кодовыхгрупп и может найти применение преимущественно на железнодорожном транспорте в числовой кодовой автоблокировке и автоматической локомотивной сигнализации.Известны дешифраторы числового кода,содержащие путевое реле с источником питания постоянного тока, усилители, блоксовпадения, генератор колебаний и исполнительный элемент 1.Наиболее близким к данному изобретению является дешифратор числового кода,содержащий приемный блок, последовательно соединенные генератор и формировательимпульсов, два блока памяти, подключенныек исполнительному блоку, первый и второйвыходы которого соединены с блоками управления реле 12,Недостатком его является наличие контроля замыкания изолирующего стыка рельсовой цепи, аналогично релейно-контактнымдешифраторам числовой кодовой автоблокировки, что снижает среднее время наработки на отказ, а также возможность включения на светофоре разрешающего огня при залипании контактов трансмитерного реле и коротком замыкании изолирующихстыков.Недостатком дешифратора является также невысокая надежность.Целью изобретения является повышениенадежности работы дешифратора.Поставленная цель достигается тем, чтов предлагаемый дешифратор числового кода введены четыре логических элемента И - НЕ, два счетчика, два дешифратора, блоки установки и контроля и два дешифратора лож ной информации, при этом, первый выходприемного блока соединен с первыми входами блока установки первого и второго логических элементов И - НЕ, второй выход приемного блока соединен с первыми входами третьего и четвертого логических элементов И - НЕ, первый выход формирователя подключен к вторым входам первого и третьего логических элементов И - НЕ, третьи входы которых соединены с первым и вторым выходами блока контроля, треть им и четвертым выходами соединенного соответственно с первыми входами первого и второго счетчиков, вторые входы которых подключены к выходам третьего и первого логических элементов И - НЕ, третий вход734874 Формула изобретения 45 50 И 3первого -счетчика пОдключен к первому входу блокаконтроля и второму входу блокаустановки, третий вход второго счетчика соединен с вторым входом блока контроля и стретьим входом блока установки, четвертым-входом соединенного с первым выходомисполнительного блока, второй выход которого подключен к третьему входу блокаконтроля, первый вход - к выходу дешифратора ложного сигнала, второй вход - кпятому выходу блока контроля, третий входк выходу второго дешифратора ложного сигнала, четвертый и пятый входы - к первымвыходам первого и второго блоков памяти,второй выход формирователя соединен сшестым входом блока контроля, седьмой ивосьмой входы которого подключены к первому выходу первого счетчика, первому входу первого дешифратора и первому выходувторого счетчика, первому выходу второгодешифратора соответственно, а девятый идесятый входы - к второму выходу первогосчетчика, второму входу первого дешифра тора и второму выходу вторОго счетчика,второму входу второго дешифратора соответственно, выход первого дешифратора соединен с вторым входом второго логическогоэлемента И - НЕ, выход второго дешифратора соединен с вторым входом четвертогологического элемента И - НЕ, выходы второго и четвертого логических элементовИ - НЕ подключены к входам первого и второго блоков памяти соответственно, выходы первого и второго блоков памяти соединены с входами первого и второго дешифраторов ложного сигнала соответственно.На чертеже изображена функциональная схема дешифратора числового кода.Дешифратор числового кода содержитприемный блок 1, логические элементыИ - НЕ 2 - 5, генератор 6, формирователь 7импульсов, блок контроля 8, счетчики 9,10, дешифраторы 11, 12, блоки памяти 13,14, исполнительный блок 5, блоки управления реле 16, 17, блок установки 18 в Одешифраторов ложной информации 19, 20.Дешифратор числовогокода работаетследующим образом,В исходном состоянии тригггеры счетчиков 9, 10, исполнительного блока 15 поддействием сигнала с блока установки 18устанавливаются в состояние О. При поступлении с рельсовой цепи кодового импульса триггер приемного блока 1 из состоянияе О переходит в состояние 1 и дает разрешение на работу счетчика 9, который отсчитывает длительность кодового импульса.Состояние триггера счетчика 9 через дешифратор 11 записывается в блоке памяти 13. При отсутствии входного кодовогоимпульса, триггер приемного блока 1 возвращается в состояние О и дает разрешение на работу счетчика 10, отсчитывающегодлительность кодового интервала. Состояние триггеров счетчика 10 через дешифратор 412 записывается в блоке памяти. Информация с блоков памяти 13, 14 сравнивается и обрабатывается в исполнительном блоке 15. В зависимости от длительности и количества импульсов и интервалов в кодовой группе исполнительный блок 15 воздействует на блоки управления 16, 17 реле. При приеме с рельсовой цепи ложногосигнала, что бывает при коротком замыкании изолирующих стыков, информация с 1 в блоков памяти 13, 14 поступает через дешифраторы ложной информации 19, 20 в исполнительный блок 15 и далее в блок установки 18, который формирует импульс установки всех логических элементов в исходное состояние. Блоки управления реле 16, 17 обесточены, отчего на светофоре включается красный свет.Автоматическая проверка логическихэлементов осуществляется перед приемом кодовой группы, после каждой смены кодо вой группы частотой 2000 Гц. Перед проверкой информации о состоянии блоков управления реле 16, 17 запоминается в блоке контроля 8, счетчики 9, 10 отключаются от приема информации с рельсовой цепи, а подключаются к блоку контроля 8. Под действием тактовых импульсов генератора 6 частотой 2000 Гц триггеры счетчиков 9, 10 устанавливаются в состояние 1 и О поочередно.Состояния триггеров двоичных счетчиков записываются в блоке контроля 8 на приемзр ные триггеры, которые подключают счетчики 9, 10 к рельсовой цепи и отключат их от блока контроля 8.В случае выхода из строя какого-нибудьлогического элемента, приемные триггеры блока контроля 8 не срабатывают и обестоЗ 4 чат блоки управления реле 16, 17. На светофоре загорается красный свет.Среднее время наработки на отказ предлагаемого дешифратора числового кода, примерно в два раза выше, по сравнению с дешифратором, выполненным в релейно-контактных схемах. Дешифратор числового кода, содержащий приемный блок, последовательно соединенные генератор и формирователь импульсов, два блока памяти, подключенные к исполнительному блоку, первый и второй выходы которого соединены с блоками управления реле, отличающийся тем, что, с целью повышения надежности работы, в нето введены четыре логические элемента И - НЕ, два счетчика, два дешифратора, блоКи установки и контроля и два дешифратора ложной информации, при этом первый выход приемного блока соединен с первыми входами блока установки первого и второго логических элементов И - НЕ, второй выход приемного блока соединен с первыми входами734874 Составитель В. Техред К. Шуфри Тираж 995 И Государственного ко делам изобретений и осква, Ж - 35, Раушс Патент г. УжгородВагановКорректорПодписноемитета СССРоткрытийая наб., д. 4/5ул. Проектная,Редактор Н, КаменскаяЗаказ 2102/56ЦНИИПпо113035, Мфилиал ППП ец 5третьего и четвертого логических элементов И - НЕ, первый выход формирователя подключен к вторым входам первого и третьего логических элементов И - НЕ, третьи входы которых соединены с первым и вторым выходами блока контроля, третьим и четвертым выходом соединенного соответственно с первыми входами первого и второго счетчиков, вторые входы которых подключены к выходам третьего и первого логических элементов И - НЕ, третий вход первого счетчика подключен к первому входу блока контроля и второму входу блока установки, третий вход второго счетчика соединен с вторым входом блока контроля и с третьим входом блока установки, четвертым входом соединенного с первым выходом исполнительного блока, второй выход которого подключен п к третьему входу блока контроля, первый вход - к выходу первого дешифратора ложного сигнала, второй вход - к пятому выходу блока контроля, третий вход - к выходу второго дешифратора ложного сигнала, четвертый и пятый входы - к первым ф выходам первого и второго блоков памяти, второй выход формирователя соединен с шестым входом блока контроля, седьмой и 6восьмой входы которого подключены к первому выходу первого счетчика, первому входу первого дешифратора и первому выходу второго счетчика, первому выходу второго дешифратора соответственно, а девятый и десятый входы - к второму выходу первого счетчика, второму входу первого дешифратора и второму выходу второго счетчика, второму входу второго дешифратора соответственно, выход первого дешифратора соединен с вторым входом второго логического элемента И - НЕ, выход второго дещифратора соединен с вторым входом четвертого логического элемента И - НЕ, выходы второго и четвертого логических элементов И - НЕ подключены к входам первого и второго блоков памяти соответственно, выходы первого и второго блоков памяти соединены с входами первого и второго дешифраторов ложного сигнала соответственно. Источники информации,принятые во внимание при экспертизе1. Авторское свидетельство СССР206630, кл. Н 03 К 13/00, 1967.2. Авторское свидетельство СССР518408, кл. Н 03 К 13/00, 1976.
СмотретьЗаявка
2538388, 01.11.1977
ПРЕДПРИЯТИЕ ПЯ А-3903, ХАРЬКОВСКИЙ ИНСТИТУТ ИНЖЕНЕРОВ ЖЕЛЕЗНОДОРОЖНОГО ТРАНСПОРТА ИМ. С. М. КИРОВА
ШИПУЛИН ВАЛЕРИЙ АЛЕКСАНДРОВИЧ, КОТЛЯРЕНКО НИКОЛАЙ ФЕДОРОВИЧ, ШИПУЛИН АЛЕКСАНДР ПЕТРОВИЧ
МПК / Метки
МПК: H03K 13/00
Метки: дешифратор, кода, числового
Опубликовано: 15.05.1980
Код ссылки
<a href="https://patents.su/3-734874-deshifrator-chislovogo-koda.html" target="_blank" rel="follow" title="База патентов СССР">Дешифратор числового кода</a>
Предыдущий патент: Импульсно-кодовый модулятор
Следующий патент: Интегрирующий преобразователь постоянного напряжения вов временной интервал
Случайный патент: Устройство для измерения относительной деформации материала