Ячейка аналоговой памяти
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 733031
Автор: Свистунов
Текст
(51) М, Кл,6 11 С 27/00 Гаеударстеенный комитет на делам изобретений н аткрытнй(54) ЯЧ ЕЙКА АНАЛОГОВОЙ ПАМЯТИ Изобретение относится к области импульсной техники и может быть использовано в устройствах автоматики, аналоговой вычислительной техники и различных радиоэлектронных устройствах.Известна ячейка аналоговой памяти, содержащая ключ на полевом транзисторе, исток которого подключен к источнику входного сигнала, сток соединен с одной иэ обкладок запоминающего конденсато 1 О ра, другая обкладка которого соединена с шиной нулевого потенциала, а затвор - с шиной управления И. Существенный недостаток известной15 ячейки памяти заключается в том, что при работе ключа через паразитные емкости поступают раэнополярные импульсы, обусловленные передним и задним фронтами импульса управления, имеютпие, как правило, различные длительности и амплитуды, которые интегрируются на запоминающем конденсаторе и приводят к появлению постоянного помехового сигнала,2Наиболее близким техническим реш нием является ячейка аналоговой памяти, содержащая ключ на МОП-транзисторе, исток которого подключен к источнитеу входного сигнала, сток - к одной иэ обкладок конденсатора, другая обкладка которого соединена с шиной нулевого потенциала, а затвор - к управляющей шине, соединенной через инвертор с затвором дополнительного ключа на МОП-транзисторе, сток которого соединен со стоком МОП- траиаиотора-ипюча Ц. Выбросы ключей поступают в цепь сигнала в противофазе и компенсируют друг друга.Однако полная компенсация выбросов возможна только при полной идентичности параметров полевых транзисторов и строгом равенстве длительности фронтов импульсов в шине управления и на выходе инвертирующего элемента.Бель изобретения - повышение точнос.ти запоминания ячейки,7 ЗЗОЗ 1 4го конденсатора) возможна полная взаимная компенсация выбросов ключей наконденсаторе 1 3Лоставленная цель достигается тем,что в ячейку аналоговой памяти, содержащую первый накопительный элемент,например конденсатор, одна из обкладоккоторого соединена с шиной нулевогопотенциала, первый ключ, например первый полевой транзистор, исток которогосоединен со входом ячейки, второй ключ,например второй полевой транзистор, ишину управления, введены второй и третий накопительные элементы, напримерконденсаторы, регулирующий элемент,например переменный резистор, подвижный контакт которого подключен к шинеуправления, первый вывод переменногорезистора соединен с одной из обкладоквторого конденсаторе и затвором первого полевого транзистора, сток которогосоединен с истоком второго полевоготранзистора сток второго полевого.транзистора подключен к другой обкладке первого конденсатора, второй вывод переменного резистора соединен с затворомвторого полевого транзистора и однойиз обклвдок третьего конденсатора, другие обкладки второго и третьего конденсаторов соединены с шиной нулевого потенциала.Изобретение поясняется чертежом, накотором представлена схема предлагаемой ячейки аналоговой памяти,Ячейка памяти содержит первый накопительный элемент 1, например конденсатор, первый 2 и второй 3 ключи, например первый и второй полевые транзисторы, второй 4 и третий 5 накопительныеэлементы например конденсаторы, однииз обкладок которых соединены с ооойветствуюшими выводами регулирующегоэлемента 6, например переменного резистора, другие обкладки конденсаторов1, 4 и 5 подключены к шине 7 нулевогопотенциала, подвижный контакт переменного резистора 6 соединен с шиной 8управления.При поступлении с шины 8 управленияимпульса ключ 3 в своей работе запаздывает по отношению к ключу 2 и отсекает часть его выброса, обусловленногопередним фронтом импульса управления,в противном случае ключ 3 будет отскать часть заднего выброса в ключе 2.При регулировании ЯС-цепочек изменяется энергия выбросов ключей и величина отсечки выбросов ключа 2. Лриопределенном соотношении постоянныхвремен (сопротивление части переменногорезистора 6 и емкость соответствующеВключение последовательно с ключом 2 ключа 3, опережающего или отстающего в своей работе в ключе 2 прирегулировании постоянных времени интегрирующих В.С-цепочек в цепях затво ров обоих транзисторов, позволяет устранить постоянный помеховый сигнал наконденсаторе 1 с необходимой степеньюточности, исключить иэ схемы инвертируюшее устройство и применять любыепары транзисторов одного типа безпредварительного подбора по параметрам,а также сделать схему некритичной кдлительности фронтов унравляюшего импульса.20 Регулировка постоянных времени интегрирующих Й,С-цепочек упрощается,если последние собраны на двух конден саторвх и одном потенциометре, а сигналуправления подается на среднюю точкупотенциометра. З 0 формула изобретения Ячейка аналоговой памяти, содержащая первый накопительный элемент, например конденсатор, одна иэ обклвдок э 5 которого соединена с шиной нулевогопотенциала, первый ключ, например первый полевой транзистор, исток которого соединен со входом ячейки, второйдатюч например второй полевой транзистор, и 40 шину управления, о т л и ч а ю щ а я -с я тем, что, с целью повышения точности запоминания ячейки, в нее введены второй и третий накопительные элементы, например конденсаторы, регулирующий 45 элемент, например переменный резистор,подвижный контакт которого подключен к шине управления, первый вывод переменного резистора соединен с одной из обкладок второго конденсатора и затворов 50 первого полевого транзистора, сток которого соединен с истоком второго полевого транзистора, сток второго полевого транзистора подключен к другой обкладке первого конденсатора, второй вывод переменного.;резистора соединен с затвором второго полевого транзистора и одной из обкладок третьего конденсатора, другие обкладки второго и третье/44 Тираж 662 Подписное ЫНИИПИ Государственного комитета СССРпо делам изобретений и открытий 113035, Москва,. Ж, Раушская наб., д. 7 За 5 пиал ППП фПатентф, г. Ужгород, ул, Проектная; 5 733031 6го конденсаторов соединены с шиной ну. Франция, заявка М 2235456,левого потенциала. кл. (д 11 С 11/40, опублик. 1975.2. Авторское свидетельство СССРИсточники информации, % 462216, кл. й 11 С 27/00,принятые во внимание при экспертизе1974 -прототип/,
СмотретьЗаявка
2540270, 09.11.1977
Заявитель
СВИСТУНОВ АЛЕКСАНДР ВАСИЛЬЕВИЧ
МПК / Метки
МПК: G11C 27/00
Метки: аналоговой, памяти, ячейка
Опубликовано: 05.05.1980
Код ссылки
<a href="https://patents.su/3-733031-yachejjka-analogovojj-pamyati.html" target="_blank" rel="follow" title="База патентов СССР">Ячейка аналоговой памяти</a>
Предыдущий патент: Аналоговое запоминающее устройство
Следующий патент: Аналоговое запоминающее устройство
Случайный патент: Способ изготовления магнитопровода электрической машины