Цифровой измеритель периода

Номер патента: 726487

Автор: Самусь

ZIP архив

Текст

ОП ИСАНИЕИЗОБРЕТЕН ИЯ.К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ Союз СоветскихСоциалистическихРеспублик ц 726487(51) М. Кл. с присоединением заявки-б 01 К 23/10 Гэеударстееииый кемитет СССР де делам иаебретеиий и еткрмтий(54) ЦИфРОВОИ ИЗМЕРИТЕЛЬ ПЕРИОДА 1Изобретение относится к области радио- измерений и может быть использовано для измерения периода искаженного шумом сигнала, частота которого изменяется в незначительных пределах.Известны цифровые измерители периода, содержащие генератор эталонных импульсов, формирующее устройства, реле времени, триггер, два ждущих мультивибратора, элемент ИЛИ, элементы И - НЕ, селектор, устройство сброса и счетчик 11.Недостаток известного устройства заключается в сложности перестройки устройства для измерения различных периодов сигнала.Наиболее близким по технической сущности к предлагаемому является устройство, содержащее первый триггер, селектор, счетчик, формирователь, первый пересчетный блок, генератор эталонных импульсов и второй пересчетный блок 2.Недостаток известного устройства - низкая надежность. Цель изобретения - повышение надежности устройства.Цель достигается тем, что в устройство, содержащее последовательно соединенные 2первый триггер, селектор и счетчик, последовательно соединенные формирователь ипервый пересчетный блок, второй вход которого подключен к второму входу первоготриггера, а также генератор эталонных импульсов, выход которого соединен с вторымвходом селектора и второй пересчетный блок,первый вход которого подключен к выходуформирователя, второй вход соединен с выходом селектора, а выход второго пересчетного блока подключен к второму входу счет 10 чика, введены элементы ИЛИ и последовательно соединенные второй триггер и элемент И, второй вход которого подключен квыходу формирователя, третий вход элемента И соединен с вторым выходом первого триггера, а выход элемента И подключенк первому входу первого триггера, при этомпервый вход элемента ИЛИ соединен с выходом первого пересчетного блока и с входом второго триггера, второй вход элементаИЛИ соединен с вторым входом счетчика,20 а выход подключен к второму входу первого триггера,На чертеже представлена структурнаяэлектрическая схема устройства.Устройство содержит формирователь 1, пересчетные блоки 2 и 3, элемент 4 И, элемент 5 ИЛИ, триггеры 6 и 7, генератор 8 эталонных импульсов, селектор 9 и счетчик 10.Устройство работает следующим образом.В исходном положении триггеры 6 и 7 находятся в состоянии О и селектор 9 не пропускает импульсы генератора 8 на вход счетчика 10. Измерение периода начинается с момента подачи импульса на клемму пуск, поступающеГо потом на единич ный вход триггера 6, устанавливая его в состояние 1, при котором на выходе триггера 6 присутствует высокий потенциал. Так как на входы элемента 4 с выходов триггеров 6 и 7 подаются высокие потенциалы, первый после запуска измерителя короткий импульс, сформированный формирователем 1 из входного сигнала поступает через элемент 4 на вход сброса пересчет- ного блока 2, обнуляя его, и на вход триггера 7, устанавливая его в состояние 1. 2 е С этого момента времени открывается селектор 9 и импульсы генератора 8 поступают на счетчик 10. Кроме того, с нулевого выхода триггера 7 подается низкий потенциал на вход элемента 4 И, запрещая прохождение выходных импульсов формирователя 125 через элемент 4. Короткие импульсы, сформированные из выходного сигнала; поступают с выхода формирователя 1 на счетный вход пересчетного блока 2 (коэффициент пересчета Ы и на вход сброса пересчет- зе ного блока 3, обнуляя его. После поступления Х импульсов на счетный вход блока 2 на его выходе появляется импульс, который поступает на нулевые входы триггеров 6 и 7 и перебрасывает их в состояние О. На этом цикл измерения заканчивается. Показание счетчика 10 в конце цикла измерения прямо пропорционально измеряемому периоду сигнала.Пересчетный блок 3 используется для обнаружения выпадений импульсов формирователя 1, обусловленных провалом амплитуды входного сигнала под действием шума ниже уровня срабатывания формирователя 1. Коэффициент пересчета в блоке 3 устанавливается так, чтобы импульс на его выходе появлялся в том случае, когда на его вход 4 в течение времени, равного 1,5 среднего периода входного сигнала поступают импульсы генератора 8. В случае отсутствия выпадений входного сигнала каждый сформированный импульс с выхода формирователя 1, обнуляя пере- счетный блок 3, не дает возможности появиться импульсу на выходе этого блока,В случае выпадения входного сигнала на выходе пересчетного блока 3 появляется импульс," который обнуляет счетчик 10, а также поступает через элемент 5 ИЛИ на нулевой вход триггера 7 и устанавливает его в состояние О. При этом с нулевого выхода триггера так же, как и с единич-, ного выхода триггера 6 подаются высокие потенциалы на входы элемента 4 И. Поэтому первый после сбоя (выпадения импульса на выходе формирователя 1) импульс, сформированный формирователем 1 из входного сигнала, поступает через элемент 4 на вход сброса пересчетного блока 2, обнуляя его, и на единичный вход триггера 7; устанавливая его снова в состояние 1. Снова открывает селектор 9 и импульсы генератора 8 поступают на счетчик 10, т. е. цикл измерения периода повторяется. Измерение заканчивается, когда Х импульсов с выхода формирователя 1 в отсутствии выпадений поступают на вход пересчетного блока 2.Формула изобретенияЦифровой измеритель периода, содержащий последовательно соединенные первый триггер, селектор и счетчик, последовательно соединенные формирователь и первый пересчетный блок, второй вход которого подключен к второму входу первого триггера, а также генератор эталонных импульсов, выход которого соединен с вторым входом селектора и второй пересчетный блок, первый вход которого подключен к выходу формирователя, второй вход соединен с выходом селектора, а выход второго пересчет- ного блока подключен к второму входу счетчика, отличающийся тем, что, с целью повышения надежности устройства, в него введены элемент ИЛИ и последовательно соединенные второй триггер и элемент И, второй вход которого подключен к выходу формирователя, третий вход элемента И соединен с вторым выходом первого триггера, а выход элемента И подключен к первому входу первого триггера, при этом первый вход элемента ИЛИ соединен с выходом первого пересчетного блока и с входом второго триггера, второй вход элемента ИЛИ соединен с вторым входом счетчика, а выход подключен к второму входу первого триггера.Источники информации,принятые во внимание при экспертизе 1. Авторское свидетельство СССР М. 417736 кл б 01 К 23/10 01 08 72,2. Авторское свидетельство СССР Юо 569963, кл, б 01 й 23/10, 05.04.76.Составитель Л, Воронина Редактор 3. Шубенко Техред К. Шуфрич Корректор Г, Решетник Заказ 861/ 9 Тираж 1019 Подиисное ЦН И И ПИ Государственного комитета СССР но делам изобретений и открытий 113036, Москва, Ж - 36, Раушская наб., д. 4/6 Филиал ППП сПатентэ, г. Ужгород, ул. Проектная, 4

Смотреть

Заявка

2688993, 28.11.1978

СЕВЕРО-ЗАПАДНЫЙ ЗАОЧНЫЙ ПОЛИТЕХНИЧЕСКИЙ ИНСТИТУТ

САМУСЬ АЛЕКСАНДР АНТОНОВИЧ

МПК / Метки

МПК: G01R 23/10

Метки: измеритель, периода, цифровой

Опубликовано: 05.04.1980

Код ссылки

<a href="https://patents.su/3-726487-cifrovojj-izmeritel-perioda.html" target="_blank" rel="follow" title="База патентов СССР">Цифровой измеритель периода</a>

Похожие патенты