Устройство для тестового контроля цифровых узлов электронных вычислительных машин
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
(21) 24110618-2 1, 1(л.з 6 06 Г 1 О цсоединснием заявки Ло Государственный комитет СССР45) Дата опубликования описания 30.10.7В, У 1. Разинорьской РеволюцииКрасного Знаменитут им. С. М, Кирова П. П, Григорьев и Томский ордена Окт и ордена Трудового олитехнический инсти(54) УСТРОЙСТВО ДЛЯ ТЕСТОВОГО КОНТРОЛЯ ЦИФРОВЫХ УЗЛОВ ЗЛЕКТРОННЫХ ВЫЧИСЛИТЕЛЬНЫХ МАШИН2 30 Изобретение относится к области электронной вычислительной техники и может быть использовано в аппаратуре автоматического конгроля и диагностики цифровых узлов.Известно многоканальное устройство для тестового контроля 11, содержащее запоминаощий блок для хранения тестов, блок записи информации из запоминающего блока в регистр тестов, и - разрядный регистр тестов, блок сравнения, формирователь входных сигналов и коммутатор.Недостатком устройства являются сложные устройства коммутации, снижающие надежность и быстродействие устройства.Из извсстных устройств контроля и диагностики наиболее близкое к изобрстеишо техническое решение - многоканальное устройство тестового контроля цифровых узлов электронных вычислительных машин 21, содержащее последовательно соединенные запоминающий блок, блок записи информации и регистр теста,К недостаткам этого устройства относятся большое количество переключателей, необходимых для коммутации входных и выходных контактов проверяемого цифрового узла, что сни;кает надежность устройства и делает его громоздким; малое быстродействие, так как структурная организация устройства из-за наличия коммутдторд с исрскс 1)01 д 1 сл 51 ми и Необходимости ВизгдльНОГО и 10 люДсии)1 РсзУль Гдт 1 и 130 хожДсни 51 к 1 ЖДОГО Н 2 001)Н 1 Сксд, Обмело)ЛН 32 СГ р 1- бот 3 по тактам.1,ель изобретения - повышение надежности и унсличсиис быстродсйсвия.Носдв,1 сипдя ис,1 ь дОсти Гас".1 с 51 тсх 1, что в предлагаемое устройство введсны блок гп 132 Влсния, Олок сраВнсиия, 13 сгист 13 сд 13 НГа и коммутатор, состояций изкаждый из которых содс 1 эжит элемснГ 11. НЕ, два элемента И и элемент И;1 И. Выход элемента ИЛ 11 каждого канала подклОчсн к соотвстстл ощсм 3 Входу блок;1 сраьнсиия, выход которого соединен с входом регистра сдвига, входы элемента ИЛИ подключены сооп 3 стствснно к выходам первого и второго элементов И своего канала. Первый вход первого элемента 11 каждого каналд подклочси к выходу элемента И - НЕ и к соотвстствуюцсму выходу проверяемого блока. 13 торыс 1)ходы элементов 11 обьсдиыены и иодкло:сны к соотвстсп)ую- ЩСМУ ВЫХОДУ ПСР.30 ГРУИ 1 Ы ВЫХОДОВ О,10- к 2 11 рс 1)лени. Псрв 1.й Вход 13 т 01)ОГО элсмента И каждого к.)и;)Гс Нодкл.очсн к ср 130 м 1 3 ходу э;схсГ; 1-111 своего кдидла и к соот)стству 10 щсл 3 ыход рсГист 132 тсстов, Второй вход элемента И - -НЕ каждогоД Ро 5 ю 15 30 з 5 О 50 55 00 канала подключен к соответствующему Выходу второй группы выходов блока управления.На чертеже показана функциональная схема предлагаемого устройства для тестового контроля цифровых узлов.Устройство содерРКРРт запоминаощий блок 1 для хранения тестов, блок 2 записи информации, регистр 3 теста, коммутатор 4, блок 5 управления, блок б сравнения, регистр 7 сдвига, проверяемьш блок 8 ;блокц индикации и печати не показаны).Устройство работает следующим образом.1 ровсрясмый блок 8 имеет гг-контактов, каРкдыР Нз которых может быть входным илц выходным. 1 сстовая информация из запоминаОщего блока 1 через блок 2 записи записывается в рсгцстр 3 теста,Ы начале каждого теста в запоминающий блок записана команда управления коъмутатором, восцрпшмаемая только блоком управлсшя коммутатора, который служит для однократного принятця в начале работы из регистра тсста информации о распределении контактов В разъеме проверяемого блока (кохганда управления коммутатором), дешифрирования сс, выработке в парафазцом коде сигналов уцравлсцця коммутатором.Например, первый контакт проверяемого узла является Входным, а гг-й - зыходным, В исходном состоянии на единичных выходах блока 5 поддерживаются сигналы О, т, с. элементы И - НЕ 9 - И - НЕ 9 закрыты, элементы И 10, - И 10, 11, - 11 открыты, В начале работы устройства на регистр 3 теста поступает команда управления коммутатором, записанная в начале теста, и передается ца блок 5 управления, который принимает се, дешифрирует, вырабатывает сигнал 1 на первом единичном выходе и сигнал 0 на гг-м единичном Выходе, поддерживает выработанные сигналы до конца прохождения теста и запрещает принятие последующих сиггагОв с регистра теста 3.Если, например, первый контакт проверяемого блока является входным, то блок 5 управления после прихода команды управления и дешифрирования ее обеспечивает открытие элемента И - НЕ 9 и закрытие элементов И 10, 11, тем самым обеспечиВая прохождение информации из регистра теста на первый контакт проверяемого блока и блокируя прохождение информаццц на блок 6 сравцсння.Если первый контакт является выходньв контактом блока, то блок 5 управления обеспечивает закрытие элемента И - НЕ 9 и открытие элементов И 10, ц 110 В этом случае информация с выходного контакта 1 через элементы И 10, ИЛИ 12, поступает на блок сравнения, туда же поступает для сравнения эталонное значение выхода блока с регистра теста через элементы И 11, - ИЛИ 120 Для обеспечения нормального функционирования элемент И - НЕ 9, имеет 1 ыхоо В 32 КРЫГОМ СОСТОЯНИИ, БЛОК сравнения формирует сигналы 0 или 1 на каждом наборе теста в зависимости от равенства выходных сигналов блока и эталонных значений сигналов, поступающих с рсгистра теста, В случае равенства вырабатывается сигнал О, в случае неравенства хотя бы на одном из контактов - 1.Сигналы блока 6 сравнения поступают на регистр 7 сдвига, где формируется синдром неисправности, Синхронизация всего устройства обеспечивается сццхроцмпульсами, цоступающимц с регистра теста,После автоматического прохождения всего теста илц лобой его части цо требовацгно оператора нформацця может быть СР 252 с помощпо блока ццдцкации или отпечатана ца блггге цри необходимости документировать резусы аты контроля,Таким образом, использование коммутатора с устройством управления, многоразрядной схсмь сравнения, регистра сдвига и связей между ними, описанных выше, выгодно отличает предложенное устройство тестового контроля от известных, так как быстродействие устройства значительно Возрастаст и практически зависит только от оыстродсйствия блока запомццацця, программное управление коммутатором дела- СГ УСТРО;С 1 Во ЦС 32 ВИС 5 ЩИМ ОТ РПОВ ПРОзср 5 смых гзлов и р 2 сположсни 51 контакОВ В разъеме, Исключает Возможные ошибки Оцсра Орг Нрц комы " Рации Вр чн 5 О, расшцрясг сферу применения устройства. Вор м ул а изобретения Устройство для тестового контроля цифровых узлов электронных вычислительных машин, содержащее последовательно соединенные запоминающий блок, блок записи информации и регистр теста, отличаю щ с с с я тем, что, с целью повышения надежности и увеличения быстродействия, в него введены блок управления, блок сравнения, регистр сдвига ц коммутатор, состоящий цз гг каналов, каждый из которых содержит элемент И - НЕ, два элемента И и элемент ИЛИ, выход элемента ИЛИ каждого канала подключен к соответствующему входу блока сравнения, выход которого соединен с Входом регистра сдвига, входы элемента ИЛИ подключены соответственно к выходамсрвого и Второго элементов И своего канала, первый Вход первого элемента И каждого кана.1 2 ПОдкл Очсн к ВЬ 1 ходу элемента И - НЕ и к соответствующему выходу проверяемого блока, вторые входы э,1 ементОВ И Ооъсдицсцы и подключсны соответствующему Выходу первой группы выходов блока управлсшя, псрвый вход694863 Составитель Быкова Техред А. КамышниковаРедактор Т. Рыбалова Корректор А. Галахова Заказ 2521/7 Изд. М 623 Тираж 780 ПодписноеНПО Поиск Государственного комитета СССР по делам изобретений и открытий 113035, Москва Ж, Раушская наб., д. 4/5 Типография, пр. Сапунова, 2 второго элемента И каждого канала подключен к первому входу элемента И - НЕ своего канала и к соответствующему выходу регистра тестов, второй вход элемента И - НЕ каждого канала подключен к соответствующему выходу второй группы выходов блока управления. Источники информации,принятые во внимание при экспертизе1. Авторское свидетельство СССР616036, кл. Ст 06 Р 11/04, 1976.5 2. Авторское свидетельство СССР390526, кл, Ст 061" 11/04, 1974 (прототип).
СмотретьЗаявка
2411106, 13.10.1976
ТОМСКИЙ ОРДЕНА ОКТЯБРЬСКОЙ РЕВОЛЮЦИИ И ОРДЕНА ТРУДОВОГО КРАСНОГО ЗНАМЕНИ ПОЛИТЕХНИЧЕСКИЙ ИНСТИТУТ ИМ. С. М. КИРОВА
ГРИГОРЬЕВ ПАВЕЛ ПОРФИРЬЕВИЧ, РАЗИН ВИКТОР МАРТЕМЬЯНОВИЧ
МПК / Метки
МПК: G06F 11/04
Метки: вычислительных, машин, тестового, узлов, цифровых, электронных
Опубликовано: 30.10.1979
Код ссылки
<a href="https://patents.su/3-694863-ustrojjstvo-dlya-testovogo-kontrolya-cifrovykh-uzlov-ehlektronnykh-vychislitelnykh-mashin.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для тестового контроля цифровых узлов электронных вычислительных машин</a>
Предыдущий патент: Устройство для передачи управления подпрограммам
Следующий патент: Адаптивное вычислительное устройство
Случайный патент: Устройство для предохранения от разрыва каната