Устройство для измерения преобладаний единиц или нулей в последовательности двоичных сигналов
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 687616
Авторы: Коршиков, Краснояров, Судник
Текст
О П И С А Н И Е 1 и) 687616ИЗОБРЕТЕНИЯ Союз СоввтскмаСоциалистичв сии крвслублнк ЛВТОРСКОМУ СВИДЕТЕЛЬСТВУ олн ное к авт. свид-ву)М. Кл,8387 9/18-0 Н 04 Ь 11/О Гвеударстаакаа 1 к канат СССР аа делам азабретааай а вткрмтаа(54) УСТРОЙСТВО ДЛЯ ИЗМЕРЕНИЯ ПРЕОБЛАДАНИИ ЕДИНИЦ ИЛИ НУЛЕЙ В ПОСЛЕДОВАТЕЛЬНОСТИ ДВОИЧНЫХ СИГНАЛОВ Для этого впреобладаний едидовательности двожашее блох синхход которого черключен к первомуи выход которогос выходом счетч бретение относится к техникеданных и может использоватт йке и конт ле ци вых к устройство для ниц или иудей ерения еослесодерик, выичных сигналов,онизации и счетч з элемент задер жки по рой вхо ходу триггера, втосоединены соотв тстве ика и первым вхо перОднако устройства го временЦель и ни измере ия с помощью этого мер реб затраты значительн сокращение времередачи ьсяпри нас ро ро фро аналов.Известно устройство для измененияпреобладаний единиц или нулей в последо 5вательности двоичных сигналов, содержашее блок синхронизации и счетчик, выходкоторого через элемент задержки подключен к первому входу триггера, второй вход1 Ои выход которого соединены соответственно с выходом счетчика и первым входомпервого элемента И, а также последовательно соединенные первый интегратор,первый дешифратор и первый индикатор и15последовательно соединенные второй интегратор, второй дешифратор и второй индикатор 1,вого элемента И, а также последовательносоединенные первый интегратор, первый дешифратор и первый индикатор и последовательно соединенные второй интегратор, втор йдешифратор и второй индикатор, введецыинвертор, второй элемент И и реверсивный счетчик, при этом первый вход инвертора обьединен с вторым входом первогоэлемента И и входом блока синхронизации,выход которого подключен к входу счетчика и второму входу инвертора, выходкоторого подключен к первому входу второго элемента И, второй вход которогосоединен с выходом триггера, первый входкоторого соединен с управляющими входами счетчика, первого и второго интеграто 3 6876 ра, первого и второго дешифраторов и реверсивного счетчика, первый и второй входы и первый и второй выходы которого соединены соответственно с выходом первого элемента И, выходом второго элемента И, сигнальным входом первого интегратора и сигнальным входом второгоинтегратора.На чертеже представлена структурная электрическая схема предлагаемого уст ройс тва,Оно содержит инвертор 1, первый и второй элементы И 2, 3, реверсивный счетчик 4, блок 5 синхронизации, триггер 6, счетчик 7, элемент 8 задержки, первый и. второй интеграторы 9, 10, первый и второй дешифраторы 11, 12 и первый и второй индикаторы 13, 14.Устройство работает следуюшим образом.20,Ввоичный сигнал с входа через первый элемент И 2 и через инвертор 1 и второй элемент И 3 подается на входы реверсивного счетчика 4, Инвертор 1 превращает каждый нуль в "единицу, а каждуюединицу в "нуль, для чего на него подается последовательность тактовых импульсов с блока 5 синхронизации, который выделяет ее из сигнала поступающего с вхо- З 0 да устройства. Эта же последовательность тактовых импульсов подается на счетчик 7, который определяет объем выборки (длительность сеанса измерений).Иэ серии тактовых импульсов счетчик 7 выдает только один импульс, который сбрасывает триггер 6, и через элемент 8 задержки, который определяет время индикации, возвращает триггер 6 в исходное состояние. В сброшенном состоянии триггер 6 запрешает запись импульсов на входы реверсивного счетчика 4, а в исходном разрешает, В результате на вхс ды реверсивного счетчика 4 в виде острых импульсов поступают с первого элемента И 2 все "единицы", а с второго элемента И 3 все ".нули", содержашиеся в объеме выборки сигнала. Реверсивныйсчетчик 4 за время выборки усредняетпоступаюшие на его входы импульсы и ал 50 гебраически суммирует их и результат делит на коэффициент деления счетчика 7. В зависимости от знака алгебраической суммы импульсы появляются на одном или55 другом выХоде реверсивного счетчика 4, Импульсы с выходов реверсивного счеччика 4 за время выборки накапливаются первым и вторым интеграторами 9 и 16 410, количество их декодируется первым и вторым дешифраторами 11 и 12 и высвечивается первыми и вторыми цифровыми индикаторами 13 и 14.Предлагаемое устройство позволяет производить измерения по информационному сигналу без перерыва связи, что обеспечивает исключение операций:выключения информационного сигнала и подключения вспомогательного сигнала на передаче перед измерениями, а также выключения вспомогательного сигнала и подключения информационного сигнала после измерений, что позволяет упростить процесс и за счет этого сократить время измерений.Формула изобретенияУстройство для измерения преобладаний единиц или нулей в последовательности двоичных сигналов, содержашее блоксинхронизации и счетчик, выход которогочерез элемент задержки подключен к первому входу триггера, второй вход и выход которого соединены соответственно свыходом счетчика и первым входом первого элемента И, а также последовательно соединенные первый интегратор, первый дешифратор и первый индикатор и последовательно соединенные второй интегратор, второй дешифратор и второй индикатор, о т л и ч а ю щ е е с я тем,что, с целью сокрашения времени измерений, введены инвертор, второй элемент Ии реверсивный счетчик, при этом первыйвход инвертора объединен с вторым входом первого элемента И и входом блокасинхронизации, выход которого подключенк входу счетчика и второму входу инвертора, выход которого подключен к первому входу второго элемента И, второй входкоторого соединен с выходом триггера,первый вход которого соединен с управляющими входами счетчика, первого и второго интеграторов, первого и второго дешифраторов и реверсивного счетчика,первый и второй входы и первый и второйвыходы которого соединены соответственно с выходом первого элемента И, выходом второго элемента И, сигнальным входом первого интегратора и сигнальнымвходом второго интегратора,Источники информации, принятые вовнимание при экспертизе1. Авторское свидетельство СССРХ 511718, кл. Н 04 Ь 11/08, 1976,687 6.1 6 Составитель Е. Любимор Н, Хлудова Техред И. Асталощ ктор Е, Лукач П "Патент", г. Ужгород, ул. Проектная, 4 илиал аэ 5760/54 Тираж 775 ЦНИИПИ Государственного коми по делам изобретений и отк 113035, Москва, Ж, РаушскПодписи та ССС й
СмотретьЗаявка
2583879, 22.02.1978
ВОЙСКОВАЯ ЧАСТЬ 25871
КРАСНОЯРОВ АНДРЕЙ АЛЕКСАНДРОВИЧ, КОРШИКОВ АЛЕКСЕЙ ПЕТРОВИЧ, СУДНИК ДЕНИС АНТОНОВИЧ
МПК / Метки
МПК: H04L 11/08
Метки: «нулей», двоичных, единиц, последовательности, преобладаний, сигналов
Опубликовано: 25.09.1979
Код ссылки
<a href="https://patents.su/3-687616-ustrojjstvo-dlya-izmereniya-preobladanijj-edinic-ili-nulejj-v-posledovatelnosti-dvoichnykh-signalov.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для измерения преобладаний единиц или нулей в последовательности двоичных сигналов</a>
Предыдущий патент: Измеритель краевых искажений
Следующий патент: Электронный датчик кода морзе
Случайный патент: 204897